## ZAVRŠNI ISPIT IZ DIGITALNE LOGIKE

## Grupa A

Sklop koji ostvaruje funkciju f prikazan je na slici. Uporabom jednog multipleksora 2/1 potrebno je ostvariti sklop koji ostvaruje istu funkciju. Ako se na adresni ulaz multipleksora dovede varijabla B, kako glasi minimalni zapis rezidualne funkcije koju je potrebno dovesti na podatkovni ulaz  $d_0$ ?



a)  $A + C + \overline{D}$ 

c)  $C + \overline{D}$ 

b) A+B+C

- e)  $AB + \overline{D}$
- f) ništa od navedenoga
- Na raspolaganju je multipleksor definiran kao komponenta MUX21 u čijem su sučelju navedeni jednobitni signali d0, d1, s i y (upravo tim redosljedom). Te se komponente koriste u strukturnom opisu komponente SKLOP koji ima ulaze A, B, C i D te izlaz f. U arhitekturi opisa sklopa nalaze se:
  - entity work.mux21 port map(B,C,A,i); entity work.mux21 port map(D,A,i,f);

Utvrdite minimalni zapis funkcije opisanog sklopa u obliku sume produkata. *i* je interni signal.

- a)  $A\overline{C}\overline{D} + \overline{A}D + \overline{B}\overline{C}D$
- c)  $\overline{A} \overline{B} D + \overline{B} \overline{C} D$
- e)  $A\overline{C}D + \overline{A}\overline{B}D + \overline{B}\overline{C}D$

- b)  $A\overline{C}\overline{D} + \overline{B}\overline{C}\overline{D}$
- d)  $AC + AD + \overline{B}D$
- f) ništa od navedenoga
- Koji je **minimalni dekoder** dovoljan kako bismo jednim takvim ostvarili funkciju:  $f(A, B, C, D, E) = \sum m(0,11,15,16,27,31)$ ?
- b) 4/16
- c) 3/8
- e) 2/4
- f) ništa od navedenoga

4.  $O_I$ &

Izvedba nekog automata prikazana je na slici. Izlazi automata su O<sub>2</sub>O<sub>1</sub>O<sub>0</sub>. Utvrdite ciklus u kojem se mijenjaju izlazi tog automata. Jedan njegov dio je:

- a)  $4 \rightarrow 7 \rightarrow 1$
- b)  $1 \rightarrow 0 \rightarrow 2$  c)  $3 \rightarrow 6 \rightarrow 2$  d)  $3 \rightarrow 6 \rightarrow 5$  e)  $4 \rightarrow 5 \rightarrow 7$

- f) ništa od navedenoga
- Za automat prikazan na slici u zadatku 4 utvrdite maksimalnu frekvenciju rada. Kašnjenje logičkog sklopa I je 10ns, invertora 5ns, vrijeme postavljanja bistabila iznosi 20ns, vrijeme kašnjenja bistabila iznosi 30ns a vrijeme pridržavanja bistabila iznosi 18ns. Frekvencije su u odgovorima zaokružene na jednu decimalu i navedene su u MHz.
  - a) 16.7
- b) 10,0
- c) 25,0
- d) 15,4 e) 12,0
- f) ništa od navedenoga
- Neki automat s tri stanja izveden je uporabom 3 bistabila tipa D. Automat ima ulaz X te izlaz Y. Stanja su kodirana na sljedeći način:  $S_0=001$ ,  $S_1=010$ ,  $S_2=100$ . Pri tome su u kodnoj riječi izlazi bistabila navedeni redoslijedom Q<sub>2</sub>Q<sub>1</sub>Q<sub>0</sub>. Ima li ovaj automat siguran start? U koje će stanje automat prijeći ako mu je trenutno stanje S<sub>2</sub> a na ulaz X se dovede vrijednost 1? Za opisanu izvedbu vrijedi:  $D_2 = \overline{Q}_2 \overline{Q}_1 Q_0 X + \overline{Q}_2 Q_1 \overline{Q}_0 \overline{X}$ ,  $D_1 = \overline{Q}_2 \overline{Q}_1 Q_0 \overline{X} + Q_2 \overline{Q}_1 \overline{Q}_0 X$ ,
  - $D_0 = Q_2 \overline{X} + Q_2 Q_0 + Q_1 X + Q_1 Q_0, Y = Q_2 \oplus Q_0.$
  - a) ima, S0
- b) nema. S2 c) ima. S1
- d) ima, S2
- e) nema, S1
- f) ništa od navedenoga

Uporabom sklopa koji se sastoji od binarnog brojila unaprijed te memorije (vidi sliku) potrebno je ostvariti sklop koji na izlazu ciklički generira slijed 7,3,5,1,2,4,0,6. Što je potrebno upisati u memoriju na lokaciju 1? Po uključenju na napajanje binarno brojilo postavit će se u



stanje 0 i tada na izlazu čitavog sklopa treba biti 7. Traženi sadržaj memorije u odgovorima je ispisan u oktalnom zapisu. U svim oznakama veći indeks predstavlja bit veće težine.

- a) 32
- b) 75
- c) 06
- d) 12
- e) 61
- f) ništa od navedenoga
- 4-bitno asinkrono binarno brojilo izvedeno je kao klasično asinkrono binarno brojilo bistabilima tipa T s dodatnim ulazima za postavljanje i brisanje koji djeluju s logičkom nulom. Ulazi za postavljanje bistabila B<sub>0</sub> i B<sub>1</sub> te ulazi za brisanje bistabila B<sub>2</sub> i B<sub>3</sub> spojeni su na logičko 1. Preostali ulazi za postavljanje i brisanje spojeni su zajedno i njima upravlja signal X. Nacrtajte ovaj sklop! Koju Booleovu funkciju treba ostvarivati sklop koji generira signal X ako se želi dobiti asinkrono brojilo koje broji u ciklusu s 12 stanja?

  - a)  $Q_3 + \overline{Q}_2 + Q_1 + Q_0$  b)  $\overline{Q}_3 + Q_2 + Q_1 + Q_0$  c)  $Q_3 + Q_2 + Q_1 + \overline{Q}_0$  e)  $Q_3 + Q_2 + \overline{Q}_1 + \overline{Q}_0$  f) ništa od navedenoga

- Na raspolaganju je bistabil tipa *T*. Njegovom uporabom treba ostvariti bistabil čija je jednadžba 9. promjene stanja  $Q_{n+1} = \overline{A} + Q_n B$ . Što je potrebno dovesti na ulaz T?
  - a)  $\overline{A}B\overline{Q}_n$

- c)  $Q_n \overline{A} B$
- e)  $\overline{Q}_n \overline{A} + Q_n A \overline{B}$

b)  $AB\overline{Q}_{n}$ 

- d)  $AB + \overline{A}Q_n$
- f) ništa od navedenoga
- 10. Trobitni posmačni registar ima izlaze  $Q_2Q_1Q_0$ . Prilikom posmaka, podatak doveden na ulaz  $S_{in}$ upisuje se na mjesto Q<sub>2</sub>. Tim ulazom upravlja multipleksor 4/1 na čije je adresne ulaze spojeno a<sub>1</sub>=Q<sub>2</sub>, a<sub>0</sub>=Q<sub>0</sub>. Nacrtajte shemu ovog sklopa. Odredite što je potrebno dovesti na podatkovne ulaze d<sub>0</sub> i d<sub>1</sub> multipleksora kako bi se na izlazima posmačnog registra dobio ciklus 0,4,2,5,6,7,3,1.
  - a)  $d_0 = Q_1$ ,  $d_1 = \overline{Q}_1$  c)  $d_0 = Q_1$ ,  $d_1 = 1$  e)  $d_0 = 0$ ,  $d_1 = \overline{Q}_1$  b)  $d_0 = \overline{Q}_1$ ,  $d_1 = 1$  d)  $d_0 = 1$ ,  $d_1 = 0$  f) ništa od navedenoga

- 4-bitni težinski D/A pretvornik izveden je s operacijskim pojačalom i težinama t<sub>3</sub>t<sub>2</sub>t<sub>1</sub>1, gdje su t<sub>3</sub>, t<sub>2</sub> i t<sub>1</sub> nepoznate težine. Neka je R<sub>0</sub> najveći otpor u težinskoj mreži. Ako je poznato da je  $U_{REF} \cdot R_F = 3k V\Omega$ , odredite vrijednosti otpora  $R_0$ ,  $R_1$ ,  $R_2$  i  $R_3$ . Još je poznato da se za ulaz a<sub>3</sub>a<sub>2</sub>a<sub>1</sub>a<sub>0</sub>=0001 dobiva izlaz -0,1V, za ulaz 0011 dobiva izlaz -0,3V, za ulaz 0100 dobiva izlaz -0,3V te za ulaz 1100 dobiva izlaz -0,8V.
  - a)  $30k\Omega$ ,  $20k\Omega$ ,  $10k\Omega$ ,  $6k\Omega$
- c)  $40k\Omega$ ,  $20k\Omega$ ,  $10k\Omega$ ,  $5k\Omega$
- e)  $30k\Omega$ ,  $15k\Omega$ ,  $10k\Omega$ ,  $6k\Omega$
- b)  $30k\Omega$ ,  $10k\Omega$ ,  $10k\Omega$ ,  $6k\Omega$  d)  $20k\Omega$ ,  $15k\Omega$ ,  $10k\Omega$ ,  $3k\Omega$
- f) ništa od navedenoga
- 12. Predajnik i prijemnik razmjenjuju poruke koje sadrže 1 bit informacije i koje su zaštićene Hammingovim kodom uz neparni paritet. Neka je prijemnik s komunikacijskog kanala očitao y1y2y3 (uz uobičajen razmještaj zaštitnih i podatkovnih bitova). Neka s1(y1,y2,y3) predstavlja najznačajniji bit pripadnog sindroma. Kako glasi zapis te funkcije u obliku sume minterma?
- a)  $\sum m(3,6)$  b)  $\sum m(1,3,4,6)$  c)  $\sum m(0,3,4,7)$  d)  $\sum m(0,5,7)$  e)  $\sum m(6)$
- f) ništa od navedenoga

| 13  | bitova. Kako p<br>neiskorišteno<br>implementirati                                                                                                                                                                                                                                                                                                                                      | oredajnik svake<br>vrijeme na kom<br>i uporabu koda<br>o pogrešaka mo<br>korektno? | sekunde gene<br>nunikacijskom<br>n-strukog por<br>že dogoditi u | erira samo 4.<br>kanalu iskon<br>navljanja kak<br>tako poboljš | 10 <sup>7</sup> bitova po<br>ristiti za prije<br>o bi povećali<br>anom sustavu | sekundi može prenijeti 10 <sup>9</sup> dataka, inženjeri su odlučili nos zaštitnih bitova te otpornost na pogreške. Koliko n da bi postupak ispravljanja f) ništa od navedenoga |
|-----|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------|-----------------------------------------------------------------|----------------------------------------------------------------|--------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| 14  |                                                                                                                                                                                                                                                                                                                                                                                        | nd VHDL onisa                                                                      | sklona čiji su                                                  | ulazi A B i                                                    | C a izlazi X i                                                                 | Y sadrži sljedeće dvije                                                                                                                                                         |
| •   | naredbe:  X <= (A AND C) OR (NOT A AND B);  Y <= (B OR C) AND (A OR C);  Koja će biti vrijednost izlaza X i Y ako se na ulaze dovede A='0', B='1', C='U'?  a) X=0,Y=1 b) X=U,Y=U c) X=1,Y=U d) X=0,Y=0 e) X=1,Y=1 f) ništa od navedenoga                                                                                                                                               |                                                                                    |                                                                 |                                                                |                                                                                |                                                                                                                                                                                 |
| 15. | Čemu je proporcionalna dinamička disipacija snage kod integriranih logičkih sklopova?                                                                                                                                                                                                                                                                                                  |                                                                                    |                                                                 |                                                                |                                                                                |                                                                                                                                                                                 |
|     | a) $\sqrt{U}f$ c) $U \cdot f^2$                                                                                                                                                                                                                                                                                                                                                        |                                                                                    | 2                                                               | e) $U/f$                                                       |                                                                                |                                                                                                                                                                                 |
|     | b) $U^2 f$                                                                                                                                                                                                                                                                                                                                                                             | b) $U^2 f$ d) $U\sqrt{f}$                                                          |                                                                 | -                                                              | f) ništa od navedenoga                                                         |                                                                                                                                                                                 |
| 16. | Koliko nam minimalno treba $p$ -kanalnih tranzistora da bismo u CMOS tehnologiji ostvarili funkciju $f(A,B,C,D,E) = (A+B) \cdot (\overline{C} + D \cdot E)$ ? Komplementi varijabli unaprijed nisu dostupni.<br>a) 5 b) 6 c) 7 d) 8 e) 9 f) ništa od navedenoga                                                                                                                        |                                                                                    |                                                                 |                                                                |                                                                                |                                                                                                                                                                                 |
| 17. | a) 5 b) 6 c) 7 d) 8 e) 9 f) ništa od navedenoga  Memorija organizacije 2 ½ D ima 29 fizičkih riječi te pristupni multipleksor/demultipleksor s 4 adresna ulaza i 8 izlaza. Koliki je ukupni kapacitet te memorije u bitovima?  a) 29 b) 28 c) 216 d) 215 e) 220 f) ništa od navedenoga                                                                                                 |                                                                                    |                                                                 |                                                                |                                                                                |                                                                                                                                                                                 |
| 18. | Na raspolaganju je PLA sklop tipa NI-NI, kojim je potrebno u dvije razine logike ostvariti funkcije $f_1(A,B,C,D) = \sum m(2,3,6,7,8,12)$ , $f_2(A,B,C,D) = \sum m(7,9,13,15)$ i $f_3(A,B,C,D) = \sum m(7,8,9,12,13,15)$ . Koje su njegove minimalne dimenzije $m \times n \times k$ ? $m$ je broj ulaza, $n$ je broj sklopova NI u prvom polju a $k$ broj sklopova NI u drugom polju. |                                                                                    |                                                                 |                                                                |                                                                                |                                                                                                                                                                                 |
|     |                                                                                                                                                                                                                                                                                                                                                                                        |                                                                                    |                                                                 |                                                                |                                                                                | 3 f) ništa od navedenoga                                                                                                                                                        |
| 19. | Kojeg je tipa hazard koji može nastati prilikom promjene pobude na jednom od ulaza digitalnog sklopa koji ostvaruje Booleovu funkciju u obliku sume produkata dobivenu Quine-McCluskeyevim postupkom:  a) dinamički 0-1 hazard b) statički 1-hazard c) dinamički 0-hazard d) statički 0-hazard e) dinamički 1-hazard f) ništa od navedenoga                                            |                                                                                    |                                                                 |                                                                |                                                                                |                                                                                                                                                                                 |
| 20. | Sklop za izdvojeno generiranje prijenosa generira bitove prijenosa $c_0$ , $c_1$ , $c_2$ i $c_3$ . Prema kojem                                                                                                                                                                                                                                                                         |                                                                                    |                                                                 |                                                                |                                                                                |                                                                                                                                                                                 |
|     | algebarskom izraz se generira $c_2$ ?                                                                                                                                                                                                                                                                                                                                                  |                                                                                    |                                                                 |                                                                |                                                                                |                                                                                                                                                                                 |
|     | a) $g_2 p_3 + g_1 p_2$                                                                                                                                                                                                                                                                                                                                                                 |                                                                                    |                                                                 | $g_1p_2 + g_0p_2$                                              |                                                                                | $g_2 + g_1 p_2 + g_0 p_2 p_1$ (2) ništa od navedenoga                                                                                                                           |
|     | b) $g_2 p_2 + g_1 p_2$                                                                                                                                                                                                                                                                                                                                                                 | $\mathcal{D}_1$                                                                    | a) $g_2 + g_2$                                                  | $g_1p_1+g_0p_2p$                                               | 1                                                                              | ništa od navedenoga                                                                                                                                                             |
|     |                                                                                                                                                                                                                                                                                                                                                                                        |                                                                                    |                                                                 |                                                                |                                                                                |                                                                                                                                                                                 |

- U nekom procesu posredno mjerimo neku fizikalnu veličinu pretvorbom u naponski signal. Ako je poznato da se taj napon ne mijenja više od jednog kvanta po periodu signala takta, a želimo taj napon uzorkovati što češće, koji je pretvornik najprikladniji? Želimo dobiti 12-bitni rezultat.
  - a) Wilkinsonov pretvornik
  - b) brojeći A/D pretvornik
  - c) kontinuirano brojeći A/D pretvornik
- d) pretvornik sa sukcesivnom aproksimacijom
- e) težinski D/A pretvornik
- f) ništa od navedenoga
- 22. Modul za digitalnu aritmetiku u nekom sustavu radi sa znamenkama u bazi 4, i pri tome koristi kôd 0=01, 1=11, 2=10, 3=00. Neka su ulazi sklopa koji u tom modulu računa 3-komplement znamenke označeni x<sub>1</sub>x<sub>0</sub> a izlazi y<sub>1</sub>y<sub>0</sub>. Vrijedi:
  - a)  $y_1 = x_1, y_0 = \overline{x}_0$
- c)  $y_1 = x_1, y_0 = x_0$
- e)  $y_1 = \overline{x}_0, y_0 = x_1$

- b)  $y_1 = \overline{x}_1, y_0 = x_0$
- d)  $y_1 = \bar{x}_1, y_0 = \bar{x}_0$
- f) ništa od navedenoga

23. PLA strukturom u tehnologiji MOSFET ostvarene su funkcije  $f_1$  i  $f_2$ (vidi sliku). O kojim se funkcijama radi?



- a)  $f_1 = \overline{x}_2 x_0 + x_2 \overline{x}_1$ ,  $f_2 = \overline{x}_2 \overline{x}_0 + \overline{x}_1 \overline{x}_0$ b)  $f_1 = \overline{x}_2 \overline{x}_0 + \overline{x}_1 \overline{x}_0$ ,  $f_2 = \overline{x}_2 \overline{x}_0 + \overline{x}_2 \overline{x}_1$ c)  $f_1 = \overline{x}_2 \overline{x}_0 + \overline{x}_1 \overline{x}_0$ ,  $f_2 = \overline{x}_2 x_0 + x_2 \overline{x}_1$ e)  $f_1 = x_2 x_0 + \overline{x}_2 \overline{x}_1$ ,  $f_2 = x_2 x_0 + \overline{x}_2 \overline{x}_1$ e)  $f_1 = x_2 \overline{x}_0 + \overline{x}_1 \overline{x}_0$ ,  $f_2 = x_2 x_0 + \overline{x}_2 \overline{x}_1$ f) ništa od navedenog
- Na raspolaganju su čipovi RAM-a kapaciteta 1024x8 bita. Potrebno je izgraditi RAM kapaciteta 2<sup>14</sup>x32 bita. Koliko adresnih ulaza treba imati dekoder koji upravlja ulazima za omogućavanje korištenih manjih čipova RAM-a?
  - a) 64

- f) ništa od navedenoga
- c) 2 d) 4 e) 16 Koju funkciju u pozitivnoj logici obavlja sklop prikazan na slici? Prikažite tu funkciju kao sumu 25. minterma



e)  $\sum m(3,4,6)$ 

- f) ništa od navedenoga