# ••• معماری کامپیوتر (۱۱۰–۱۱–۱۱۱) بلسهی ششم



دانشگاه شهید بهشتی دانشکده ی مهندسی برق و کامپِوتر زمستان ۱۳۹۰ لعمد معمودی ازناوه

#### - فهرست مطالب

- پردازش موازی، همگاهسازی و نقش سختافزار
  - نقش کامپایلر در کارایی
    - اشارهگر و آرایه
  - نگاهی به دو نوع معماری
    - مدارهای مسابی





#### Synchronization

# پردازش موازی و همگاهسازی

- در بارهی مزایای پردازش موازی، سفنهای فروانی
  گفته شد، در این بخش به یکی از چالشهای
  فراروی اجرای موازی فرآیندها خواهیه پرداخت.
- دو فرآیند را تصور کنید که بخشی از فضای مافظه
   را به صورت مشترک مورد استفاده قرار میدهند.
  - P1 مىنويسد، P2 مىغواند.
- P1 و P2 باید هماهنگ باشند، در غیر این صورت «رقابت داده» پیش خواهد آمد.
  - پاسخ به ترتیب دسترسی دو فرآیند به مافظه وابسته است.





### - پردازش موازی و همگاهسازی (ادامه...)

- سازوکارهای همگاهسازی، معمولا در لایهی روالهای کاربر انجاهمییذیرد.
- اما این روالها به پشتیانی دستورات سختافزاری وابسته هستند.
- یکی از دستوراتی که برای همگاهسازی استفاده میشوند، نوشتن و خواندن تجزیهنایذیر است.
- تجزیه ناپذیری، بدین معناست که بین این دو کار، عملیات دیگری نمی تواند
   انجای شود.

#### Atomíc Operation

- این دو، یک دستور انگاشته میشوند.
- بدون پشتیبانی سختافزاری، هزینهی همگاهسازی بسیار بالا خواهد بود و با تعداد پردازندهها نیز افزایش خواهد یافت.
  - چنین دستوراتی برای برنامهنویسان سیسته در نظر گرفته شده است.





### - پردازش موازی و همگاهسازی (ادامه...)

• یکی از این دستورات مابهمایی تمزیهناپذیر است.

#### Atomic Swap/exchange

- با جابجایی تجزیهنایذیر، محتوای ثبات و یک خانهی مافظه به صورت تجزیهناپذیر جابهجا خواهد شد.
  - با استفاده از چنین دستوری می توان lock را به گونهای طرامی نمود که در صورت 0 بودن به معنای آزاد بودن قفل و در غیر این صورت به معنای در دسترس نبودن آن است.



mutual exclusion (Mutex)

نشیکی انعصار متقابل: الگوریتمی ات که در برمامه نویسی همروند برای جلوگیری از ۴ استفاده از منابع مشترک.

# - پردازش موازی و همگاهسازی (ادامه...)

- یک فرآیند، با استفاده از جابهجایی تجزیهناپذیر اقدای به تغییر قفل میکند. در صورتی که پیش از این، فرآیند دیگری قفل را در اختیار گرفته باشد، مقدار 0 وگرنه مقدار 1 را برمیگرداند.
  - در صورت رها بودن قفل، آن را مقداردهی کرده و مقدار 0 را باز می گرداند.
- بدین ترتیب دو فرآیند، به طور همزمان نمی توانند قفل را در اختیار بگیرند.
  - نکتهای که به همگاهسازی کمک میکند، تجزیهناپذیری دستور است.





#### - چالشهای دستورات تجزیهناپذیر

- اجرای چنین دستوری، مستلزه خواندن، بررسی مقدار و در صورت نیاز نوشتن در خانهی مافظه طی انجاه یک دستور بیوقفه است.
- به جای این کار، می توان از دو دستور متوالی بهره جست،
   به گونهای دو دستور بر روی هی تجزیه نایذیر باشند.

#### 11 rt, offset(rs)

load link

sc rt, offset(rs)

store conditional

در صورتی که خانهای که توسط 17 خوانده شده است، تغییر نکند اجرای sc موفقیت امیر انگاشته شده؛ خانهی خانهی rt مقدار دهی کرده و در نبات مزبور مقدار 1 را قرار مدرحد در صورت شدت، مقدار 0 در rt قرار خواحد گرفت.





#### - جابعایی تعزیهنایذیر

```
try: add $t0,$zero,$s4 ;copy exchange value
11 $t1,0($s1) ;load linked
sc $t0,0($s1) ;store conditional
beq $t0,$zero,try ;branch store fails
add $s4,$zero,$t1 ;put load value in $s4
```

- از این دو دستور، برای پیادهسازی تجزیهناپذیر دستورات زیر میتوان بهره جست:
  - مقایسه و جابهجایی
    - واکشی و افزایش





#### - بهینه سازی کامپایلر

#### **Compiled with gcc for Pentium 4 under Linux**









### - نقش زبان برنامهنویسی در کارلیی







```
clear1(int
array[], int size)
{
  int i;
  for (i = 0; i <
  size; i += 1)
      array[i] = 0;
}</pre>
```

```
- آرایه در برابر اشارهگر array در i $a1 در قرار داده می خوند،
```

```
- آرایه در برابر اشارهگر (ادامه...)
```

array در size ، \$a0 در p ، \$a1 در size ، \$a0 ور array

```
move $t0,$a0 # p = & array[0]#
loop2: sw $zero,0($t0) # Memory[p] = 0
   addi $t0,$t0,4 # p = p + 4
   sll $t1,$a1,2 # $t1 = size * 4
   add $t2,$a0,$t1 # $t2 = &array[size]
   slt $t3,$t0,$t2 # $t3 = (p<&array[size])
   bne $t3,$zero,loop2 # if (...) goto loop2</pre>
```



### **-** آرایه در برابر اشارهگر (ادامه...)

```
clear1(int array[], int size) {
                                             clear2(int *array, int size) {
 int i:
                                               int *p;
 for (i = 0; i < size; i += 1)
                                               for (p = \&array[0]; p < \&array[size];
   array[i] = 0:
                                                   p = p + 1
                                                *p = 0:
      move t0,\zero # i = 0
                                                   move t0,a0 # p = & array[0]
                                                   sll $t1,$a1,2 # $t1 = size * 4
loop1: sll $t1,$t0,2  # $t1 = i * 4
      add t2,a0,t1 # t2 =
                                                   add t2,a0,t1 # t2 =
                          &array[i]
                                                                      &array[size]
      loop2: sw zero,0(t0) \# Memory[p] = 0
      addi $t0,$t0,1 # i = i + 1
                                                   addi t0,t0,4 \# p = p + 4
      s1t $t3,$t0,$a1 # $t3 =
                                                   s1t $t3,$t0,$t2 # $t3 =
                         (i < size)
                                                                  #(p<&array[size])</pre>
      bne $t3,$zero,loop1 # if (...)
                                                   bne $t3,$zero,loop2 # if (...)
                         # goto loop1
                                                                      # goto loop2
```



# ARM 9 x86



#### ARM Partnership Model



معماري كامييوتر

#### ARM Powered Products -

THE ARCHITECTURE FOR THE DIGITAL WORLD





- پردازنده های ARM دو مدل دستور دارند:
  - مجموعه دستورات سیودو بیتی
  - مجموعه دستورات شانزده بیتی (thumb)
- برخی هستههای ARM توانایی اجرای سخت افزاری java byte code را دارند.

Jazelle DBX (Direct Bytecode eXecution)

• پردازنده های ARM هفت اسلوب کاری دارند.





# - ثباتها در ARM

| User                                      | FIQ                                               | IRQ                                            | SVC                                            | Undef                                          | Abort                                          |
|-------------------------------------------|---------------------------------------------------|------------------------------------------------|------------------------------------------------|------------------------------------------------|------------------------------------------------|
| r0 r1 r2 r3 r4 r5 r6 r7 r8 r9 r10 r11 r12 | User mode r0-r7, r15, and cpsr  r8 r9 r10 r11 r12 | User<br>mode<br>r0-r12,<br>r15,<br>and<br>cpsr | User<br>mode<br>r0-r12,<br>r15,<br>and<br>cpsr | User<br>mode<br>r0-r12,<br>r15,<br>and<br>cpsr | User<br>mode<br>r0-r12,<br>r15,<br>and<br>cpsr |
| r13 (sp)<br>r14 (lr)<br>r15 (pc)          | r13 (sp)<br>r14 (lr)<br>spsr                      | r13 (sp) r14 (lr) spsr                         | r13 (sp) r14 (lr) spsr                         | r13 (sp)<br>r14 (lr)                           | r13 (sp)<br>r14 (lr)                           |





ا روب system ، از تُباتَ حای کاربر استفاده می کند .

Advance RISC Machine

# -شباهتهای MIPS و ARM

• ARM متداول ترین پردازنده برای سیستهمای درون کار میباشد.

|                       | ARM              | MIPS             |
|-----------------------|------------------|------------------|
| Date announced        | 1985             | 1985             |
| Instruction size      | 32 bits          | 32 bits          |
| Address space         | 32-bit flat      | 32-bit flat      |
| Data alignment        | Aligned          | Aligned          |
| Data addressing modes | 9                | 3                |
| Registers             | 15 × 32-bit      | 31 × 32-bit      |
| Input/output          | Memory<br>mapped | Memory<br>mapped |





### مقایسه و پرش شرطی در ARM

- در ARM از پرچههای وضعیت برای دستورات پرش استفاده میشود:
- Negative, zero, carry, overflow انن يرمِهما در ثبات PSW ذميره مىشوند.
  - بعد از دستورات ریاضی و منطقی، مقدار پرچهها میتواند تغییر کند.
  - دستورات مقایس، بدون نگهداری نتیجه مقدار پرچهها را تغییر میدهند.





# - مقایسه و پرش شرطی در ARM (ادامه...)

- تمامی دستورات در ARM قابلیت اجرای مشروط را دارند. چهار بیت پرارزش دستور شرط را معین میکند.
- بدین ترتیب برای شرطی که روی یک دستور اعمال میشود، نیازی به دستورات شرطی نیست.
  - بسته به شرط دستور به گونهای خاص و یا به صورت nop اجر میشود.





#### -قالب دستورها







☐ Opcode ☐ Register ☐ Constant

#### ARM-

• ARM دارای دستوری است که میتواند گروهی از ثباتها را ذفیره کند.

همچنین، محتوی ثبات دوه در دستورهای حسابی و منطقی قابلیت شیفت دادن را دارد.

| Name                                                        | Definition                                  | ARM v.4  | MIPS       |
|-------------------------------------------------------------|---------------------------------------------|----------|------------|
| Load immediate Rd = Imm                                     |                                             | mov      | addi, \$0, |
| Not                                                         | Rd = ~(Rs1)                                 | mvn      | nor, \$0,  |
| Move                                                        | Rd = Rs1                                    | mov      | or, \$0,   |
| Rotate right                                                | Rd = Rs i >> i<br>$Rd_{0i-1} = Rs_{31-i31}$ | ror      |            |
| And not Rd = Rs1 & ~(Rs2)                                   |                                             | bic      |            |
| Reverse subtract                                            | Rd = Rs2 - Rs1                              | rsb, rsc |            |
| Support for multiword CarryOut, Rd = Rd + Rs1 + OldCarryOut |                                             | adcs     | _          |
| Support for multiword integer sub                           | CarryOut, Rd = Rd - Rs1 + OldCarryOut       | sbcs     | _          |





# - مجموعه دستورات فانوادهي X86

#### • روند تکامل با مفظ سازگاری

| ٨بيتى                           | IdAk | 8080 – |
|---------------------------------|------|--------|
| ۱۰۷۰                            | AVPI | 8086 – |
| <i>کمکپردازندهی ممی</i> ز شناور | ۰۸۹۱ | 8087 – |

| ۱۹۸۹ دارای خط لوله، عافظهی نهان | i486 – |
|---------------------------------|--------|
|---------------------------------|--------|

| superscaler | MPPI | Pentium – |
|-------------|------|-----------|
|-------------|------|-----------|





Technical elegance ≠ market success

# - ثباتهای فانوادهی X86







hk

# - آدرس دهی در X86

#### • هر دستور دو عملوند دارد:

| Source/dest operand | Second source operand |  |
|---------------------|-----------------------|--|
| Register            | Register              |  |
| Register            | Immediate             |  |
| Register            | Memory                |  |
| Memory              | Register              |  |
| Memory              | Immediate             |  |





### - عالتهای آدرس دهی عافظه:

- Address in register
- Address = R<sub>base</sub> + displacement
- Address =  $R_{base}$  +  $2^{scale}$  ×  $R_{index}$  (scale = 0, 1, 2, or 3)
- •Address =  $R_{base}$  +  $2^{scale}$  ×  $R_{index}$  + displacement

| Mode                                                  | Description                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | Register<br>restrictions        | MIPS equivalent                                                                      |
|-------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------|--------------------------------------------------------------------------------------|
| Register indirect                                     | Address is in a register.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | Not ESP or EBP                  | lw \$s0,0(\$s1)                                                                      |
| Based mode with 8- or 32-bit displacement             | in a contract of the contract |                                 | lw \$s0,100(\$s1) # <= 16-bit<br># displacement                                      |
| Base plus scaled index                                | The address is  Base + (2 <sup>Scale</sup> x Index)  where Scale has the value 0, 1, 2, or 3.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | Base: any GPR<br>Index: not ESP | mul \$t0,\$s2,4<br>add \$t0,\$t0,\$s1<br>lw \$s0,0(\$t0)                             |
| Base plus scaled index with 8- or 32-bit displacement | The address is  Base + (2 <sup>Scale</sup> x Index) + displacement where Scale has the value 0, 1, 2, or 3.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | Base: any GPR<br>Index: not ESP | mul \$t0,\$s2,4<br>add \$t0,\$t0,\$s1<br>lw \$s0,100(\$t0)# ŏ16-bit<br>#displacement |





# سنمونه ای از دستورات X86

| Instruction       | Function                                                                        |  |
|-------------------|---------------------------------------------------------------------------------|--|
| je name           | <pre>if equal(condition code) {EIP=name}; EIP-128 &lt;= name &lt; EIP+128</pre> |  |
| jmp <b>name</b>   | EIP=name                                                                        |  |
| call name         | SP=SP-4; M[SP]=EIP+5; EIP=name;                                                 |  |
| movw EBX,[EDI+45] | EBX=M[EDI+45]                                                                   |  |
| push ESI          | SP=SP-4; M[SP]=ESI                                                              |  |
| pop EDI           | EDI=M[SP]; SP=SP+4                                                              |  |
| add EAX,#6765     | EAX= EAX+6765                                                                   |  |
| test EDX,#42      | Set condition code (flags) with EDX and 42                                      |  |
| movsl             | M[EDI]=M[ESI];<br>EDI=EDI+4; ESI=ESI+4                                          |  |





# - نمونهای از دستورات x86 (ادامه...)

| Instruction         | Meaning                                                                                                                                         |  |
|---------------------|-------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Control             | Conditional and unconditional branches                                                                                                          |  |
| jnz,jz              | Jump if condition to EIP + 8-bit offset; <code>JNE</code> (for <code>JNZ</code> ), <code>JE</code> (for <code>JZ</code> ) are alternative names |  |
| jmp                 | Unconditional jump—8-bit or 16-bit offset                                                                                                       |  |
| call                | Subroutine call—16-bit offset; return address pushed onto stack                                                                                 |  |
| ret                 | Pops return address from stack and jumps to it                                                                                                  |  |
| 100p                | Loop branch—decrement ECX; jump to EIP + 8-bit displacement if ECX ≠ 0                                                                          |  |
| Data transfer       | Move data between registers or between register and memory                                                                                      |  |
| move                | Move between two registers or between register and memory                                                                                       |  |
| push, pop           | Push source operand on stack; pop operand from stack top to a register                                                                          |  |
| les                 | Load ES and one of the GPRs from memory                                                                                                         |  |
| Arithmetic, logical | Arithmetic and logical operations using the data registers and memory                                                                           |  |
| add, sub            | Add source to destination; subtract source from destination; register-memory format                                                             |  |
| cmp                 | Compare source and destination; register-memory format                                                                                          |  |
| shl, shr, rcr       | Shift left; shift logical right; rotate right with carry condition code as fill                                                                 |  |
| cbw                 | Convert byte in eight rightmost bits of EAX to 16-bit word in right of EAX                                                                      |  |
| test                | Logical AND of source and destination sets condition codes                                                                                      |  |
| inc, dec            | Increment destination, decrement destination                                                                                                    |  |
| or, xor             | Logical OR; exclusive OR; register-memory format                                                                                                |  |
| String              | Move between string operands; length given by a repeat prefix                                                                                   |  |
| movs                | Copies from string source to destination by incrementing ESI and EDI; may be repeated                                                           |  |
| lods                | Loads a byte, word, or doubleword of a string into the EAX register                                                                             |  |







#### -قالب دستورها

- · طول دستورها متغیر است.
  - سخت افزار دستورات را به دستورهای ساده تری (ریز دستور) ترجمه میکند.

| a .II | F FII | D + 0 | lispla | cemen |
|-------|-------|-------|--------|-------|

| 4  | 4              | 8            |  |
|----|----------------|--------------|--|
| JE | Condi-<br>tion | Displacement |  |

#### b. CALL

| 8    | 32     |
|------|--------|
| CALL | Offset |

#### c. MOV EBX, [EDI + 45]

| 6   | 1   | 1 | 8               | 8            |
|-----|-----|---|-----------------|--------------|
| MOV | / d | w | r/m<br>Postbyte | Displacement |

#### d. PUSH ESI

| 5    | 3   |
|------|-----|
| PUSH | Reg |

#### e. ADD EAX. #6765

| 4   | 3   | 1 | 32        |
|-----|-----|---|-----------|
| ADD | Reg | w | Immediate |

#### f. TEST EDX, #42

| 7    | 1 | 8        | 32        |
|------|---|----------|-----------|
| TEST | w | Postbyte | Immediate |





#### labuiem -

- آیا دستورات پیچیده به معنای کارایی بالاتر است؟
  - آیا نوشتن برنامه به زبان اسمبلی، کارایی را افزایش میدهد؟







#### - نتيبه گيري

- نظم منجر به سادگی بیشتر میشود.
  - کوچِکتر یعنی سریعتر
  - سرعت داده به موارد پر استفاده
  - طرامی خوب یعنی مصالحهی خوب





# ••• مدارهای عساب



# Numerical Precision is the very soul of science

#### - نمایی از واعد عساب ALŲOVI نوتند تسم در تبات Ovfl ALU Data Data addr Data ALU cache Data Func, in Register input



Br&Jump

ر ستر ہے۔ محتواک تیات

RegWrite

Reg

file

(rs)



**ALUFunc** 

ALUSTO



DataWrite

**DataRead** 





ReginSrc

Incr PC

Next PC

Next addr

(PC)

Instr

cache

inst

οр

jta

imm

RegDst

fn



# - نیمجمع کننده و تمامجمع کننده

| Inp | uts | Out | puts |
|-----|-----|-----|------|
| X   | У   | С   | S    |
| 0   | 0   | 0   | 0    |
| 0   | 1   | 0   | 1    |
| 1   | 0   | 0   | 1    |
| 1   | 1   | 1   | 0    |



|   | Inputs |                 | Outp         | uts |
|---|--------|-----------------|--------------|-----|
| X | У      | c <sub>in</sub> | <i>c</i> out | S   |
| 0 | 0      | 0               | 0            | 0   |
| 0 | 0      | 1               | 0            | 1   |
| 0 | 1      | 0               | 0            | 1   |
| 0 | 1      | 1               | 1            | 0   |
| 1 | 0      | 0               | 0            | 1   |
| 1 | 0      | 1               | 1            | 0   |
| 1 | 1      | 0               | 1            | 0   |
| 1 | 1      | 1               | 1            | 1   |











# -شیومهای گوناگون سافت تمامجمع کننده









m۵