

## دانسگده ی مهندسی برق و کامپیوتر - معاری کامپیوتر پروژه پایانی معاری کامپیوتر - فاز اول

## پردازنده تک سیکلی MIPS



### كليات

هدف از فاز اول پروژه پایانی درس معماری کامپیوتر طراحی، پیادهسازی و تست قسمتی از پردازنده ۳۲ بیتی MIPS به صورت تک سیکل بدون خط لوله با استفاده از زبان Verilog میباشد.

## توضيحات بيشتر:

در درس معماری با پردازنده ۳۲ بیتی MIPS و زبان اسمبلی آن آشنا شدهاید. در فاز اول پروژه قصد داریم برخی دستورهای این پردازنده را طراحی، پیادهسازی و تست کنیم.

### ۱-طراحی:

قبل از هرگونه کدنویسی ابتدا باید Datapath و واحد کنترل این پردازنده را بر روی کاغذ طراحی کنیم.

### Datapath (1

برای طراحی DataPath از طرح زیر استفاده می کنیم (شکل ۲۴-۴ صفحه ۳۲۹ کتاب مرجع اصلی):



## دانسگده ی مهندسی برق و کامپیوتر - معاری کامپیوتر پروژه پایانی معاری کامپیوتر - فاز اول



شکل ۱

Datapath بالا برای دستورهای j beq slt sOR sub add sw sw sw بالا برای دستورهای بالا برای این پروژه باید با ایجاد تغییراتی در طرح فوق Datapath را به گونهای طراحی کنید که قابلیت اجرای دستورهای گروههای ۱ و ۲ را داشته باشد.

#### ب) واحد كنترل

پس از طراحی Datapath کافی است با استفاده از واحد کنترل، مسیر حرکت داده را در Datapath مشخص کنیم. در این فاز چون پردازنده تک سیکل و بدون خط لوله میباشد، واحد کنترل آن بسیار ساده و یک مدار Combinational میباشد. یعنی مداری که تنها بر اساس ورودی خود تصمیم گرفته و خروجی را تولید می کند. در واقع واحد کنترل یک مدار است که بر اساس دستور Fetch شده، مقدار هر یک از سیگنالهای خروجی را تولید می کند.



## دانسنگده ی مهندسی برق و کامپیوتر - معاری کامپیوتر پروژه پایانی معاری کامپیوتر - فاز اول

#### ۲- پیادهسازی

برای پیادهسازی طراحی خود از زبان Verilog بهره بگیرید. استفاده از هر سه شیوه Behaivral ،Structural و Behaivral در این پروژه مجاز میباشد. در واقع ترکیبی از این سه روش پیادهسازی را آسان میکند.

برای پیادهسازی از برنامهنویسی Modular بهره بگیرید. ماژولهای لازم را تشخیص داده و سپس هر یک از آنها را به تنهایی طراحی، پیادهسازی و تست نمایید. سپس همه آنها را در پردازنده استفاده کنید. روش استفاده شده در ساخت سختافزارهای جدید معمولاً Top-Down است. یعنی ابتدا سختافزار را در نظر گرفته و آنرا به ماژولهایی تقسیم می کنیم (تنها اسم و عملکرد آنها را مشخص می کنیم و هیچ گونه طراحی، پیادهسازی و تستی انجام نمی شود) سپس هر یک از ماژولها را در نظر گرفته و آنرا به ماژولهایی تقسیم می کنیم (باز هم اسم و عملکرد آنها را مشخص می کنیم) این روند را تا زمانی ادامه می کنیم که به ماژولی برسیم که نتوان آنرا به ماژولهای دیگری تقسیم کرد. سپس این ماژولها را به صورت جداگانه طراحی، پیادهسازی و تست می کنیم. سپس آنها را با هم ترکیب کرده و ماژولهای بزرگتر را میسازیم. در نهایت نیز سختافزار اصلی که در این پروژه پردازنده می باشد را تولید می کنیم.

توجه داشته باشید که در شکل ۱، Instruction Memory و Data Memory جزئی از پردازنده نیستند و در بیرون آن قرار دارند. پس نیاز به تولید آنها نیست. کد این دو ماژول در اختیار شما قرار داده می شود.

همچنین دقت نمایید که برخی اجزا در شکل ۱، بهتر است به ماژول تبدیل نشوند و در کد پردازنده آنها را بنویسیم.

وجود ماژول ALU در کد شما اجباری است.

#### ۳- تست

به طور کلی تست یکی از سختترین، پیچیدهترین و پرهزینهترین بخش در ساخت یک محصول است. چه نرمافزار باشد چه سختافزار.

برای تست روشهای مختلفی ارائه شده است. روشهایی هستند که درستی محصول را ۱۰۰ درصد تضمین می کنند اما در خیلی از موارد امکان اجرای آن روش به دلیل هزینه، زمان و ... نیست. این روشهای زمان زیادی را صرف تست می کنند. در واقع به ازای تمام ورودیها، خروجی مدار را با آنچه انتظار می رود مقایسه می کنند.

راه دیگر استفاده از Test Vectorها میباشد. یعنی لیستی از ورودیهایی که کارکرد نادرست محصول برای آنها محتمل تر است. اگرچه این روش درستی را به طور ۱۰۰ درصد تضمین نمی کند اما سریعتر و به صرفه تر است.

در طراحی سختافزار نیز از روشهای تست استفاده می شود. در مراحل مختلف تولید یک سختافزار بارها عمل تست انجام می شود. یکی از این تستها، تست قبل از Fabrication می باشد. یعنی قبل از اینکه طرح به کارخانه ارسال شده و سختافزار توسط کارخانه ساخته شود. ولی در این مرحله سختافزار هنوز ساخته نشده است، پس چگونه می توان آنرا تست



## دانسگده ی مهندسی برق و کامپیوتر - معاری کامپیوتر پروژه پایانی معاری کامپیوتر - فاز اول

کرد؟ تنها راه استفاده از شبیه سازی است. کد سخت افزار را توسط نرم افزارهای پیشرفته شبیه سازی می کنند و سپس تستهای مورد نظر را بر روی آن انجام می دهند.

در این پروژه نیز شما باید هر ماژول را شبیه سازی و تست کنید. در نهایت نیز پردازنده را تست کنید. (مقصود تست قبل از Fabrication است). انتخاب روش تست بر عهده شما است و برای هر ماژول ممکن است متفاوت باشد.

برای تست هر یک از ماژولها میتوانید از Test Bench استفاده کنید. Test Bench یک ماژول است که درون آن یک Instance از ماژولی که میخواهیم تست کنیم به همراه ماژولهای مرتبط با آن، گرفته و به سیگنالهای مورد نظر (مثلاً کلاک) مقدار مناسب میدهیم. در صورت استفاده از Test Bench میتوانید از تمام قابلیتهای Verilog برای مقداردهی به سیگنالها استفاده کنید.

استفاده از Test Bench برای ماژول پردازنده الزامی است. این Test Bench باید دارای طرح زیر باشد (جزئیات صرفنظر شده است):



### دستورهای گروه ۱

| Instruction | Description   | Instruction | Description      |
|-------------|---------------|-------------|------------------|
| add         | Add           | slt         | Set On Less Than |
| addi        | Add Immediate | beq         | Branch Equal     |
| lw          | Load Word     | j           | Jump             |
| sw          | Save Word     | jr          | Jump Register    |
| nor         | NOR           | jal         | Jump and Link    |

### **دستورهای گروه ۲**

| Instruction | Description          | Instruction | Description            |
|-------------|----------------------|-------------|------------------------|
| lh          | Load Half            | srl         | Shift Right Logical    |
| sll         | Shift Left Logical   | sra         | Shift Right Arithmetic |
| lui         | Load Upper Immediate |             |                        |

# <u>څانگاه</u> سهينې

## دانسگده ی مهندسی برق و کامپیوتر - معاری کامپیوتر پروژه پایانی معاری کامپیوتر - فاز اول

### نكات:

- ۱- برنامهنویسی باید به زبان Verilog انجام گیرد.
  - ۲- برنامهنویسی Modular الزامی است.
  - ۳- هر Module باید در یک فایل نوشته شود.
- ۴- استفاده از Test Bench برای ماژول پردازنده اجباری است اما برای بقیه ماژولها اختیاری است. هرچند توصیه
  می شود برای همه ماژولها Test Bench نوشته شود.
  - ۵- وجود ماژول ALU الزامي است.
  - ۶- برای حافظه داده و حافظه دستور باید از ماژولهایی که در اختیار شما قرار می گیرد استفاده کنید.
- ۷- در صورتی که همه دستورها ( جدول صفحه ۳۳ و ۳۴ اسلایدهای اسمبلی MIPS) به جز syscall را پیادهسازی کنید، نمره ویژهای دریافت می کنید.
- ۸- دستورهای گروه ۲ دارای پیچیدگی بیشتری نسبت به گروه ۱ در پیادهسازی میباشند. لذا دارای نمره بیشتری خواهند بود.
  - ۹- همکاری بین گروها ممنوع میباشد. (یکسان بودن کد گروهها بررسی می شود)
  - ۱۰ استفاده از کد آماده مجاز نمی باشد. (مگر آنکه توسط کمک تدریس در اختیار شما قرار گیرد)
    - ۱۱ گروهها باید ۲ نفره باشند. نه کمتر و نه بیشتر!
    - ۱۲-نمره فاز اول پروژه شما ۳ نمره از نمره پایانی است.
    - ۱۳ تحویل به دو صورت غیرحضوری و حضوری انجام می گیرد.
- ۱۴- در تحویل <u>غیرحضوری</u> باید تمامی طراحیهای خود (برای هر ماژول به صورت جدا)، به همراه کد همه ماژولها و TestBench آنها و دیگر فایلهای ضروری (مثل فایلهای Do ) را فشرده کرده و تحت قالب یک فایل به ایمیل

#### computer arch 3902@yahoo.com

ارسال نمایید. عنوان ایمیل باید به صورت

#### [Project\_Phase\_1][Student ID 1][Student ID 2]

باشد که به جای Student ID 1 و Student ID 2 شماره دانشجویی اعضای گروه قرار می گیرد. برای ارسال طراحیهای خود می توانید آنها را با نرمافزار مناسب رسم کرده و یا پس از رسم بر روی کاغذ آنها را اسکن و ارسال نمایید. طرح ارسال شده باید واضح بوده و نام تمامی سیگنالها مشخص شود.

# ڎٳۺڲٳ؋ سهيني

## دانسگده ی مهندسی برق و کامپیوتر - معاری کامپیوتر پروژه بایانی معاری کامپیوتر - فاز اول

۱۵- تحویل حضوری شامل پرسیدن سوال و مشاهده نتایج شبیهسازی و بررسی درستی پردازنده میباشد. هر دو نفر باید به تمام بخشهای پروژه مسلط باشند وگرنه نمره آنها کسر میشود.

۱۶- به همراه داشتن مستندات طراحی در روز تحویل حضوری الزامی است.

۱۷ - حضور تمامی افراد گروه در روز تحویل پروژه الزامی است.

۱۸- آخرین مهلت تحویل غیرحضوری روز سهشنبه ۹ خرداد ساعت ۲۰:۵۹:۵۹ میباشد. تحویل حضوری نیز روز بعد، یعنی چهارشنبه ۱۰ خرداد انجام می گیرد. زمان بندی تحویل هر گروه متعاقباً اعلام خواهد شد.

پیروز و سربلندباثید گروه <sup>ح</sup>ل تمرین