

# Проблемы locking ||

- Нет связи ресурс-примитив
- Сложный контроль времени жизни
- Инверсия приоритетов и т.п
- Сложность алгоритмов на CAS
- Проблемы с атомарностью операций над несколькими структурами данных: например, переложить данные из одной hash-таблицы в другую так, чтобы клиент не видел остутствия элемента

## Транзакционность

- Организация транзакции
- Проверка на конфликты
- Применение или отмена

## Пример очереди

```
public class TransactionalQueue<T> {
      private Node head;
      private Node tail;
      public TransactionalQueue() {
        Node sentinel = new Node(null);
5
        head = sentinel;
 6
        tail = sentinel;
8
      public void enq(T item) {
9
        atomic {
10
          Node node = new Node(item);
11
          node.next = tail;
12
          tail = node;
13
14
15
```

## Принцип

```
int s;
int __declspec (tm_callable) f(int);

void foo(void)
{
    int i;
    for (i = 0; i < 10; i + +)
    {
        atomic {
            s += f(i);
            if (s > 1000) __tm_abort;
        }
    }
}
```

```
int s;
int f(int);
static ITM srcLocation start outer loc = {...};
static <code>ITM</code> srcLocation commit outer loc = {...};
static <code>ITM</code>_srcLocation abort Γος = {...};
void foo(void)
|ITM_transaction * td = _ITM_getTransaction();
for^{-}(i=0;i<10;i++) {
    int doWhat = _ITM_beginTransaction (td,pr_instrumentedCode |
                                         &start outer loc);
    if (doWhat & a restoreLiveVariables) {
    /* Compiler restores live local variables that aren't instrumented
    if (doWhat & a_abortTransaction) goto txn1_abort_label;
   if ((doWhat & a_saveLiveVariables)) {
    /* Compiler saves live local variables that won't be
     * instrumented.
     * /
    int sval = (int)_ITM_RU4 (td, (uint32 *)&s);
    ITM_WaRU4 (td, (uint32 *)&s, (unit32 t)sval);
   \bar{i} f (\bar{s} val > 1000)
         _ITM_ abort Transaction(td, user Abort, &abort _loc);
    ITM_commitTransaction(td,commit_outer_loc);
    txn1_abort_label:
  return;
```



20-200 Number of threads

### **Locks and transactions**



## Преимущества

- Отсутствие блокировок в коде
- Возможность контроля: откат, повтор...
- Лучшая утилизация ресурсов\*
- Выше уровень абстракции (что защищаем, а не как защищаем)

#### HTM

- Уже реализованы алгоритмы поддержки когерентности кэшей (MESI)
- Достаточно сыграть на битах транзакционности в линейках кэша

### Ограничения НТМ на кэше

- Транзакция ограничена размером кэша
- Время транзакции может быть ограничено квантом планирования





### C++ TM

- 2008: сформирована группа для проработки части стандарта по ТМ
- 2009: 1.0 версия Draft
- 2011: 1.1 версия Draft
- 2016: реализация libitm.so в GCC 6.1

## Пример TSE GCC 4.7

```
int contains(int value)
  int result;
  node_t *prev, *next;
  __transaction_atomic {
    prev = set->head;
    next = prev->next;
    while (next->val < val) {</pre>
      prev = next;
      next = prev->next;
    result = (next->val == val);
  return result;
```

## Пример TSE GCC 6.1 (-fgnu-tm)

## Коды ошибок

```
if (xbegin() == XBEGIN STARTED) {
  speculative code
} else if (status & XABORT EXPLICIT) {
  aborted by user code
} else if (status & XABORT CONFLICT) {
 read-write conflict
} else if (status & XABORT CAPACITY) {
 cache overflow
} else {
```

#### Ошибки НТМ

- 2014: Haswell TSX Bug (вышел 2013)
- 2016: Skylake TSX Bug

HSW136. Software Using Intel® TSX May Result in Unpredictable System BehaviorProblem:Under a complex set of internal timing conditions and system events, software using the Intel® TSX instructions may result in unpredictable system behavior.

SKL043. Detecting an Intel® PT Stopped or Error Condition Within an Intel® TSX Region May Result in a System Hang