# TUTORIAL VIVADO Y BASYS 3: DESARROLLO DE APLICACIONES EN FPGA

**Yeison Javier Montagut Ferizzola** 



# TUTORIAL VIVADO Y BASYS 3: DESARROLLO DE APLICACIONES EN **FPGA**



Vivado Design Suite es la herramienta de Xilinx para el desarrollo de aplicaciones basadas en FPGA.

En este tutorial se mostrarán las herramientas básicas que el estudiante de la asignatura Electrónica Digital y Microcontroladores de la Universidad EIA requieren para implementar aplicaciones básicas basadas en FPGA usando Vivado y el sistema de desarrollo BASYS 3.

# SISTEMAS DIGITALES COMBINACIONALES Ejemplo:

Comprobar la tabla de verdad de las compuertas AND, OR, NOT, NAND, NOR, XOR XNOR.

### Solución:

Para el desarrollo de la solución se recorren los pasos descritos a continuación:

### CREACIÓN DEL PROYECTO:

Para realizar cualquier aplicación es necesario inicialmente crear un proyecto.

- 1. Se inicia el programa Vivado (seleccionando cualquiera de las siguientes rutas):
  - a. Clic en el icono de vivado ubicado en el escritorio



- b. Clic en "Inicio", clic en "Todos los Programas", clic en "Vivado 2017.2".
- 2. Una vez en el programa, se crea un proyecto:
  - a. Clic en "create project"



3. En la nueva ventana que se abre automaticamente se da clic en "next":



4. En la siguiente ventana se debe dar un nombre al proyecto y una ubicación y clic en "Next"



5. La siguiente ventana se configura de acuerdo a la siguiente imagen y clic en "Next":







### 7. Clic en "Finish"





8. Se abre el entorno de desarrollo, como se muestra en la siguiente imagen.

# CÓDIGO EN VHDL:

Todas las aplicaciones se deben programar en VHDL, los pasos a continuación describen la creación del código en VHDL de un proyecto.

9. Clic en "Add Sources"



10. Se despliega una ventana que debe ser configurada de la siguiente manera:



Clic en "Next"

11. Clic en "Create File"



12. Se despliega una nueva ventana, en dicha ventana seleccionar el tipo de archivo como "VHDL" y se le asigna un nombre. Click en "OK"



13. Verificar que el archivo esté en la lista y clic en "Finish"



14. Se abre una nueva ventana, en dicha ventana indicar los pines de entrada y salida del circuito, para este caso las entradas serán A1, A2 (compuerta AND), B1, B2 (compuerta OR), C1 (compuerta NOT), D1, D2 (compuerta NAND), E1, E2 (compuerta NOR), F1, F2 (compuerta XOR), G1 y G2 (compuerta XNOR); por su parte las salidas serán: Ao (compuerta AND), Bo (compuerta OR), Co(compuerta NOT), Do (compuerta NAND), Eo (compuerta NOR), Fo (compuerta XOR) y Go (compuerta XNOR). Finalmente, clic en "OK"



15. Doble clic en el archivo generado



16. Se abre el archivo donde se escribe el código del proyecto.

```
Q | 🕍 | ← | → | 🔏 | 🖺 | 🖺 | // | 🖩 | ♀ |
50
               F2 : in STD LOGIC;
               Fo : out STD LOGIC;
51
52
               G1 : in STD_LOGIC;
53
               G2 : in STD_LOGIC;
               Go : out STD LOGIC);
55 end Labl;
56
57 parchitecture Behavioral of Labl is
58
59
     begin
60
61
```

17. Se escribe el código del proyecto en VHDL, para este caso, el código en VHDL para cada una de las compuertas

```
Q | 🛗 | ♠ | → | ¾ | 📵 | 🛅 | // | 🕮 | ♀ |
56 architecture Behavioral of Labl is
   begin
58
        Ao <= Al AND A2;
        Bo <= B1 OR B2;
59
   Co <= NOT(C1);
60
61
        Do <= D1 NAND D2:
62
        Eo <= E1 NOR E2:
63
        Fo <= F1 XOR F2:
64
        Go <= G1 XNOR G2;
65
66 🚊 end Behavioral;
```

18. El programa completo quedaría de la siguiente manera:

```
Q | 🛗 | ♠ | → | 🔏 | 🛅 | 🛅 | // | 🖩 | ♀ |
32
    library IEEE;
33
    use IEEE.STD LOGIC 1164.ALL;
34 entity Labl is
35
         Port ( Al : in STD_LOGIC;
36
               A2 : in STD LOGIC;
37
               Ao : out STD LOGIC;
38
               B1 : in STD LOGIC;
               B2 : in STD LOGIC;
39
40
               Bo : out STD LOGIC;
41
               Cl : in STD LOGIC;
42
               Co : out STD LOGIC;
43
              D1 : in STD LOGIC;
              D2 : in STD LOGIC;
44
45
               Do : out STD LOGIC;
              El : in STD LOGIC;
46
              E2 : in STD LOGIC;
47
               Eo : out STD LOGIC;
48
49
               Fl : in STD LOGIC;
50
              F2 : in STD LOGIC;
51
              Fo : out STD LOGIC;
52
               G1 : in STD LOGIC;
               G2 : in STD LOGIC;
53
               Go : out STD LOGIC);
55 end Labl;
56 - architecture Behavioral of Labl is
57 | begin
58
        Ao <= Al AND A2;
        Bo <= B1 OR B2;
59
   Co <= NOT(C1);
60
61
        Do <= D1 NAND D2;
62
        Eo <= E1 NOR E2;
63
        Fo <= F1 XOR F2;
64
        Go <= G1 XNOR G2;
65
66 end Behavioral;
```

19. Clic en el icono de guardar



### ASIGNACIÓN DE PINES:

Es necesario indicar cuales pines de la tarjeta BASYS 3 van a ser usados como entradas y salidas de la aplicación. Los pasos a continuación describen la forma de asignar las entradas y salidas.

- 20. Se deben asignar los pines de entrada y salida del sistema de desarrollo BASYS 3 al código desarrollado, para ello:
  - a. Clic en "Add Sources"



b. En la nueva ventana que se despliega, se selecciona la opción "Add or créate constraints" y clic en "Next":



c. En la siguiente ventana se debe dar clic en "Create File"



d. En la ventana que se despliega, se le asigna un nombre al nuevo archivo y clic en "*OK*"



e. Confirmar que el nuevo archivo creado, aparece en la lista de archivos y clic en "Finish"



f. A continuación, se debe abrir el nuevo archivo creado, el cual se encuentra en la pestaña "Sources" en el panel principal.



g. Una vez se abra el archivo .xdc, se debe ingresar al siguiente link:
<a href="https://github.com/Digilent/Basys3/blob/master/Projects/XADC\_Demo/src/co">https://github.com/Digilent/Basys3/blob/master/Projects/XADC\_Demo/src/co</a>
nstraints/Basys3\_Master.xdc

Copiar los pines que se necesitan para el proyecto y pegarlo en el nuevo archivo creado (para este caso Entradas – *Switches* – y Salidas – *LEDs* - ).

h. Reemplazar el nombre de los pines que aparecen en la página por el nombre de los pines que se asignaron en el código a las entradas.



i. Reemplazar el nombre de los pines que aparecen en la página por el nombre de los pines que se asignaron en el código a las entradas.



j. Clic en guardar

### SINTESIS:

21. A continuación, se sintetiza el proyecto. Clic en "Run Synthesis"



Cancel

a. En la ventana que se abre clic en "OK"

b. Esperar que termine el proceso

### IMPLEMENTACIÓN:

- 22. Una vez terminado la síntesis del proyecto se continua en la implementación del proyecto. Es posible hacerlo mediante dos rutas:
  - a. Seleccionando "Run Implementation" y dando clic en "OK" en la ventana que se abre al final el proceso de síntesis.



b. Dando clic en "Run Implementation"



### **BITSTREAM**:

23. Generación de Bitstream. Para ello clic en "Generate Bitstream"



24. Seleccionar "View Reports" y clic en "OK"



## PROGRAMACIÓN:

25. A continuación, el sistema de desarrollo BASYS 3 se conecta al PC por medio del cable USB que une el conector de programación del sistema de desarrollo (indicado en la siguiente imagen) con el puerto del PC.



26. Encender el sistema de desarrollo BASYS 3



27. En "Open Hardware Manager" clic en "Open Target"



28. Clic en "Program Device" y luego clic en la pestaña que se activa "xc7a35t\_0"



29. En la ventana que se abre clic en "Program"



### COMPROBACIÓN DE FUNCIONAMIENTO:

- 30. Una vez programada la tarjeta se procede a comprobar el funcionamiento del circuito implementado, para este caso, se hace uso de los interruptores y los LED's.
- 31. Compruebe la tabla de verdad de cada una de las compuertas implementadas.