



# CEL: poznać architekturę komputera wg. von Neumanna



- Nie tylko poznać ale i programować w prostym asemblerze na prostej maszynie, tj. symulatorze Microprocessor Simulator V5.0
- https://nbest.co.uk/Softwareforeducation/sms32v50/ind ex.php















- procesor (CPU) central processing unit
- 256 bajtów pamięci (RAM)
- 16 portów input oraz output (IO) każdy adresowany od 0 do F. Tylko 6 jest używanych
- Sprzętowy zegar uruchamiany przerwaniem numer 02. Można oprogramować kolejne takty zegara. Długość taktów można konfigurować
- Klawiatura (rzeczywista) może być obsłużona przerwaniem numer 03.
- Urządzenia zewnętrzne (symulowane) podłączone za pomocą portów input-output







- Jest to też typowa architektura mikrokontrolerów gdzie zamiast RAM jest zazwyczaj ROM - read only memory.
- CPU Central Processing Unit. Jest to "mózg" komputera. Tam sa dokonywane wszystkie obliczenia (przetwarzanie bajtów), pobierani z pamięci i z portów wejściowych (input), oraz zapisywanie do pamięci lud wysyłanie danych do portów wyjściowych (output). CPU ma lokalna pamięć w postaci rejestrów. ALU (arithmetic and logic unit) służy do przetwarzania danych bajtów. Dane są brane z rejestrów, przetwarzane i umieszczane w rejestrach. Instrukcja MOV służy do przesyłania danych pomiędzy rejestrami a komórkami pamięci RAM.







- Rejestry ogólnego przeznaczenia General Purpose Registers
- Cztery rejestry AL, BL, CL oraz DL. Każdy ma po 8 bitów, czyli 1 bajt. można w nim umieścić liczbę bez znaku od 0 do 255, oraz liczbę ze znakiem w przedziale od -128 do +127. Jest to pamięć szybka, podręczna, tymczasowa. Szybkie procesory rzeczywiste posiadają znacznie więcej takich rejestrów. Te cztery rejestry w symulatorze mają swoje odpowiedniki w rzeczywistych 16 bitowych procesorach. Są to rejestry A, B, C, oraz D. Przy czym AL to dolna (ang. Low) część rejestru A, zaś AH to jego górna (ang. High) część. Podobnie dla pozostałych rejestrów B, C oraz D.







- Rejestry specjalnego przeznaczenia Special Purpose Registers
  - IP, SR oraz SP
- IP Instruction pointer. Zawiera adres komórki w RAM gdzie jest instrukcja aktualnie wykonywana. Po wykonaniu instrukcji zazwyczaj ten adres wzrasta o jedną "instrukcję" chyba, że jest wykonywany skok, wywoływana jest procedura (CALL), lub następuje przerwanie programowe (INT) lub sprzętowe. W pamięci RAM ta instrukcja jest podświetlana na czerwono z żółtym tekstem.







- Rejestry specjalnego przeznaczenia Special Purpose Registers
- **SR Status Register.** Ten rejestr zawiera fłagi (pojedyncze bity) wskazujące na aktualny stan CPU
- Flaga 'Z' zero jest ustawiona (bit 1), jeśli wynik ostatniego obliczenia jest 0
   Flaga 'S' sign znaku jest ustawiona (bit 1), jeśli wynik ostatniego obliczenia jest ujemny
   Flaga 'O' overflow przepełnienia jest ustawiona (bit 1), jeśli wynik ostatniego obliczenia wykracza poza rejestr
  - Flaga 'I' interrupt przerwania jest ustawiona, jeśli umożliwione są przerwania sprzętowe.







- Rejestry specjalnego przeznaczenia Special Purpose Registers
- SP Stack Pointer
- Stos to specjalnie wydzielony obszar pamięci RAM, do którego dostęp jest poprzez kolejkę LIFO (last in first out). Wartość w rejestrze SP wskazuje na następna wolną komórkę stosu. Pierwsza komórka stosu ma adres BF; następne są na lewo od niej. Można wpisywać wartość na stos, oraz zdejmować to co zostało ostatnio zapisane. W RAM aktualny wskaźnik stosu (komórka o tym adresie) jest zaznaczony na niebiesko z żółtym tekstem.







- CIR Current Instruction register rejestr, w którym znajduje się aktualnie wykonywana instrukcja programu
- MBR rejestr (jako bufor) do przechowywania bajta danych do wpisania do RAM lub portu IO, albo czytanego z RAM lub portów IO
- MAR rejestr (jako bufor) do przechowywania adresu do RAM lub portów IO
- CBR rejestr dla magistrali kontrolnej, przechowujący jej aktualny tryb działania







- RAM Random Access Memory
- Symulator posiada 256 bajtowych komórek pamięci RAM. Komórki te są adresowane od 0 do 255, ale zapisywane heksadecymalnie w nawiasach kwadratowych od [00] do [FF].
- Program jest umieszczany na początku pamięci RAM.



#### Microprocessor Simulator – magistrale





#### Magistrale - Busses

 Magistrale (inaczej szyny) to wiązki przewodów do przekazywania impulsów elektrycznych kodujących bity. W chipach (układach scalonych) są to równoległe ścieżki miedziane. W 8-bitowych procesorach magistrale składają się z 8 przewodów. Ale 64 –bitowe procesory maja magistrale złożone z 64 przewodów.







- Magistrale Busses. Magistrale (inaczej szyny) to wiązki przewodów do przekazywania impulsów elektrycznych kodujących bity.
- Magistrala danych -Data Bus
- Służy do przekazywania danych (w postaci pojedynczych bajtów) pomiędzy CPU,
   RAM oraz portami IO. Symulator ma 8-bitową magistralę danych







- Magistrale Busses. Magistrale (inaczej szyny) to wiązki przewodów do przekazywania impulsów elektrycznych kodujących bity.
- Magistrala adresowa Address Bus
- Służy do lokalizacji komórki w RAM (lub portu IO) na podstawie adresu (lub numeru portu). Symulator ma 8-bitową magistrale adresową







- Magistrale Busses. Magistrale (inaczej szyny) to wiązki przewodów do przekazywania impulsów elektrycznych kodujących bity.
- Magistrala kontrolna Control Bus. Służy do wyznaczania dostępu albo do RAM albo do portów IO, oraz do wyznaczania trybu: wpisywanie do RAM (albo portów IO) albo czytanie z RAM albo z portów IO. IRQ do przerwań. RW do read-write
- Zegar (System Clock) poprzez odpowiedni przewód przekazuje impulsy służące do taktowania pracy CPU.







- Magistrale Busses. Magistrale (inaczej szyny) to wiązki przewodów do przekazywania impulsów elektrycznych kodujących bity.
- Przerwania sprzętowe Hardware Interrupts. Wymagają co najmniej jednego przewodu do powiadamiania CPU, że nastąpiło przerwanie, tj. urządzenie zewnętrzne podłączone do portu wejściowego (input) żąda dostępu do CPU, poprzez wykonanie odpowiedniego kodu (procedury) związanej z tym urządzeniem poprzez numer przerwania przypisany temu urządzeniu. Rzeczywiste procesory maja znacznie więcej przewodów oraz więcej numerów przerwań.

## Dziękuję za uwagę!

Slajdy na podstawie wykładów prof. Stanisława Ambroszkewicza

Tło obrazka autorstwa rawpixel.com – pobrane z serwisu <u>Freepik</u>
<u>Memory Slot</u> icon by <u>Icons8</u>
<u>Electronics</u> icon by <u>Icons8</u>