## Soluciones examen 1<sup>a</sup> oportunidad Electrónica Digital 2021

Juan J Pombo Grado Robótica EPSE Lugo

## Circuitos combinacionales útiles

- **1.** Deseña un circuíto que use como elementos de memoria *flip-flop's* tipo D, con activación positiva de flanco de reloxio, e unha única entrada de habilitación X que se comporte da seguinte maneira:
- a) cando X=0, o sistema non cambia de estado, b) cando X=1 o sistema cambia de estado de forma síncrona seguindo a seguinte secuencia Q--1, Q0 = {00 -> 01 -> 11 -> 10 e volta a 00}

Obter diagrama e estados, tabla de cambio de estados, esquemático de circuito. Valórase número de portas mínimo.

| Q, Qo                                  | X           | Q' Q' |
|----------------------------------------|-------------|-------|
| 0 P<br>0 1<br>0 1<br>1 1<br>1 1<br>1 0 | 0 1 0 1 0 1 |       |

- 1) Crear la tabla de transiciones a partir del enunciado
- 2) Generar unas funciones simplificadas para cada una de las transformaciones de estados: entradas a los biestables.

Como se pide utilizar biestables D, la entrada para el biestable es exactamente el valor que queremos almacenar.



## Circuitos combinacionales útiles

Deseña un circuíto que use como elementos de memoria *flip-flop's* tipo D, con activación positiva de flanco de reloxio, e unha única entrada de habilitación X que se comporte da seguinte maneira:

a) cando X=0, o sistema non cambia de estado, b) cando X=1 o sistema cambia de estado de forma síncrona seguindo a seguinte secuencia Q--1,Q0 = {00 -> 01 -> 11 -> 10 e volta a 00}

Obter diagrama e estados, tabla de cambio de estados, esquemático de circuito. Valórase número de portas mínimo.

| Q, Qo                                         | ×       | Q' Q'                                   |
|-----------------------------------------------|---------|-----------------------------------------|
| 0 R<br>6 T<br>0 1<br>0 1<br>1 1<br>1 1<br>1 0 | 0 1 0 1 | 000000000000000000000000000000000000000 |

3) Dibujar el circuito y el diagrama de estados



 $\mathcal{D}_{1} = \mathcal{Q}_{1} \cdot \overline{X} + \mathcal{Q}_{0} X$ 

- 2. a) Deseña un circuíto full-adder de 1 bit utilizando aqueles elementos que necesites da seguinte lista:
- 4 multiplexores 4:1
- 4 inversores
- 4 portas NAND

Debuxa o esquemático e explica o procedemento de deseño que seguiches.

Nota: Busca una solución o mais optimizada que poidas en canto a número de compoñentes. Non é necesario utilizalos todos.

b) Utilizando o resultado do apartado a), ¿cómo poderías conectar varias instancias do circuíto anterior para facer un sumador de 3 bits? ¿ É suficiente o material que se propón no enunciado ?

| A | В | $C_{\rm in}$ | $C_{\text{OUT}}$ | Σ |
|---|---|--------------|------------------|---|
| 0 | 0 | 0            | 0                | 0 |
| 0 | 0 | 1            | 0                | 1 |
| 0 | 1 | 0            | 0                | 1 |
| 0 | 1 | 1            | 1                | 0 |
| 1 | 0 | 0            | 0                | 1 |
| 1 | 0 | 1            | 1                | 0 |
| 1 | 1 | 0            | 1                | 0 |
| 1 | 1 | 1            | 1                | 1 |

- 1) Un circuito full-adder es un sumador de un bit que tiene en cuenta un acarreo de entrada y genera uno de salida. Por tanto su tabla de verdad es la de la izquierda.
- Se nos pide sintetizarlo usando los elementos indicados. Vamos a comenzar intentando realizar cada función con multiplexos 4:1

El MUX del que dispongo es el siguiente:

Printer Printe

Como tengo 3 bits de entrada, usaré 2 como selección en el MUX para conectar uno de los 4 canales e entrada a la salida, pero, a su vez, cada una de estas entradas las pondré en función de la tercera variable.



Del mismo modo determino una solución con otro MUX para la función del *carry* de salida:



El full-adder completo queda así:



Para hacer el sumador de 3 bits, uso 3 MUX y 3 inversores, con lo que me basta el material indicado:



3. (1,5 puntos) Para o circuíto da figura comproba cal das seguintes expresión é correcta:

c) 
$$(A+(B+C)') \cdot (D'.E')$$

e)  $(A+B+C') \cdot (D'.E')$ 

$$(D+E) + (D+E) = (D+E)$$

$$(D+E) + (D+E) = (D+E)$$

de Margan

of Margan

Pomiendo (1) + (2) 
$$\Rightarrow$$
  $F = (A+B) \cdot C + (D+E) = (A+B) \cdot C \cdot (D+E) = (A+B) \cdot ($ 

$$=(\overline{A+B})+C)\cdot(D'\cdot E')$$
  $\Rightarrow$  Soluc: Opc (a)

- **4. (2,5 puntos)** No circuíto da seguinte figura  $\mathbf{x}$  e a entrada o sistema,  $\mathbf{z}$  a saída, e o estado actual ven dado pola palabra que definen os elementos de memoria que se amosan  $\mathbf{Q}_2\mathbf{Q}_1\mathbf{Q}_0$ .
- a) obter as funcións que definen a entrada a cada flip-flop tipo D.
- b) obter a táboa de transición de estados e indicar si pertence a un modelo de <u>Mealy</u> ou <u>Moore</u> xustificando a resposta.
- c) Obter un diagrama de estados e describir <u>qué</u> función realiza este circuíto. Descarta aqueles estados que non aporten ningunha operación útil ó circuíto.
- e) Obter a saída para a seguinte secuencia de entrada: 000101001011101.

Inspecionando el cicuito las funciones de estado siguiente quedan: (son biestables  $D_A Q_i = D_i$ )  $D_0 = Q_2 \cdot Q_i \cdot Q_o$   $D_1 = X^1 \cdot Q_2^1 \cdot Q_i^1$   $D_2 = X Q_0 + Q_1 Q_o$   $Z = Q_1 \cdot Q_o \cdot X$ 



$$D_{0} = Q_{2} \cdot Q_{1} \cdot Q_{0}$$

$$D_{1} = X^{1} \cdot Q_{2} \cdot Q_{1}$$

$$D_{2} = X \cdot Q_{0} + Q_{1} \cdot Q_{0}$$

$$Z = Q_{1} \cdot Q_{0} \cdot X$$

El diseño es un modelo de Mealy claramente ya que la salida en cada momento se genera a partir del estado actual y de la entrada.

La tabla de transición de estados se puede obtener a partir de las ecuaciones directamente:

| - 6             |       | <      |  |
|-----------------|-------|--------|--|
| Q2 <u>Q1Q</u> 0 | 0     | 1      |  |
| 000             | 011/0 | 001/0  |  |
| 001             | 010/0 | 100/0  |  |
| 010             | 000/0 | 00011  |  |
| 011             | 100/0 | 100/0  |  |
| 100             | 00010 | 000/0  |  |
| 10/             | 000/0 | 100/0  |  |
| 110             | 000/0 | 000/1  |  |
| 11.7            | 100/0 | 100 /0 |  |
|                 | İ     |        |  |

|          |       | ×     |
|----------|-------|-------|
| Q2 Q1 Qo | 0     | 1     |
| 000      | 011/0 | 001/0 |
| 001      | 010/0 | 100/0 |
| 010      | 000/0 | 00011 |
| 011      | 100/0 | 100/0 |
| 100      | 000/0 | 000/0 |
| 1101     | 000/0 | 100/0 |
| 110      | 000/0 | 000/1 |
| 111      | 100/0 | 106/0 |
|          |       |       |



Ante la entrada:

x = 000 101 001 011 101 da:

7= 000 000 000 000 000

A los estados nazarjas no se llega nuna por evolución del cizuito. No nos interesan más que como un posible aso de Condiaones iniciales

Detecta 101 en la secuencia de entrada

- **5.** (2 puntos) Dado o circuíto PLA da figura obtén unha implementación alternativa das 2 función  $f_1$  e  $f_0$  das seguintes maneiras:
- a) PAL con 4 funcións OR de <u>salida</u> (cada unha con catro <u>términos</u> de <u>producto</u>) e 4 entradas para obter ambas funcións.
- b) Multiplexores 4:1 (un para cada función).

Inspeccionando la PAL se obtienen las 2 funciones que implementa:

fo = a'b'd + abd + bcd'

fo = a'b'd + ac'd + acd'





El dispositivo PAL que se pide utilizar en el apartado a) es el que se muestra aquí abajo. La parte de la salida ya viene preprogramada. Tiene hasta 4 términos OR nuestras funciones sólo 3. Es más que suficiente. Por otro lado implementa hasta 4 funciones de salida. Nosotros sólo tenemos 2, nos sobran los otros 2 canales de salida quedan sin usar.

La implementación con MUX 4:1 es una vez más (ver ejercicio del Full-adder) una cuestión de usar 2 de los bits como selección y ver la dependencia de las otras 2 variables.

Vemos que los términos de la función sólo dependen de 3 variables así que la dependencia en cada caso es sólo de una "tercera" variable.

Para que quede un circuito sencillo es mejor usar como bits de selección aquellos que presenta mayor presencia en los términos POS.

Un MUX a nivel algebraico se puede ver de la siguiente manera:

$$\begin{cases}
aso & caso 10 & caso 11 \\
b'o & 1
\end{cases}$$

$$\begin{cases}
b = 0 \cdot (b'd') + a'(b'd) + c(bd') + a(bd)
\end{cases}$$

$$\begin{cases}
caso 10 & caso 10 \\
b'o & 1
\end{cases}$$

$$\begin{cases}
caso 10 & caso 10
\end{cases}$$

$$caso 10 & caso 10
\end{cases}$$

