

# 南京大学

## 《数字电路与数字系统实验》实验报告

实验四: 触发器与锁存器

姓名: <u>毛彦杰</u>

学号: <u>191220081</u>

班级:数字电路与数字系统实验2班

院系: \_计算机科学与技术系\_

邮箱: <u>1363818182@qq.com</u>

实验时间: \_\_\_\_2020/9/26\_\_\_\_\_

#### 预习报告:

锁存器和触发器是时序电路的基本构件。锁存器和触发器都是由 独立的逻辑门电路和反馈电路构成的,锁存器在时钟信号为有效电平 的整个时间段,不断监测其所有的输入端,此段时间内的任何满足输 出改变条件的输入,都会改变输出;触发器只有在时钟信号变化的瞬 间才改变输出值。

#### 一、RS 锁存器

RS 锁存器中有一个 Q 和 Q 同时为 1 的无效状态,这是 R 和 S 同时为 1 的缘故,如果强制 R 和 S 总是相反的逻辑,就可以避免这一现象产生。如图 4 3 所示,这个电路就是 D 锁存器电路,当时钟触发信号为 0 时,输出保持不变,当时钟触发信号为 1 时,Q 输出 D 的值,即 Q 随着 D 值的改变而改变。



图 4-3: D 锁存器

表 4-1: D 锁存器代码

```
imodule D_latch(clk,in_d,en,out_ql);
input clk;
input in_d;
input en;
output reg out_ql;

always @ (*)
if ( en )
begin
if (clk) out_ql <= in_d;
end
else
out_ql <= out_ql;
endmodule</pre>
```

#### 二、D触发器

前面讨论的锁存器都是在时钟为高电平(也可以设计为低电平)时触发的,如果我们希望锁存器只在时钟的特定时刻(如上升沿或者下降沿)触发,锁存此时刻 D 的值,这样的锁存器通常称为时钟边沿触发的触发器。

用两个锁存器可以构成触发器,如图 4-5(a)所示。图中的两个 D 锁存器,前者为主锁存器,后者为从锁存器,当 Clk 信号为 1 时,主锁存器的  $Q_m$  随着 D 的变化而变化,从锁存器的状态保持不变。当时钟信号变为 0 后,主锁存器的状态不再变化,从锁存器  $Q_s$  的状态则跟随  $Q_m$  状态的变化而变化,由于当 Clk=0 时, $Q_m$  不会发生变化,因此对于外部的观察者而言,在一个时钟周期内 Q 只在 Clk 从 1 变为 0 (即时钟的负跳变沿或下降沿)的时候发生一次变化。因此,我们也可以说输出信号 Q 是在时钟下降沿采集到的输入信号 D 的瞬间值。



图 4-5: D 触发器

下面以一个上升沿触发的 D 触发器为例,说明触发器的设计方法。常见的触发器的 Verilog HDL 代码及其测试代码如表 4-3和 4-4所示。

表 4-3: D 触发器代码

```
module D trigger(clk,in_d,en,out_qt);
     input clk;
     input in d;
3
     input en;
4
     output reg out qt;
5
6
   always @ (posedge clk )
      if(en)
8
         out qt <= in d;
9
10
         out qt <= out qt;
11
12 endmodule
```

#### 表 4-4: D 触发器测试代码

```
i 'timescale 10 ns/ 1 ps
 2 module D_latch_vlg_tst();
     reg clk;
    reg in_d;
 4
    reg en;
 5
    // wires
    wire out qt;
 8
    D trigger il (
10
    // port map - connection between master ports and signals/registers
11.
           .clk(clk),
12
13
           .in d(in d),
           .en(en),
14
           .out qt(out qt)
15
16
    );
17
    initial
18.
    begin
19
        // code that executes only once
20
21
        clk = 0; in d = 0; en = 0; #7;
23
                in_d = 0; #7;
               in d = 1; #7;
24
                in d = 0; #7;
        en = 1; #7;
26
               in d = 0; #7;
27
               in d = 1; #7;
29
               in_d = 0; #7;
               in_d = 1; #7;
30
        en = 0; #7;
32
               in d = 0; #7;
               in_d = 1; #7;
33
               in d = 0; #7;
34
               in d = 1; #7;
35
36
        $stop;
37
    end
38
39
40
     always
    begin
41
      // code executes for every event on sensitivity list
42
43
       #5 clk = ~clk;
44
    end
45 endmodule
```

#### \$stop

\$stop 指令是 Verilog HDL 的一个系统任务。在仿真的时候,默认的是一直仿真下去,如果在测试代码中加入 \$stop 指令的话,那么编译器仿真到 \$stop 指令时就在此处停止仿真了。\$stop 任务的作用是将 EDA 工具设置为暂停模式,在仿真环境下给出一个交互式的命令,将控制权交给用户。参数值越大,输出信息越多。

#### 三、触发器设计中的非阻塞赋值语句

Verilog 语言中有两种赋值语句,之前我们使用的赋值语句采用赋值符号 "=",这种赋值被称为阻塞赋值语句;在设计触发器的时候我们使用另一种赋值语句,采用赋值符号"<=",此赋值语句被称为非阻塞赋值语句。

阻塞赋值语句是立即赋值语句, 其形式和作用都类似于其他任何过程语言 (如 C 语言)的赋值语句。阻塞赋值语句在语句执行时, 首先计算赋值语句右边的表达式的值, 得到结果后立即将值赋给赋值语句左边的变量。

而非阻塞赋值语句却不同,非阻塞语句一般出现在 aways 语句块中,非阻塞语句在执行时,虽然也是立即计算赋值语句右边的表达式的值,但却不将结果立即赋值给表达式左边,要等到整个 always 块执行完毕后,经过一个无穷小的延时才完成赋值。

#### Verilog 编码指导方针

- 1. 当为时序逻辑电路建模时,使用"非阻塞赋值'<='"。
- 2. 当为锁存器 (latch) 建模时,使用"非阻塞赋值'<='"。
- 3. 当用 always 块为组合逻辑建模时,使用"阻塞赋值'='"。
- 4. 当一个 always 块里既有组合逻辑又有时序逻辑建模时,用"非阻塞赋值"<="。
- 5. 不要在同一个 always 块里面混合使用 "阻塞赋值 '='" 和 "非阻塞赋值 '<='"。
- 6. 不要在两个或两个以上 always 块里面对同一个变量进行赋值。
- 7. assign 语句使用"阻塞赋值'="即可。

## 4.3.1 分析阻塞和非阻塞 RTL 视图和仿真结果

阻塞赋值语句生成 D 触发器的实际电路原理:



非阻塞赋值语句生成 D 触发器的实际电路原理:



由 RTL Schematic 可以看出,阻塞赋值语句生成 D 触发器由两个 D 触发器并连而成,而非阻塞赋值语句生成 D 触发器是由两个 D 触发器级联而成。

## 4.3.2 设计一个同步清零和一个异步清零的 D 触发器

#### 一、实验目的

查阅资料,分析同步清零和异步清零的不同,并请在一个工程中设计两个触发器,一个是带有异步清零端的 D 触发器,而另一个是带有同步清零端的 D 触发器。

#### 二. 实验原理

**异步清零**,是指与时钟不同步,即清零信号有效时,无视触发脉冲,立即清零;

**同步清零**是时钟触发条件满足时检测清零信号是否有效,有效则在下一个时间周期的触发条件下,执行清零。同步清零就是把清零信号和时钟信号与或者与非处理后输入到清零端,同步清零可以保证状态在时钟的有效期内不会改变。

## 实例化要求

在利用多个模块进行设计的过程中,我们可以将所有模块放在一个文件中,也可以为每一个模块新建一个文件。Verilog HDL 建议为每一个模块新建一个文件,文件名和模块名相同,这样在一个工程中设计好的模块可以直接在另一个工程中被实例化。不仅提高了工程的可读性也提高了模块的可重用性。

## 三、实验设备环境

硬件器材: FPGA 开发板

软件平台: Quartus 开发平台

#### 四、实验步骤

#### 设计思路:

模仿实验手册中 D 触发器的样例设计同步清零的触发器,然后通过仿真测试直到得到正确的结果。接下来再写一个异步清零的触发器,这个触发器和同步清零有所不同,只要清零端为 0,并且使能端为 1,就可以直接清零。接下来为了完成模块实例化,再添加一个顶层文件 Trigger. v。然后再一起仿真测试。

#### 设计代码:

```
exp_four_two_trigger.v

module exp_four_two_trigger(in_data,en,out_lock1,out_lock2,clk,clr_n);

input in_data,en,clk,clr_n;
output out_lock2,out_lock1;
myasynchro G(in_data,en,clk,out_lock1,clr_n);
mysynchro F(in_data,en,clk,out_lock2,clr_n);
endmodule
```

```
📳 🔲 🗗 🖆 🖪 🗗 🛍 🗓 🔽 🔯 🗏
           module mysynchro(in_data,en,clk,out_lock2,clr_n);
      2 3
           input in_data,en,clk,clr_n;
           output reg out_lock2;
      4567
           initial out_lock2=0;
      8 9
           always @(posedge clk or negedge clr_n)
         ⊟begin
| if(!clr_n)
    10
               begin
if(en)
    11
12
         13
                  out_lock2<=0;
    14
                  else
    15
                  out_lock2<=out_lock2;
               end
    16
    17
               else
    18
               begin
         19
                   if(en)
    20
21
22
23
                  out_lock2<=in_data;
                  else
                  out_lock2<=out_lock2;
               end
    24
25
           end
     26
           endmodule
     27
🔷 exp_four_two_trigger.v 🗵 🔷 mysynchro.v 🗵 🔷 myasychro.v 🔼 🗘 Compilation Report - exp_fou
📳 🔲 🗗 💷 📳 🗥 🖆 🕦 🖫 🛂 🚉 🗏
     module myasynchro(in_data,en,clk,out_lock1,clr_n);
     input in_data,en,clk,clr_n;
output reg out_lock1;
   initial out_lock1=0;
always @(posedge clk)
⊟begin
if(en && !clr_n)
out_lock1<=0;
5
6
7
8
9
        else
11
12
           begin if (en)
    13
14
15
16
17
           out_lock1<=in_data;
           else
out_lock1<=out_lock1;
18
19
20
21
    end
     endmodule
```

## 激励代码:

#### ModelSim 仿真波形:



仿真结果和预期一样。

#### 引脚分配:

| Node Name                 | Direction | Location | I/O Bank | VREF Group | I/O Standard | Reserved | ırrent Streng | Slew Rate   | iff |
|---------------------------|-----------|----------|----------|------------|--------------|----------|---------------|-------------|-----|
| - clk                     | Input     | PIN_AJ4  | 3B       | B3B_N0     | 2.5 Vfault)  |          | 12mAault)     |             |     |
| _ clr_n                   | Input     | PIN_AB30 | 5B       | B5B_N0     | 2.5 Vfault)  |          | 12mAault)     |             |     |
| en                        | Input     | PIN_AA30 | 5B       | B5B_N0     | 2.5 Vfault)  |          | 12mAault)     |             |     |
| 🔓 in_data                 | Input     | PIN_Y27  | 5B       | B5B_N0     | 2.5 Vfault)  |          | 12mAault)     |             |     |
| out_lock1                 | Output    | PIN_AA24 | 5A       | B5A_N0     | 2.5 Vfault)  |          | 12mAault)     | 1 (default) |     |
| out_lock2                 | Output    | PIN_AB23 | 5A       | B5A_N0     | 2.5 Vfault)  |          | 12mAault)     | 1 (default) |     |
| < <new node="">&gt;</new> |           |          |          |            |              |          |               |             |     |

SW[9]:en SW[1]:in\_data SW[0]:clr\_n KEY[0]:clk

LED[1]:out\_lock2,表示同步计数器输出 LED[0]:out lock1,表示异步计数器输出

#### 五: 实验过程中遇到的问题及解决

```
myasychro.v 🛛
exp_four_two_trigger.v  mysynchro.v 
                                                           Cor
module myasynchro(in_data,en,clk,out_lock1,clr_n);
input in_data,en,clk,clr_n;
 1
 2
     output reg out_lock1;
 3
 4
 5
     initial out_lock1=0;
 67
     always @(posedge clk or negedge clr_n)
    ⊟begin
 8
        if(en && !clr_n)
 9
            out_lock1<=0;
10
        else
11
12
            begin
    if(en)
13
            out_lock1<=in_data;
14
15
            else
            out_lock1<=out_lock1;
16
17
            end
18
19
     end
     endmodule.
20
21
```

```
| Nessage | 1038 Verilog HDL Implicit Net warning at exp_four_two.trigger.v(6): created implicit net for "clk_n" | 12127 Elaborating entity "exp_four_two.trigger" for the top level hierarchy | 12128 Elaborating entity "exp_four_two.trigger" for the top level hierarchy | 12128 Elaborating entity "myasynchro:G" | 12128 Elaborating entity "myasynchro:G" | 12128 Elaborating entity "myasynchro:G" | 10200 Verilog HDL Conditional Statement error at myasychro.v(8): cannot match operand(s) in the condition to the corresponding edges in the enclosing event control of the always constant of the condition of the condition to the corresponding edges in the enclosing event control of the always constant of the condition of the condition to the corresponding edges in the enclosing event control of the always constant of the condition to the corresponding edges in the enclosing event control of the always constant of the condition of the condition to the corresponding edges in the enclosing event control of the always constant of the condition to the corresponding edges in the enclosing event control of the always constant of the condition to the corresponding edges in the enclosing event control of the always constant of the condition to the corresponding edges in the enclosing event control of the always constant of the condition to the corresponding edges in the enclosing event control of the always constant of the condition to the corresponding edges in the enclosing event control of the always constant of the condition to the corresponding edges in the enclosing event control of the always constant of the condition to the corresponding edges in the enclosing event control of the always constant of the condition to the corresponding edges in the enclosing event control of the always constant of the condition to the corresponding edges in the enclosing event control of the always constant of the condition to the corresponding edges in the enclosing edges in the enclosing edges in the enclosing edges in the enclosing edges i
```

在写异步清零计数端的时候在 if 语句中判断条件加入 clk 和 clr\_n 时编译报错。 经筛查发现是 if 语句内不能把使能端和清零端同时作为判断条件,将该 if 语句 改写为两个嵌套的 if 语句(如下图所示)即可解决。

```
mysynchro.v 🛛
exp four two trigger.v
                                         myasychro.v
   1
     module mysynchro(in_data,en,clk,out_lock2,clr_n);
 2
 3
     input in_data,en,clk,clr_n;
 4
     output reg out_lock2;
 5
     initial out_lock2=0;
 6
 7
 8
     always @(posedge clk)
 9
    ⊟begin
10
        if(!clr_n)
11
        begin
    12
           if(en)
13
           out_lock2<=0;
14
           else
15
           out_lock2<=out_lock2;
16
        end
        else
17
18
        begin
    19
           if(en)
           out_lock2<=in_data;
20
21
           else
22
           out_lock2<=out_lock2;
23
        end
     end
24
25
     endmodule.
26
27
```

## 六、实验得到的启示

与同学讨论发现,如果 always 语句内的敏感条件为(posedge clk or negedge clr\_n),则在 always 内的第一个 if 语句须以!clr\_n 为判断条件,不能先以 en 为判断条件。

## 七、意见与建议

实验手册中的实例对学习 verilog 语句使用与 quartus 相关操作

有巨大帮助,希望能在学习新知识的同时接触更多相关例子来加深对 新知的理解与应用能力。

看实验手册时对模块实例化方法不太理解,在网上查了好久才查明白。希望自己能加强对网上知识的搜索自学能力,这样可以迅速掌握新的知识。