# 基于 VHDL的乐曲演奏设计与实现

#### 崔祎

(安徽工程大学 电气工程学院,安徽 芜湖 241000)

摘要:介绍了以 Maxplus II 软件平台为基础,基于 VHDL语言的输入法,将 18个基本音符进行编码,实现了乐曲演奏器。并通过对系统进行编译、仿真,下载到 FLEX lOK系列 EPF lOK IOLC 84—4器件进行验证,结果表明该设计能很好地实现乐曲的自动演奏、暂停及恢复功能。

关键词:乐曲演奏; VHDL: MaxPlusII

中图分类号:  $TP^{302}$  文献标志码: A 文章编号: 1000-0682(2011)02-0032-03

Design and implementation of the music performance based on VHDL CUIYi

(Anhui Polytechnic University, Anhui Wuhu 241000, China)

Abstract Introduced to Maxplus Software platform. Based on VHDL language input method encoding the <sup>18</sup> basic notes into five binary code and realized the music playing automatically. Compiled by the system, simulation, and downloaded to FLEX OK series EPF OK OLC 84—4 devices to verify. The results show that this design can be good for automatic music play pause and resume function.

Keywords music performance VHDL MaxPlusII

# 0 引言

传统的硬件电路设计方法是自底而上的设计方式,先将众多底层的模块设计出来,然后按照顶层系统要求将这些底层模块组合起来。这种设计方法的缺点是只能在整个系统建立起来后,才能进行功能的验证,一旦出错需重新设计各个模块,效率低,设计成本高,周期长。VHDL(VeryHigh Speed Integrated Circuit Hardware Description Language)是一种全方位硬件描述语言,包括系统行为级、寄存器传输级和逻辑门级多个设计层次。它具有强大的行为描述能力,可以用简洁明确的源代码来描述复杂的逻辑控制。设计者可以利用 VHDL程序,采用"自顶而下"的方法设计系统,把系统划分为若干个基本模块,每个模块再划分为下一层次基本模块,以此不断往下划分,直到基本模块可以利用 EDA库中的基本元件来实现为止。VHDL设计流程如图 1所示。

图 1 设计流程图

# 2 系统结构

系统分为音阶模块、计数器模块。其中音阶选 择模块控制音阶发生部分,能连续地演奏出一段乐曲;计数器采用可预置计数器,主要实现的是连续演 奏和暂停功能。

### 2.1 音阶模块

音阶产生部分由分频器和选择器组成。分频器 产生音阶信号,由于音阶信号频率只有几百赫兹至

**收稿日期**: 2010-09-25

基金项目:安徽省级自然科学重点项目资助 (KJ2008A101)

作者简介:崔祎(1965),女,云南个旧人,实验师,本科,主要从

事检测与身势化类置研究。Academic Journal Electronic Publishing 新慈ser系统的主题选用。12 MH 3 那么分频器。

的分频系数必然很大。根据各音阶信号的频率特点会发现:音阶每降低或升高八度,其频率会降为原来的一半或升为原来的一倍。根据这个特点,把各音阶用小分频电路级联构成,即只需先构成8种分频系数的计数器作为第二、三级,将480分频作为第一级,那么只需将第一级每二分频一次,音阶就会降低八度,所以就可以产生各音阶信号的频率。具体级联情况见表1。

表 1 分频器级联具体情况

|     | 音阶             | 频率<br>(Hz) | 分频<br>系数 | 第一级 | 第二级    | 第三级 |  |
|-----|----------------|------------|----------|-----|--------|-----|--|
| 低音  | <b>L</b> 5     | 196        | 612 24   | 480 | 63. 75 | 2   |  |
|     | Г6             | 220        | 545 45   |     | 56. 75 |     |  |
|     | <b>L</b> 7     | 247        | 485 83   |     | 50. 5  |     |  |
| 中音  | C              | 262        | 458 01   |     | 47. 75 |     |  |
|     | D              | 292        | 410 95   |     | 85. 25 |     |  |
|     | E              | 330        | 363 63   | 240 | 75. 8  |     |  |
|     | F              | 349        | 343 84   |     | 71. 5  |     |  |
|     | G              | 392        | 306 12   |     | 63. 75 |     |  |
|     | A              | 440        | 272 72   |     | 56. 75 |     |  |
|     | В              | 494        | 242 91   |     | 50. 5  |     |  |
| 高音  | H1             | 523        | 229 44   |     | 47. 75 |     |  |
|     | $H^2$          | 587        | 204 43   |     | 85. 25 |     |  |
|     | Н3             | 659        | 182 09   |     | 75. 8  |     |  |
|     | H4             | 699        | 171 67   | 120 | 71. 5  |     |  |
|     | Н5             | 784        | 153 06   |     | 63. 75 |     |  |
|     | Н6             | 880        | 136 36   |     | 56. 75 |     |  |
|     | H7             | 988        | 121 46   |     | 50. 5  |     |  |
| 超高音 | $_{ m HH^{1}}$ | 1047       | 114 61   |     | 47. 75 |     |  |

为更好的说明分频原理,下面以 C 音为例。 C 音分频级联情况如图 2所示。



图 2 C音分频电路级联

主要程序如下:

architecture rtl of C is C音分频电路顶层程序

component ck\_480 div /480 分频 port(ck; in std logic

ck\_out out std\_logic);

end component clk\_480 div;

component  $c \, \mathbf{k} \underline{\phantom{a}} \, 95 \underline{\phantom{a}} \, 5 \, \mathbf{d} \, \mathbf{i} \mathbf{v}$ 

/95.5分频

clk\_out out std\_logic);
end component clk\_95\_5 div;
signal clk\_div\_temp1; std\_logic;
begin
u1: clk\_480 div\_port map(clk\_clk\_div\_temp1);
u2: clk\_95\_5 div\_port map(clk\_div\_temp1, C);
end\_rtl
architecture\_rtl\_of\_clk\_95\_5 div\_is /95.5分

频电路顶层程序

**5分**頻 component clk 5 div port(clk; in std logic clk out out std logic); end component clk 5 div; component clk 9 5 5 div /9. 55分频 port(clk; in std logic ck out out std logic); end component clk 9 5 5 div; /2分频 component ck 2div port(clk; in std logic; clk out out std logic); end component clk 2div; signal clk div templ; std logic signal clk div temp<sup>2</sup>: std logic begin ul. clk 5div port map (clk clk div temp1); u<sup>2</sup>: clk <sup>9</sup> <sup>5</sup> <sup>5</sup>div port map (clk div temp<sup>1</sup>, clk  $\operatorname{div} \operatorname{tem} p^2$ );

u<sup>3</sup>:  $c k_2 d iv port map(c k_d iv_tem p^2, c k_out)$ ; end rtl

系统 clk采用 12 MHz 仿真结果相对误差仅为 0.44%,满足设计要求。 18 个音阶的仿真波形如图 3 所示。其中输入与各音阶的对应如表 2 所示。

表 2 输入与各音阶的对应关系

| 输入    | Q          | 输入    | Q              |
|-------|------------|-------|----------------|
| 00000 | L5         | 01001 | В              |
| 00001 | Г6         | 01010 | H1             |
| 00010 | <b>L</b> 7 | 01011 | $H^2$          |
| 00011 | С          | 01100 | $H_3$          |
| 00100 | D          | 01101 | $H^4$          |
| 00101 | Е          | 01110 | <b>H</b> 5     |
| 00110 | F          | 01111 | H6             |
| 00111 | G          | 10000 | н7             |
| 01000 | A          | 10001 | $_{ m HH^{1}}$ |
|       |            |       |                |

从图中明显可以看出, 当数据输入端 D为

(C)**P954-25**2克 Chang Cademic Journal Electronic Publishing Nouse. All rights reserved. http://www.gazine

获得 L5、H6、E、L7、HH1,所以能按要求输出预先编写的地址。利用以上方法可以做到程序简单、占用

资源少,由于程序中引入了排除竞争冒险的 D触发器,使得音质准确且无杂音。



图 3 各音阶的仿真波形

#### 2.2 计数器模块

系统的音阶最短节拍是 1/8 节拍 (即 1/8 s), 计数器每计数一次产生一个 1/8 的节拍。根据"乐谱"选择各音阶信号, 同时利用计数器达到一定数值自动归"0"实现循环演奏。

例如:自动演奏儿歌《两只老虎》 process(counter) / 乐谱编码; begin case counter is when 0 to 7 => $_{\text{yuepu out}} <= "00011"$ ; 中音 1(C) 1拍 ---- 5. 6 5. 4 3 1°° when 201 to 212 =>vuenu out  $\leq$  "00111"; 中音 5(G)6/4拍 when 214 to 215 =>yuepu out <= "01000"; 中音 6(A)1/4拍 when 217 to 228 => $_{yuepu}$  out <= "00111"; 中音 5(G)6/4拍 when 230 to 231 => $_{\text{yuepu out}} <= "00110"$ ; 中音 4(F)1/4拍 when 233 to 240 => $_{\text{yuepu out}} <= "00101"$ ;

中音 3(E)1拍 when 242 to 249 =>yuepu out <= "00011";

中音 1(C) 1拍

when 304 to 319 => $_{yuepu\_out}$ <= "00011";

中音 1(C) 2拍

when others=> yuepu\_out <= "11111"; end case 计数器的数值对应着"乐谱"中的音符,当需要暂停时,只需计数器的数值不变。为了实现恢复演奏功能,计数器采用可预置计数器。和一般的可预置计数器不同的是,这里的预置数可变。当暂停时,将计数器当前值赋给一个中间寄存器,恢复时,再将寄存器的值送回计数器。计数器程序如图 4所示。



图 4 计数器程序框图

# 2 结束语

整个系统都利用 Maxplus II软件编译、仿真,并下载到 FPGA芯片上进行硬件验证,达到了预期的结果。整个设计过程中,对所有分频电路都进行了竞争冒险的消除,占空比皆为 50%,使得演奏出的音乐没有明显的变音现象,其可移植性强,而且可以在不改变系统顶层文件,随意增加、修改乐曲,提高了设计的灵活性。因其占用资源较少,给各类设计人员提供了一定的参考依据。

#### 参考文献:

- [1] 姜雪松,吴钰淳,王鹰. VHDL设计实例与仿真 [M]. 北京:机械工业出版社,2007.
- [2] 杨俊秀·基于 FPGA的多路抢答器设计与实现 [J]·浙 江理工大学学报, 2010, 27(2): 249-253.
- [3] 刘建科·基于 VHDL的可变速彩灯控制器的设计 [J].