# 《数字电子技术》知识点第1章 数字逻辑基础

- 1. 数字信号、模拟信号的定义
- 2. 数字电路的分类
- 3. 数制、编码其及转换

要求: 能熟练在10进制、2进制、8进制、16进制、8421BCD之间进行相互转换。

举例 1: (37.25) 10= ( )2= ( )16= ( )8421BCD

解:  $(37.25)_{10}$ = $(100101.01)_2$ = $(25.4)_{16}$ = $(00110111.00100101)_{8421BCD}$ 

## 4. 基本逻辑运算的特点

与运算: 见零为零,全1为1;

或运算:见1为1,全零为零;

与非运算: 见零为1,全1为零;

或非运算:见1为零,全零为1;

异或运算:相异为1,相同为零;

同或运算:相同为1,相异为零;

非运算: 零变 1, 1 变零;

要求: 熟练应用上述逻辑运算。

- 5. 数字电路逻辑功能的几种表示方法及相互转换。
- ①真值表(组合逻辑电路)或状态转换真值表(时序逻辑电路): 是由变量的所有可能取值组合及其对应的函数值所构成的表格。
- ②逻辑表达式: 是由逻辑变量和与、或、非3种运算符连接起来所构成的式子。
- ③卡诺图: 是由表示变量的所有可能取值组合的小方格所构成的图形。



高、低电平及其对应的输出函数值的高、低电平所构成的图形。

⑥状态图(只有时序电路才有): 描述时序逻辑电路的状态转换关系及转换条件的图形称为状态图。

要求: 掌握这五种(对组合逻辑电路)或六种(对时序逻辑电路)方法之间的相互转换。

#### 6. 逻辑代数运算的基本规则

①**反演规则:**对于任何一个逻辑表达式 Y,如果将表达式中的所有"•"换成"+","+"换成"•", "0"换成"1","1"换成"0",**原变量换成反变量,反变量换成原变量**,那么所得到的表达式就是函数 Y 的**反函数** Y (或称补函数)。这个规则称为**反演规则**。

②对偶规则:对于任何一个逻辑表达式 Y,如果将表达式中的所有"·"换成"+","+"换成"·","0"换成"1","1"换成"0",而变量保持不变,则可得到的一个新的函数表达式 Y<sup>/</sup>, Y<sup>/</sup> 称为函 Y 的对偶函数。这个规则称为对偶规则。要求: 熟练应用反演规则和对偶规则求逻辑函数的反函数和对偶函数。

**举例 3:** 求下列逻辑函数的反函数和对偶函数:  $Y = A\overline{B} + C\overline{D}E$ 

解: 反函数: 
$$\overline{Y} = (\overline{A} + B)(\overline{C} + D + \overline{E})$$
  
对偶函数:  $Y^D = (A + \overline{B})(C + \overline{D} + E)$ 

- 7. 逻辑函数化简
- (1) 最小项的定义及应用;
- (2) 二、三、四变量的卡诺图。

要求: 熟练掌握逻辑函数的两种化简方法。

①公式法化简:逻辑函数的公式化简法就是运用逻辑代数的基本公式、定理和规则来化简逻辑函数。

**举例 4:** 用公式化简逻辑函数:  $Y_1 = ABC + \overline{A}BC + \overline{B}C$ 

解: 
$$Y_1 = ABC + \overline{A}BC + B\overline{C} = (A + \overline{A})BC + B\overline{C} = BC + B\overline{C} = B$$

**举例 5:** 用公式法化简逻辑函数为最简与或式:  $F = \overline{AC \cdot B} + \overline{AC + B} + BC$ 

解: 
$$F = \overline{ACB} + \overline{AC} + B + BC = \overline{ACB} + \overline{ACB} + BC = \overline{AC}(B + \overline{B}) + BC$$
  
$$= \overline{AC} + BC = \overline{A} + C + BC = \overline{A} + C$$

**举例 6:** 用公式法化简逻辑函数为最简与或式:  $F = A\overline{B} + ABC + A(B+A)$ 

$$\mathfrak{M}: F = \overline{A\overline{B} + ABC} + A(B+A) = (A\overline{B} + ABC) \cdot \overline{A(B+A)} \\
= (A\overline{B} + ABC) \cdot (\overline{A} + \overline{B+A}) = (A\overline{B} + ABC) \cdot (\overline{A} + \overline{A}\overline{B}) \\
= (A\overline{B} + ABC) \cdot \overline{A} = 0$$

②图形化简:逻辑函数的图形化简法是将逻辑函数用卡诺图来表示,利用卡诺图来化简逻辑函数。(主要适合于3个或4个变量的化简)

**举例 7:** 用卡诺图化简逻辑函数:  $Y(A,B,C) = \sum m(0,2,3,7) + \sum d(4,6)$ 

解: 画出卡诺图为

则 
$$Y = \overline{C} + B$$

**举例 8:** 已知逻辑函数  $Z=A\overline{B}+\overline{A}\overline{B}C+\overline{A}B\overline{C}$ ,约束条件为 BC=0。用卡诺图化简。





最简逻辑表达式为 
$$\begin{cases} Z = A\overline{B} + \overline{A}B + C \\ BC = 0 \end{cases}$$

## 第2章 逻辑门电路

#### (1)基本概念

- 1) 数字电路中晶体管作为开关使用时,是指它的工作状态处于饱和状态和截止状态。
- 2) TTL 门电路典型高电平为 3.6 V, 典型低电平为 0.3 V。
- 3) OC 门和 OD 门具有线与功能。
- 4)三态门电路的特点、逻辑功能和应用。高阻态、高电平、低电平。
- 5) 门电路参数: 噪声容限  $V_{NH}$  或  $V_{NL}$ 、扇出系数  $N_o$ 、平均传输时间  $t_{pd}$ 。
- 6) OC 门(集电极开路门)的主要应用。
- 7) 三态门的主要应用。
- 8) 门电路多余输入端的处理。

要求: 掌握八种逻辑门电路的逻辑功能; 掌握 OC 门和 OD 门,三态门电路的逻辑功能; 能根据输入信号画出各种逻辑门电路的输出波形。

举例 9: 画出下列电路的输出波形。



解:由逻辑图写出表达式为:  $Y = \overline{A} + \overline{B}\overline{C} = \overline{A} + \overline{B} + \overline{C}$ ,则输出Y见上。

举例 10: P91, 作业 2.7、2.8.

## 第3章 组合逻辑电路

- 1. 常用组合逻辑部件的作用和特点
- 2. 会用组合逻辑部件设计逻辑函数

要求: 掌握编码器、译码器、数据选择器、数值比较器、半加器、全加器的定义,功能和特点,以及应用。

举例 11: 能对两个 1 位二进制数进行相加而求得和及进位的逻辑电路称为**半加器**。

## 第4章 触发器

1) 触发器的的概念和特点:

触发器是构成时序逻辑电路的基本逻辑单元。其具有如下特点:

- ①它有两个稳定的状态: 0 状态和 1 状态;
- ②在不同的输入情况下,它可以被置成0状态或1状态,即两个稳态可以相互转换;
- ③当输入信号消失后,所置成的状态能够保持不变。具有记忆功能
- 2) 不同逻辑功能的触发器的特性方程为:

RS 触发器:  $Q^{n+1} = S + \overline{R}Q^n$ , 约束条件为: RS=0,具有**置 0、置 1、保持**功能。

JK 触发器:  $Q^{n+1} = J\overline{Q}^n + \overline{K}Q^n$ , 具有置 0、置 1、保持、翻转功能。

D 触发器:  $Q^{n+1} = D$ , 具有置 0、置 1 功能。

T 触发器:  $Q^{n+1} = T\overline{Q}^n + \overline{T}Q^n$ , 具有**保持、翻转**功能。

T' 触发器:  $Q^{n+1} = \overline{Q}^n$  (计数工作状态),具有翻转功能。

要求:能根据触发器(重点是 JK-FF 和 D-FF)的特性方程熟练地画出输出波形。

举例 12: 已知 J, K-FF 电路和其输入波形, 试画出



第5章 时序逻辑电路

- 1. 常用时序逻辑部件的作用和特点 时序逻辑部件: 计数器、寄存器。
- 2. 同步时序逻辑电路的设计方法
- 3. 用中规模集成电路设计时序逻辑电路

要求: 掌握编码器、译码器、数据选择器、数值比较器、半加器、全加器的定义,功能和特点,以及应用。

## 第6章 半导体存储器与可编程逻辑器件

- 1. 半导体存储器的分类、基本结构、工作原理;
- 2. 半导体存储器的使用方法,半导体存储器扩展存储容量的方法,可编程逻辑器件PLD、PAL、GAL的分类、基本结构、基本功能和使用方法,可编程逻辑器件的编程方法和在系统可编程技术。

要求:掌握半导体存储器的分类、基本结构、工作原理,掌握可编程逻辑器件PLD、PAL、GAL的分类、基本结构、基本功能;掌握半导体存储器和可编程逻辑器件的编程方法。

## 第7章 脉冲波形的产生与整形

1) **施密特触发器**是一种能够把输入波形整形成为适合于数字电路需要的矩形脉冲的电路。要求:会根据输入波形画输出波形。

**特点**:具有滞回特性,有两个稳态,输出仅由输入决定,即在输入信号达到对应门限电压时触发翻转,没有记忆功能。

- 2) **多谐振荡器**是一种不需要输入信号控制,就能自动产生<mark>矩形脉冲</mark>的自激振荡电路。 特点:没有稳态,只有两个暂稳态,且两个暂稳态能自动转换。
- 3) 单稳态触发器在输入负脉冲作用下,产生定时、延时脉冲信号,或对输入波形整形。

特点: ①电路有一个稳态和一个暂稳态。

- ②在外来触发脉冲作用下, 电路由稳态翻转到暂稳态。
- ③ 暂稳态是一个不能长久保持的状态,经过一段时间后,电路会自动返回到稳态。

要求: 熟练掌握 555 定时器构成的上述电路,并会求有关参数(脉宽、周期、频率)和画输出波形。 举例 7: 已知施密特电路具有逆时针的滞回特性,试画出输出波形。 解:



第8章 A/D和D/A转换器

1) A/D 和 D/A 转换器概念:

**模数转换器:** 能将模拟信号转换为数字信号的电路称为模数转换器,简称 A/D 转换器或 ADC。由采样、保持、量化、编码四部分构成。

**数模转换器:** 能将数字信号转换为模拟信号的电路称为**数模转换器**,简称 D/A 转换器或 DAC。由基准电压、变换网络、电子开关、反向求和构成。

ADC 和 DAC 是沟通模拟电路和数字电路的桥梁,也可称之为两者之间的接口。

2) D/A 转换器的分辨率

 $\bigcirc$ 分辨率用输入二进制数的有效位数表示。在分辨率为 $_{I}$ 位的 D/A 转换器中,输出电压能区分  $2^{I}$ 个不同

的输入二进制代码状态,能给出20个不同等级的输出模拟电压。

分辨率也可以用 D/A 转换器的最小输出电压与最大输出电压的比值来表示。

举例 8: 10 位 D/A 转换器的分辨率为:

$$\frac{1}{2^{10} - 1} = \frac{1}{1023} \approx 0.001$$

3) A/D 转换器的分辨率 A/D 转换器的分辨率用输出二进制数的位数表示,位数越多,误差越小,转换精度越高。

举例 9: 输入模拟电压的变化范围为  $0\sim5V$ ,输出 8 位二进制数可以分辨的最小模拟电压为  $5V\times2^{-8}$ =

**20mV**; 而输出 12 位二进制数可以分辨的最小模拟电压为 5V×2<sup>-12</sup>≈1. 22mV。

## 典型题型总结及要求

## (一) 分析题型

1. 组合逻辑电路分析:

#### 分析思路:

- ①由逻辑图写出输出逻辑表达式;
- ① 将逻辑表达式化简为最简与或表达式;
- ③由最简与或表达式列出真值表;
- ④分析真值表,说明电路逻辑功能。

要求: 熟练掌握由门电路和组合逻辑器件 74LS138、74LS153、74LS151 构成的各种组合逻辑电路的分析。

举例 11: 分析如图逻辑电路的逻辑功能。



解:

①由逻辑图写出输出逻辑表达式

$$Y = \overline{Y_1 Y_2 Y_3} = \overline{AB} \ \overline{BC} \ \overline{AC}$$

②将逻辑表达式化简为最简与或表达式

| Y = | AB + | - <i>BC</i> - | +CA |
|-----|------|---------------|-----|
|     |      | DC            |     |

- ③由最简与或表达式列出真值表
- ④分析真值表,说明电路逻辑功能

当输入 A、B、C 中有 2 个或 3 个为 1 时,输出 Y 为 1,否则输出 Y 为 0。所以这个电路实际上是一种 3 人表决用的组合逻辑电路:只要有 2 票或 3 票同意,表决就通过。

## 2. 时序逻辑电路分析:

#### 分析思路:

- ① 由电路图写出时钟方程、驱动方程和输出方程;
- ② 将驱动方程代入触发器的特征方程,确定电路状态方程;
- ③分析计算状态方程,列出电路状态表;
- ④由电路状态表画出状态图或时序图;
- ⑤分析状态图或时序图,说明电路逻辑功能。

要求: 熟练掌握同步时序电路, 比如同步加法计数器、减法计数器、环形计数器、扭环形计数器的分析。

**举例 12:** 如图所示时序逻辑电路,试分析它的逻辑功能,验证是否能自启动,并画出状态转换图和时序图。



解:

时钟方程为: CP0=CP1=CP

激励方程为:

$$\begin{cases} J_0 = \overline{Q}_1^n & J_1 = \overline{Q}_0^n \\ K_0 = 1 & K_1 = 1 \end{cases}$$

将激励方程代入 J-K-FF 的特性方程可得状态方程为

$$\begin{cases} Q_0^{n+1} = J0\overline{Q}_0^n + \overline{K}Q_0^n = \overline{Q}_0^n\overline{Q}_0^n \\ Q_1^{n+1} = J1\overline{Q}_1^n + \overline{K}Q_1^n = Q_0^n\overline{Q}_1^n \end{cases}$$

由状态方程做出状态转换表为:

| $Q_1^n Q_0^n$ | $Q_1^{n+1}$ | $Q_0^{n+1}$ |  |  |
|---------------|-------------|-------------|--|--|
| 0 0           | 0           | 1           |  |  |
| 0 1           | 1           | 0           |  |  |
| 1 0           | 0           | 0           |  |  |
| 1 1           | 0           | 0           |  |  |

则状态转换图和时序图为:





可见电路具有自启动特性,这是一个三进制计数器。

## (二)设计题型

1. 组合逻辑电路设计:

## 设计思路:

- ① 由电路功能描述列出真值表;
- ② 由真值表写出逻辑表达式或卡若图;
- ③将表达式化简为最简与或表达式;
- ④实现逻辑变换, 画出逻辑电路图。

## 要求: 熟练掌握用常用门电路和组合逻辑器件 74LS138、74LS153、74LS151 设计实现各种组合逻辑电路。

**举例 13:** 某汽车驾驶员培训班进行结业考试,有三名评判员,其中 A 为主评判员, B 和 C 为副评判员, 在评判时按照服从多数原则通过,但主评判员认为合格也通过,试用与非门实现该逻辑电路。(或用 74138、74151、74153 实现)

解:由题意可作出真值表为:用卡诺图化简为

| A | В | С | Y |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 0 | 1 | 0 |
| 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 |
| 1 | 0 | 0 | 1 |
| 1 | 0 | 1 | 1 |
| 1 | 1 | 0 | 1 |
| 1 | 1 | 1 | 1 |



则输出逻辑表达式为  $Y = A + BC = \overline{\overline{ABC}}$  用与非门实现逻辑电路图为:



## 2. 时序逻辑电路设计:

## 设计思路:

- ①由设计要求画出原始状态图或时序图;
- ②简化状态图,并分配状态;
- ③选择触发器类型,求时钟方程、输出方程、驱动方程;
- ④画出逻辑电路图;
- ⑤检查电路能否自启动。

## 要求: 熟练掌握同步时序电路, 比如同步加法计数器、减法计数器的设计实现。

**举例 14:** 设计一个按自然态序变化的 7 进制同步加法计数器, 计数规则为逢七进 1, 产生一个进位输出。**解:** ①建立原始状态图:



- ②简化状态图,并分配状态:已经是最简,已是二进制状态;
- ③选择触发器类型,求时钟方程、输出方程、驱动方程:因需用 3 位二进制代码,选用 3 个 CP 下降沿触发的 JK 触发器,分别用  $FF_0$ 、 $FF_1$ 、 $FF_2$  表示。

由于要求采用同步方案,故时钟方程为: 输出方程:

$$CP_0 = CP_1 = CP_2 = CP$$

## $Y = Q_1^n Q_2^n$





(a) 
$$Q_0^{n+1}$$
 的卡诺图

| $Q_2^n Q_1^n$        | 00 | 01 | 11 | 10 |  |  |  |  |  |
|----------------------|----|----|----|----|--|--|--|--|--|
| 0                    | 0  | 0  | 0  | 1  |  |  |  |  |  |
| 1                    | 0  | 1  | ×  | 1  |  |  |  |  |  |
| (c) $Q_2^{n+1}$ 的卡诺图 |    |    |    |    |  |  |  |  |  |

$$Q_0^n Q_1^n Q_1^n = 00 \quad 01 \quad 11 \quad 10$$

$$0 \quad 0 \quad 1 \quad 0 \quad 0$$

$$1 \quad 1 \quad 0 \quad \times \quad 1$$

(b)  $Q_1^{n+1}$  的卡诺图

$$\begin{cases} Q_0^{n+1} = \overline{Q}_2^n \overline{Q}_0^n + \overline{Q}_1^n \overline{Q}_0^n \\ = \overline{Q}_2^n \overline{Q}_1^n \overline{Q}_0^n + \overline{1} Q_0^n \\ \overline{Q}_1^{n+1} = Q_0^n \overline{Q}_1^n + \overline{Q}_2^n \overline{Q}_0^n Q_1^n \\ \overline{Q}_2^{n+1} = Q_1^n Q_0^n \overline{Q}_2^n + \overline{Q}_1^n Q_2^n \end{cases}$$

状态方程:

$$\begin{cases} Q_0^{n+1} = \overline{Q_2^n Q_1^n} \overline{Q_0^n} + \overline{1} Q_0^n \\ \overline{Q_1^{n+1}} = Q_0^n \overline{Q_1^n} + \overline{Q_2^n} \overline{Q_0^n} Q_1^n \\ \overline{Q_2^{n+1}} = Q_1^n Q_0^n \overline{Q_2^n} + \overline{Q_1^n} Q_2^n \end{cases}$$

$$\begin{cases} J_0 = \overline{Q_2^n Q_1^n} \ , K_0 = 1 \\ J_1 = Q_0^n \ , K_1 = \overline{\overline{Q_2^n} \overline{Q_0^n}} \\ J_1 = Q_0^n \ , K_1 = \overline{\overline{Q_2^n} \overline{Q_0^n}} \\ J_2 = Q_1^n Q_0^n \ , K_2 = Q_1^n \end{cases}$$

$$\begin{cases} J_{0} = \overline{Q_{2}^{n}Q_{1}^{n}}, & K_{0} = 1 \\ J_{1} = Q_{0}^{n}, & K_{1} = \overline{Q_{2}^{n}\overline{Q_{0}^{n}}} \\ J_{2} = Q_{1}^{n}Q_{0}^{n}, & K_{2} = Q_{1}^{n} \end{cases}$$



#### ④画出电路图

⑤检查电路能否自启动:

将无效状态 111 代入状态方程计算: 可见 111 的次态为有效状态 000, 电路能够自启动。

3. 集成计数器和寄存器的应用: 构成 N 进制计数器,构成环形计数器和扭环形计数器。

$$\begin{cases} Q_0^{n+1} = \overline{Q_2^n Q_1^n} \overline{Q_0^n} + \overline{1} Q_0^n = 0 \\ \overline{Q_1^{n+1}} = Q_0^n \overline{Q_1^n} + \overline{Q_2^n} \overline{Q_0^n} Q_1^n = 0 \\ \overline{Q_2^{n+1}} = Q_1^n Q_0^n \overline{Q_2^n} + \overline{Q_1^n} Q_2^n = 0 \end{cases}$$

要求: 熟练掌握 74LS160、74LS161、74LS162、74LS163 四种集成计数器应用,比如分析或设计 N 进制 计数器;熟练掌握 74LS194 应用,比如分析或设计环形计数器和扭环形计数器。

- 1. 用同步清零端或置数端归零构成 N 进置计数器
- (1) 写出状态 S<sub>№</sub> 的二进制代码。
- (2) 求归零逻辑,即求同步清零端或置数控制端信号的逻辑表达式。
- (3) 画连线图。

#### 2. 用异步清零端或置数端归零构成 N 进置计数器

- (1) 写出状态 Sn的二进制代码。
- (2) 求归零逻辑,即求异步清零端或置数控制端信号的逻辑表达式。
- (3) 画连线图。

举例 15: 用 74LS161 来构成一个十二进制计数器。解:

(1)用异步清零端 $\overline{CR}$ 归零:  $S_N = S_{12} = 1100$ 则电路为:



注: 这里 D<sub>0</sub>~D<sub>3</sub> 可随意处理。



(a) 用异步清零端 CR 归零

## (2)用同步置数端 $\overline{LD}$ 归零:

 $S_N = S_{11} = 1011$ 

$$\overline{LD} = \overline{Q_3^n Q_1^n Q_0^n}$$

则电路为:注:这里 D<sub>0</sub>~D<sub>3</sub> 必须都接 0。



(b) 用同步置数端 *LD* 归零

举例 16: 用 74LS160 来构成一个 48 进制同步加法计数器。

解:因 74LS160 为同步十进制计数器,要构成 48 进制同步加法计数器须用二片 74LS160 来实现,现采用异步清零实现: $S_{48}$ =01001000,取高位片的  $Q_{C}$  和低位片的  $Q_{D}$  作归零反馈信号。即清零端 $\overline{CR}$  归零信号为: $\overline{CR} = \overline{Q_{C\bar{n}}Q_{DK}}$ ,则电路连线图为:



**(三) 计算和画图题型:要求:** 会分析电路工作原理,说明电路功能;会根据题意计算电路参数,或正确画出电路波形。

举例 17: 如图电路,完成下列问题:

- 1) 说明这是什么电路?
- 2) 求电路的输出信号频率 f
- 3) 画出 Vc及 Vo的波形。



## 解:

1) 这是一个由555定时器构成的多谐振荡器。



2) 其振荡周期为

$$T = 0.7(R_1 + 2R_2)C$$
  
= 0.7(20 + 40) × 10<sup>3</sup> × 20 × 10<sup>-6</sup>  
= 0.84s

则其频率为 
$$f = \frac{1}{T} = \frac{1}{0.84} \approx 1.2 Hz$$

3) Vc及 Vo的波形的波形为:

## 三、基本概念练习

#### 一、判断题

- 1. CMOS 门电路为双极型电路,而 TTL 门电路则为单极型电路。()
- 2. 能够实现"线与"功能的门电路是 OC 门或 OD 门。( )
- 3. 施密特触发器的特点是只有一个稳态,需在外加信号作用下才能由稳态翻转到暂稳态。( )
- 4. 在时钟脉冲的控制下,根据输入信号 T 不同情况,凡是具有保持和翻转功能的电路,称为 T 触发器。
- 5. 某电路任意时刻的输出不仅取决于当时的输入信号, 而且与电路的原状态有关, 该电路为时序逻辑电 路。()
- 6. 若集成 555 定时器的第 4 脚接低电平时,不管输入信号为任意值,定时器始终输出高电平。(

## 二、填空题:

- 3. 或非逻辑运算特点是 , 异或逻辑运算特点为\_\_\_\_\_\_
- 4. n-2 "线译码器的输入代码为\_\_\_\_\_个,输出代码为\_\_\_\_\_个。
- 5. 就单稳态触发器和施密特触发器而言,若要实现延时、定时的功能,应选用;若要实现波形 变换、整形的功能,应选用 。
- 6. 一位二进制计数器可实现 分频; n 位二进制计数器,最后一个触发器输出的脉冲频率是输入频 率的 倍。

## 三、选择题

- 1. 八位二进制数所能表示的最大十进制数为( )。
  - (a) 255 (b) 88
- (c) 99
- (d) 128

2. 下图中能实现 $Y = \overline{A \oplus B}$ 逻辑运算的电路是(



3.8421BCD 十进制译码器,数字输入信号端和数字输出信号端分别有(

|    | (a)4和                | 16               | (b) 3和               | 18                                     | (c) 3           | 和 10                                   | (d)     | 和10      | )   |                    |           |               |     |      |
|----|----------------------|------------------|----------------------|----------------------------------------|-----------------|----------------------------------------|---------|----------|-----|--------------------|-----------|---------------|-----|------|
| 4. | 四个触发                 | <b>设器构成</b>      | 十进制加                 | 1法计数制                                  | 器,若角            | 虫发器输                                   | 出从低     | 立至高      | 位分别 | 为 Q <sub>0</sub> 、 | $Q_1$ , ( | $Q_2$ , $Q_3$ | ,则轴 | 俞出进位 |
| 信  | 号 C 为(               | )                |                      |                                        |                 |                                        |         |          |     |                    |           |               |     |      |
|    | (a) Q <sub>3</sub> G | $\mathbf{)}_{1}$ | (b) Q <sub>3</sub> ( | $\mathbf{Q}_2\mathbf{Q}_1\mathbf{Q}_0$ | (c)             | $\mathbf{Q}_2\mathbf{Q}_1\mathbf{Q}_0$ | (c      | $Q_3Q_0$ |     |                    |           |               |     |      |
| 5. | 能将输入                 | 三角波              | 信号转换                 | 免成矩形                                   | 脉冲信号            | 号输出的                                   | 电路是     |          | )。  |                    |           |               |     |      |
|    | (a) 多·               | 谐振荡暑             | 各                    |                                        | (b) A           | / D 转换                                 | 器       |          |     |                    |           |               |     |      |
|    | (c) 单                | 稳态触发             | <b></b>              |                                        | (d) 施           | 密特触发                                   | <b></b> |          |     |                    |           |               |     |      |
| 6. | 若 A/D 转              | 换器输入             | 入模拟电                 | 压的变化                                   | <b></b><br>上范围为 | , 0∼5V,                                | 则输出     | 10 位     | 二进制 | 数可り                | 人分辨       | 的最            | 小模排 | 以电压为 |
| (  | )                    |                  |                      |                                        |                 |                                        |         |          |     |                    |           |               |     |      |
|    | (a) 1.5mV            |                  | (b) 2.               | 4mV                                    | (c)             | 4.9mV                                  |         | (d) 6.5  | 5mV |                    |           |               |     |      |
|    |                      |                  |                      |                                        |                 |                                        |         |          |     |                    |           |               |     |      |