**U2\_1.** Se desea transmitir las primeras cuatro letras del alfabeto de un ordenador ORD1 a otro ORD2. En el primero las cuatro letras están codificadas en tres líneas X1, X2 y X3 y en el segundo tan sólo en dos, Y1 e Y2, según la tabla adjunta. Se pide realizar y dibujar un circuito combinacional que, utilizando sólo puertas NAND, sirva para realizar la conversión de código tal y como muestra la figura. **NOTAS**: Con una "X" se indica en la tabla que la variable puede tomar cualquier valor entre los posibles. La letra "A" se codifica como 01X o 100.

|    | A   | В | C | D |
|----|-----|---|---|---|
| X1 | 061 | 1 | 0 | 1 |
| X2 | 160 | 1 | 0 | 0 |
| X3 | Xó0 | X | X | 1 |
| Y1 | 0   | 0 | 1 | 1 |
| Y2 | 0   | 1 | 0 | 1 |



Solución:

$$Y1 = \overline{(X1.\overline{X2}).(\overline{X2.X3})}$$

$$Y2 = \overline{X1.X2.\overline{X1.X3}}$$

**U2\_2.** Dado el circuito de la figura, formado por un decodificador 4-16 y un multiplexor 8-1, se pide:

- a) Deducir la tabla de la verdad del sistema
- b) Simplificar las funciones lógicas F<sub>1</sub> y F<sub>0</sub>
- c) Obtener expresiones que utilicen sólo puertas XOR y algún inversor si es necesario para  $F_0$  y sólo puertas NAND para  $F_1$



a) 
$$F_0 = \Sigma$$
 m (0,3,5,6,9,10,12,15);  
 $F_1 = \Sigma$  m (1,3,5,7,8,9,12,13)

c) 
$$F_0 = \overline{(A \oplus B \oplus C \oplus D)}$$
  
 $F_1 = \overline{DB} \overline{DA}$ 

**U2\_3.** Se aplican secuencialmente los números BCD al conversor BCD-Decimal de la siguiente figura (la activación de las salidas es a nivel BAJO): Dibujad un diagrama de tiempos que muestre cada salida en relación con el resto de las señales de salida y con las entradas (suponed A<sub>0</sub> LSB y A<sub>3</sub> MSB del BCD).





**U2\_4.** Suponga que el codificador lógico decimal-BCD de la siguiente figura tiene las entradas 3 y 9 a nivel ALTO. ¿Cuál es el código de salida? ¿Es éste un código BCD (8421) válido?



#### Solución:

 $A_3A_2A_1A_0 = 1011$ . Código BCD no válido.

**U2\_5.** Suponga que tenemos un multiplexor como el de la figura siguiente, en el que sus entradas S0 y S1 se secuencian como se muestra al final de la misma figura en el diagrama de tiempos.

Determine la onda de salida cuando las líneas contienen:

$$D_0 = D_3 = 0$$
,  $D_1 = D_2 = 1$ .





#### Solución:



- **U2 6.** Escriba el circuito de la figura:
  - a) Utilizando sólo puertas NAND.
  - b) Utilizando sólo puertas NOR.



a) 
$$Z = \overline{AC AB BC}$$

b) 
$$Z = \overline{A + C} \overline{A + B} \overline{B + C}$$

 $U2_7$ . Utilizando tablas de Karnaugh, calcular las 7 expresiones lógicas correspondientes a cada uno de los segmentos de un visualizador que utilice entradas BCD (siendo  $D_3$  el bit MSB y  $D_0$  el LSB) activas en alto y que active los elementos del visualizador en alto.



#### Solución:

| BCD | D <sub>3</sub> | $D_2$ | D <sub>1</sub> | Do  | а | b | С | d | е | f | g |
|-----|----------------|-------|----------------|-----|---|---|---|---|---|---|---|
| 0   | 0              | 0     | 0              | 0   | 1 | 1 | 1 | 1 | 1 | 1 | 0 |
| 1   | 0              | 0     | 0              | 1   | 0 | 1 | 1 | 0 | 0 | 0 | 0 |
| 2   | 0              | 0     | 1              | 0   | 1 | 1 | 0 | 1 | 1 | 0 | 1 |
| 3   | 0              | 0     | 1              | 1   | 1 | 1 | 1 | 1 | 0 | 0 | 1 |
| 4   | 0              | 1     | 0              | . 0 | 0 | 1 | 1 | 0 | 0 | 1 | 1 |
| 5   | 0              | 1     | 0              | 1   | 1 | 0 | 1 | 1 | 0 | 1 | 1 |
| 6   | 0              | 1     | 1              | 0   | 1 | 0 | 1 | 1 | 1 | 1 | 1 |
| 7   | 0              | 1     | 1              | 1   | 1 | 1 | 1 | 0 | 0 | 0 | 0 |
| 8   | 1              | 0     | 0              | 0   | 1 | 1 | 1 | 1 | 1 | 1 | 1 |
| 9   | 1              | 0     | 0              | 1   | 1 | 1 | 1 | 1 | 0 | 1 | 1 |
| 10  | 1              | 0     | 1              | 0   | X | X | Х | X | X | X | X |
| 11  | 1              | 0     | 1              | 1   | Χ | X | Х | Х | X | Х | Х |
| 12  | 1              | 1     | 0              | 0   | Χ | X | Х | Х | Χ | Х | Х |
| 13  | 1              | 1     | 0              | 1   | Х | X | Х | Х | Χ | Χ | Χ |
| 14  | 1              | 1     | 1              | 0   | Х | X | X | Х | X | Χ | Х |
| 15  | 1              | 1     | 1              | 1   | X | Х | X | X | X | X | X |

$$a = D_3 + D_1 + D_2D_0 + \overline{D_2}$$

$$b = D_1D_0 + \overline{D_2} + \overline{D_1} D_0$$

$$c = \overline{D_1} + D_2 + D_0$$

$$d = D_3 + D_1 D_0 + \overline{D_2} D_0 + \overline{D_2} D_1 + D_2 \overline{D_1} D_0$$

$$e = D_1 \overline{D_0} + \overline{D_2} D_0$$

$$f = D_3 + \overline{D_1} D_0 + \overline{D_2} D_1 + \overline{D_2} D_0$$

$$q = D_3 + D_1 D_0 + \overline{D_2} D_1 + D_1 \overline{D_0}$$

U2\_8. Utilizando un multiplexor 4-1, se pide realizar un circuito que cumpla la función:

a) 
$$Z = AB + AC + \overline{A} \overline{B} \overline{C}$$

b) 
$$Z = \overline{A} B + AD + CD + \overline{A} \overline{D}$$

NOTA: Añadir alguna puerta si fuera necesario. Utilizar las variables A y B como control.



**U2\_9**. Obtenga la función S (A,B,C,D) =  $\Sigma$ m(2,3,5,6,9,10,13,14,15)

- a) Utilizando un multiplexor de 16 entradas
- b) Utilizando un multiplexor de 8 entradas
- c) Utilizando un multiplexor de 4 entradas

Añadir en cada caso el mínimo número de puertas lógicas necesarias, utilizando en cada caso las variables de más peso como control.





**U2\_10.** Dado el circuito de la figura, se pide realizar la misma función lógica utilizando un multiplexor 8-1 y el mínimo número de puertas lógicas necesarias, utilizando las variables A, B y C como control.





**U2\_11.** Un cierto circuito lógico con 4 variables de entrada A, B, C, y D sirve para resolver las funciones lógicas F y G. La función F vale '1' siempre que valgan '1' dos o más señales de la entrada, en otro caso F vale '0'. La función G vale '1' siempre que valga '1' un número par de señales de la entrada, en otro caso G es el complemento de F. Se pide:

a) Diseñar un circuito para la función F que utilice un decodificador 4-16, con salidas activas a nivel bajo y el mínimo número de puertas lógicas necesarias

b) Diseñar un circuito para las función G que utilice únicamente un multiplexor 8-1 y el mínimo número de puertas lógicas necesarias

c) Diseñar un circuito para las funciones F y G que utilice el mínimo número de puertas utilizando sólo puertas NAND

Utilizar las variables más representativas como control.



**U2\_12.** Implemente la función  $F(A,B,C,D) = \sum m(4,5,6,7,8,13,14,15)$ , utilizando un multiplexor 4-1 y el mínimo número de puertas lógicas. Utilizad las variables de más peso como control.



U2\_13. Se desea realizar la misma función lógica de 5 variables que realiza el circuito de la figura, pero utilizando un multiplexor 8-1. Utilizad las variables C, D y E como líneas de control de mayor a menor peso respectivamente.





**U2\_14.** Dada la función de tres variables  $F = (A \oplus \overline{B}) (C + \overline{B})$ , se pide implementarla utilizando un decodificador 3-8 con salidas activas en bajo y el mínimo número de puertas. Tomar A como la variable de mayor peso.

#### Solución:



**U2\_15.** Dada la función de 4 variables  $f(X3,X2,X1,X0) = \Sigma m(0,2,5,8,10,12,14)$ , donde X3 es el bit más significativo, se pide, utilizando como control las variables de menos peso:

- a) Materializar dicha función utilizando un multiplexor como el de la figura. Recordad que la salida de este circuito es activa a nivel bajo. Realizar las conexiones correspondientes en el esquema como el de la figura.
- b) Utilizando un mapa de Karnaugh, simplificar la función f.





**U2\_16.** Dado el circuito de la figura se pide, resolver la misma función utilizando un multiplexor 4-1. Utilizar las variables A y B como señales de control S1 y S0 respectivamente.





- U2\_17. Dada la función de 4 variables F(ABCD) = AB + AC/D + BC + CD. Se pide:
  - a) Diseñarla utilizando el multiplexor 4-1.
  - b) Diseñarla utilizando el decodificador 4-16 con salidas activas en bajo.

Añadir en cada caso las puertas adicionales mínimas que se consideren necesarias.





**U2\_18.** Dada la función lógica  $F(A,B,C,D) = \sum m(1,2,3,6,9,15)$ , impleméntela utilizando EXCLUSIVAMENTE los dispositivos de la figura adjunta, marcando con un punto o una cruz los cables que están conectados.



#### Solución:



**U2\_19.** Los multiplexores 2-1 de la figura tienen una señal de control S y dos entradas (S=0 selecciona la entrada como 0). Se quiere implementar la función lógica F (D, C, B, A) =  $\Pi$  M (0, 1, 4, 6, 8, 9, 10, 11) completando las conexiones en la figura. La variable D es la más significativa. Indique con una x los cables que deben quedar unidos.





**U2\_20.** Se pide implementar la función  $F(A,B,C,D) = \Sigma m(2,6,9,11,13)$ , utilizando exclusivamente, todos los multiplexores de cada uno de los dos esquemas mostrados.



#### Solución:



- **U2\_21.** En la siguiente tabla se muestran los datos X e Y de dos bits  $(X_1X_0 \text{ e } Y_1Y_0)$  en complemento a dos.
  - a) Escriba en una la tabla la suma de dichos datos  $(S_2S_1S_0)$ . Tenga en cuenta que, como los números vienen dados en complemento a dos, el resultado también estará en complemento a dos.
  - b) Exprese en maxterms la función S2. Exprese también S2 en la forma más simplificada posible como producto de sumas.

#### Solución: a)

| <b>X</b> <sub>1</sub> | Χo | <b>Y</b> <sub>1</sub> | Yo | S <sub>2</sub> | S <sub>1</sub> | So | <b>X</b> <sub>1</sub> | Χo | <b>Y</b> <sub>1</sub> | Yo | S <sub>2</sub> | S <sub>1</sub> | Soʻ |
|-----------------------|----|-----------------------|----|----------------|----------------|----|-----------------------|----|-----------------------|----|----------------|----------------|-----|
| 0                     | 0  | 0                     | 0  | 0              | 0              | 0  | _ 1                   | 0  | 0                     | 0  | 1              | 1              | 0   |
| 0                     | 0  | 0                     | 1  | 0              | 0              | 1  | 1                     | 0  | 0                     | 1  | 1              | 1              | 1   |
| 0                     | 0  | 1                     | 0  | 1              | 1              | 0  | 1                     | 0  | _ 1                   | 0  | _ 1            | 0              | 0   |
| 0                     | 0  | 1                     | 1  | 1              | 1              | 1  | 1                     | 0  | 1                     | 1  | 1              | 0              | 1   |
| 0                     | 1  | 0                     | 0  | 0              | 0              | 1  | 1                     | 1  | 0                     | 0  | 1              | 1              | 1   |
| 0                     | 1  | 0                     | 1  | 0              | 1              | 0  | 1                     | 1  | 0                     | 1  | 0              | 0              | 0   |
| 0                     | 1  | 1                     | 0  | 1              | 1              | 1  | 1                     | 1  | 1                     | 0  | 1              | 0              | 1   |
| 0                     | 1  | 1                     | 1  | 0              | 0              | 0  | 1                     | 1  | 1                     | 1  | 1              | 1              | 0   |

c) 
$$S_2 = \prod M(0,1,4,5,7,13) = (X_1 + X_0 + Y_1 + Y_0) (X_1 + X_0 + Y_1 + \overline{Y_0}) (X_1 + \overline{X_0} + Y_1 + \overline{Y_0}) (X_1 + \overline{X_0} + \overline{Y_1} + \overline{Y_0}) (\overline{X_1} + \overline{X_0} + \overline{Y_1} + \overline{Y_0})$$

$$S_2 = (X_1 + Y_1) (X_1 + \overline{X_0} + \overline{Y_0}) (\overline{X_0} + \overline{Y_1} + \overline{Y_0})$$

**U2\_22.** Para el llenado de un depósito de agua se cuenta con dos electroválvulas F1 y F2 que suministran un caudal de 50 y 10 litros/minuto respectivamente. Para ello se tendrán en cuenta los siguientes criterios:

- i. Cuando la cantidad de agua existente en el depósito se encuentre entre el 0 y el 60% de la capacidad total, se deberá llenar el depósito a razón de 60 litros/minuto.
- ii. Si el nivel de agua se encuentra entre el 60 y el 90% la velocidad de llenado será de 50 litros/minuto.
- iii. Si el nivel se encuentra entre el 90 y el 100% se procederá a terminar de llenar el depósito con un caudal de 10 litros/minuto.
- **iv.** Si el nivel ha llegado a su punto máximo, es decir, al 100% se deben cerrar ambas electroválvulas. Se dispone de 3 sensores (S1, S2, y S3) que permiten determinar el nivel del depósito en cada momento, de manera que:
  - 1. En el sensor S1 aparece un '1' cuando hemos llegado al 100% de la capacidad del depósito.
  - 2. Aparecerá un '1' en el sensor S2 si la cantidad de agua que existe en el depósito supera el 90%.
- **3.** Y por último, el sensor S3 nos indica mediante un '1' si el nivel se encuentra por encima del 60%. Se pide:
  - a. La tabla de verdad del sistema.
  - b. Implemente el control del actuador F1 utilizando un decodificador 3-8 con las salidas activas en bajo y la puerta lógica más simple que pueda necesitar.
  - c. Implemente el control del actuador F2 utilizando un multiplexor 4-1, con el mínimo número de puertas adicionales.

Nota1: Se considera que una electroválvula está abierta, es decir, permite el paso del agua, cuando recibe un '1'; en caso contrario se encuentra cerrada.

**Nota2:** Para aquellas combinaciones de los sensores que no puedan darse, la salida de los actuadores (F1 y F2) serán consideradas como "0".

#### SOLUCION: a)

| S1 | S2 | S3 | F1 | F2 |
|----|----|----|----|----|
| 0  | 0  | 0  | 1  | 1  |
| 0  | 0  | 1  | 1  | 0  |
| 0  | 1  | 0  | 0  | 0  |
| 0  | 1  | 1  | 0  | 1  |
| 1  | 0  | 0  | 0  | 0  |
| 1  | 0  | 1  | 0  | 0  |
| 1  | 1  | 0  | 0  | 0  |
| 1  | 1  | 1  | 0  | 0  |



U2 23. Dado el circuito de la figura se pide:

- a. Escriba la tabla de verdad del sistema.
- **b.** Implemente la función Z2 utilizando un decodificador 4-16 con las salidas activas en bajo y la puerta lógica más simple que pueda necesitar.
- c. Implemente la función Z1 utilizando un multiplexor 8-1, con el mínimo número de puertas adicionales. Utilice las variables A, B y C como variables de control, tomando A como la más significativa.



Nota: Señale el orden de las entradas de los circuitos y las entradas y salidas, que en cada caso se conectan.

#### SOLUCIÓN: a)

| Nº | Α | В | С | D | Z2 | <b>Z1</b> | Nº | Α | В | С | D | Z2 | <b>Z1</b> |
|----|---|---|---|---|----|-----------|----|---|---|---|---|----|-----------|
| 0  | 0 | 0 | 0 | 0 | 0  | 0         | 8  | 1 | 0 | 0 | 0 | 0  | 0         |
| 1  | 0 | 0 | 0 | 1 | 0  | 0         | 9  | 1 | 0 | 0 | 1 | 0  | 0         |
| 2  | 0 | 0 | 1 | 0 | 0  | 1         | 10 | 1 | 0 | 1 | 0 | 1  | 0         |
| 3  | 0 | 0 | 1 | 1 | 1  | 0         | 11 | 1 | 0 | 1 | 1 | 1  | 0         |
| 4  | 0 | 1 | 0 | 0 | 0  | 0         | 12 | 1 | 1 | 0 | 0 | 0  | 0         |
| 5  | 0 | 1 | 0 | 1 | 0  | 0         | 13 | 1 | 1 | 0 | 1 | 0  | 0         |
| 6  | 0 | 1 | 1 | 0 | 0  | 0         | 14 | 1 | 1 | 1 | 0 | 0  | 1         |
| 7  | 0 | 1 | 1 | 1 | 0  | 1         | 15 | 1 | 1 | 1 | 1 | 0  | 1         |



**U2 24.** Dada la función de 4 variables  $F(A,B,C,D) = \Pi M(0,5,7,9,10,12,14,15)$ , se pide:

a) Escriba la tabla de verdad del sistema.

b) Implemente la función utilizado el mínimo número de puertas y un multiplexor 8-1. Utilice en el control del multiplexor las variables más significativas.

c) Implemente la función utilizado el mínimo número de puertas y un multiplexor 4-1. Utilice en el control del multiplexor las variables más significativas.

**NOTA:** En todos los circuitos se debe especificar el orden de prioridad de las entradas y en todas ellas se debe señalar la variable de entrada a la que se asocia.

#### Solución: a)

| Α | В | С | D | F |   | Α | В | С | D | F |
|---|---|---|---|---|---|---|---|---|---|---|
| 0 | 0 | 0 | 0 | 0 |   | 1 | 0 | 0 | 0 | 1 |
| 0 | 0 | 0 | 1 | 1 |   | 1 | 0 | 0 | 1 | 0 |
| 0 | 0 | 1 | 0 | 1 |   | 1 | 0 | 1 | 0 | 0 |
| 0 | 0 | 1 | 1 | 1 |   | 1 | 0 | 1 | 1 | 1 |
| 0 | 1 | 0 | 0 | 1 |   | 1 | 1 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 | 0 |   | 1 | 1 | 0 | 1 | 1 |
| 0 | 1 | 1 | 0 | 1 | П | 1 | 1 | 1 | 0 | 0 |
| 0 | 1 | 1 | 1 | 0 | П | 1 | 1 | 1 | 1 | 0 |

#### b) Con un MUX 8-1

$$I_0 = D$$
;  $I_1 = 1$ ;  $I_2 = \overline{D}$ ;  $I_3 = \overline{D}$ 

$$I_4 = \overline{D}$$
;  $I_5 = D$ ;  $I_6 = D$ ;  $I_7 = 0$ 

#### c) Con un MUX 4-1

$$I_0 = (C+D);$$

$$I_2 = \overline{(C \oplus D)} ;$$

$$I_3 = \overline{C}$$
. D





U2\_25. Dado el circuito de la figura, se pide:

- a) Escriba la tabla de verdad del sistema.
- b) Implemente la función utilizado un decodificador con salidas activas a nivel alto y el mínimo número de puertas del menor tamaño posible. Utilice A como variable más significativa.
- c) Implemente la función utilizado un decodificador con salidas activas a nivel bajo y el mínimo número de puertas del menor tamaño posible. Utilice A como variable más significativa.

**NOTA:** En todos los circuitos se debe especificar el orden de prioridad de las entradas y en todas ellas se debe señalar la variable de entrada a la que se asocia.



#### Solución: a)

|   | _ |   |          |
|---|---|---|----------|
| F | C | В | Α        |
| 1 | 0 | 0 | <b>A</b> |
| 1 | 1 | 0 | 0        |
| 0 | 0 | 1 | 0        |
| 0 | 1 | 1 | 0        |
| 0 | 0 | 0 | 1        |
| 0 | 1 | 0 | 1        |
| 1 | 0 | 1 | 1        |
| 0 | 1 | 1 | 1        |

b)



c)

**U2\_26.** En el circuito de la figura se representa un decodificador 3-8 conectado a un multiplexor 4-1. Se pide la forma canónica de la función de 5 variables F(A,B,C,D,E), dada como producto de maxterms.



#### Solución:

Los términos seleccionados en el decodificador son:

$$(A . B . \overline{C}), (\overline{A} . B . C), (\overline{A} . B . \overline{C}) y (\overline{A} . \overline{B} . \overline{C})$$

Estos cuatro términos actúan como entradas en el multiplexor, entradas que son seleccionadas por las cuatro combinaciones de las variables de control:

$$F(A,B,C,D,E) = (\overline{A} .B. \overline{C})(D.E) + (A.B. \overline{C})(D.\overline{E}) + (\overline{A} .B.C)(\overline{D} .E) + (\overline{A} .\overline{B} .\overline{C})(\overline{D} .\overline{E}) =$$

$$\Sigma m (11, 26, 13, 0)$$

$$F(A,B,C,D,E) =$$

 $=\Pi(1,2,3,4,5,6,7,8,9,10,12,14,15,16,17,18,19,20,21,22,23,24,25,27,28,29,30,31)$ 

**U2\_27.** Dada la forma canónica de la función  $F(A,B,C) = \sum m(0,3,6)$ , función con 3 variables y donde A se considera la variable de mayor peso, se quiere implementar dicha función F utilizando un decodificador 3-8 con salidas activas en bajo y el menor de número de puertas lógicas y del tipo más simple que sea posible. Se pide realizar el diseño del circuito dibujando el decodificador y las puertas utilizadas, señalando en cada caso las entradas y salidas que se utilicen en el mismo.

#### Solución:



**U2\_28.** Dado el circuito de la figura adjunta, donde se representa la función *Z*(A,B,C), se quiere implementar dicha función *Z* utilizando un multiplexor 4-1 y el menor de número de puertas lógicas posible. Se pide realizar el diseño del circuito, justificando brevemente el diseño, dibujando el multiplexor y las puertas utilizadas, señalando en cada caso las entradas y salidas que se utilicen en el mismo. Utilizar A y B como variables de control, tomando A como la variable de mayor peso.



$$Z = \overline{A.B.C} + \overline{C} = (\overline{A} + \overline{B} + \overline{C})$$

| C<br>AB | 0 | 1 |
|---------|---|---|
| 00      | 1 | 1 |
| 01      | 1 | 1 |
| 11      | 1 | 0 |
| 10      | 1 | 1 |



**U2 29.** Dada la función de 4 variables  $F(A,B,C,D) = AB + AC\overline{D} + BCD$ , se pide:

- a) Obtener la expresión de F en su forma canónica como producto de sumas.
- b) Implementar dicha función utilizando un multiplexor 8:1 y el menor número de puertas posible.

#### Solución.

a. Por facilidad, dado que la función se da como suma de productos, obtenemos la expresión canónica como suma de productos y de ahí obtenemos la expresión como producto de sumas (se puede hacer de otras maneras):

$$F = AB + ACD + BCD = AB(\overline{C}D + \overline{C}D + \overline{C}D + \overline{C}D + \overline{C}D + ACD(B + \overline{B}) + BCD(A + \overline{A})$$

Operando se obtiene  $F(A,B,C,D)=\sum m(7,10,12,13,14,15)$ , por lo tanto, expresado como producto de sumas:

b. Utilizando un multiplexor 4:1, la implementación queda:



- **U2\_30.** Dado el circuito de la figura que implementa una función lógica de tres variables, F(A,B,C), mediante un multiplexor 8-1, se pide:
  - a) Utilizando el mínimo número de puertas, implementar la misma función por medio de un decodificador 3-8 con las salidas activas en baio.
  - b) Utilizando el mínimo número de puertas necesario, implementar la misma función por medio de un multiplexor 16-1.
  - c) Utilizando el mínimo número de puertas necesario, implementar la misma función por medio de un multiplexor 4-1.

#### Solución

$$F(A,B,C) = \Sigma (2,4,5,7)$$

a)





b) Se muestra una de las posibles soluciones, que corresponde a conectar el bit más significativo del multiplexor a "0"



c)  $C - \frac{3}{1 - 2}$   $C - \frac{1}{C} - \frac{1}{1 - 2}$   $C - \frac{1}{1 - 2}$ 

**U2\_31.** Dada la función de 4 variables  $F(A, B, C, D) = \sum m(3, 4, 6, 7, 9, 12, 13, 14)$ , donde A es la variable más significativa, se pide:

a. Implementar dicha función utilizando un multiplexor 8:1 y el menor número de puertas posible.

b. Implementar dicha función utilizando un multiplexor 4:1 y el menor número de puertas posible.

#### Solución

a)



b)



U2\_32. Dada la función de 2 variables  $F(A, B) = A \overline{B} + \overline{A} B$ . Se pide:

a. Implementar dicha función utilizando un decodificador 3-8 como el de la figura, en el que las salidas son activas en bajo. Utilizar las puertas lógicas adicionales que sean necesarias, se valora la utilización del menor número de puertas con el menor número de entradas que sea necesario.

**NOTA**: En la resolución del ejercicio, todas las entradas del decodificador deben estar conectadas a alguna señal o valor. Utilizar los nombres Vcc y GND para representar las señales de alimentación y Tierra respectivamente.

#### Solución

- Otra solución también válida sería:





**U2\_33.** Se pretende diseñar un circuito combinacional, cuya entrada (E₃E₂E₁E₀) sea un número de 4 bits y su salida (S2S1S0) sea el número de unos presentes en la entrada. Se pide:

- a) La tabla de verdad del circuito.
- b) Las ecuaciones de las funciones de salida, de la siguiente forma:
  - i. S0 en una de sus formas canónicas.
  - ii. S1 en su máxima simplificación como producto de sumas.
  - iii. S2 en su máxima simplificación como suma de productos.
- c) Implemente (diseñe el circuito) las funciones de salida de la siguiente forma.
  - i. S2 con puertas lógicas.
  - ii. S1 con un multiplexor 4:1 y el menor número de puertas lógicas posible.
  - iii. S0 con un multiplexor 8:1 y el menor número de puertas lógicas posible.

En este tercer apartado, se valorará la utilización del menor número de puertas con el menor número de entradas que sean necesarias.

a)

| N⁰ | E <sub>3</sub> | E <sub>2</sub> | E <sub>1</sub> | E <sub>0</sub> | S <sub>2</sub> | S <sub>1</sub> | So | } | No | E <sub>3</sub> | E <sub>2</sub> | E <sub>1</sub> | Eo | S <sub>2</sub> | S <sub>1</sub> | So |
|----|----------------|----------------|----------------|----------------|----------------|----------------|----|---|----|----------------|----------------|----------------|----|----------------|----------------|----|
| 0  | 0              | 0              | 0              | 0              | 0              | 0              | 0  |   | 8  | 1              | 0              | 0              | 0  | 0              | 0              | 1  |
| 1  | 0              | 0              | 0              | 1              | 0              | 0              | 1  |   | 9  | 1              | 0              | 0              | 1  | 0              | 1              | 0  |
| 2  | 0              | 0              | 1              | 0              | 0              | 0              | 1  |   | 10 | 1              | 0              | 1              | 0  | 0              | 1              | 0  |
| 3  | 0              | 0              | 1              | 1              | 0              | 1              | 0  |   | 11 | 1              | 0              | 1              | 1  | 0              | 1              | 1  |
| 4  | 0              | 1              | 0              | 0              | 0              | 0              | 1  |   | 12 | 1              | 1              | 0              | 0  | 0              | 1              | 0  |
| 5  | 0              | 1              | 0              | 1              | 0              | 1              | 0  |   | 13 | 1              | 1              | 0              | 1  | 0              | 1              | 1  |
| 6  | 0              | 1              | 1              | 0              | 0              | 1              | 0  |   | 14 | 1              | 1              | 1              | 0  | 0              | 1              | 1  |
| 7  | 0              | 1              | 1              | 1              | 0              | 1              | 1  |   | 15 | 1              | 1              | 1              | 1  | 1              | 0              | 0  |

i. 
$$S_0 = \Pi M(0, 3, 5, 6, 9, 10, 12, 15)$$
  $\delta S_0 = \Sigma m(1, 2, 4, 7, 8, 11, 13, 14)$ 

$$\text{ii. } S_1 = (\overline{E_3} + \overline{E_2} + \overline{E_1} + \overline{E_0}). \\ (E_3 + E_1 + E_0). \\ (E_3 + E_2 + E_1). \\ (E_2 + E_1 + E_0). \\ (E_3 + E_2 + E_0). \\ (E_3 + E_2 + E_1). \\ (E_3 + E_1 + E_0). \\ (E_3 + E_2 + E_1). \\ (E_3 + E_1 + E_0). \\ (E_3 + E_1 + E_0)$$

iii. 
$$S_2 = (E_3 . E_2 . E_1 . E_0)$$



# TEMA 2. - CIRCUITOS COMBINACIONALES

## CIRCUITOS COMBINACIONALES BÁSICOS

DECODIFICADOR (n-2"): n entradas y 2" salidas (solo una activa). CODIFICADOR (2n-n): n entradas (una o varias activas) y log n salidas MULTIPLEXOR (n-1): n entradas, 1 salidas y log2n señales de contr DEMULTIPLE XOR (1-n): 1 entrada, n salidas y log n señales de control CONVERSOR DE coòdigo (n-m): n entradas y m salidas, sin relación otros — comparadores entre ellas.

Semisumadores y sumadores

DECODIFICADOR -> "fábrica de minterms"

- Circuito comb. cen n'entradas y 2<sup>n</sup> salidas.

| IA  |   | 1   | _ | BLA | DE            | VER | CADS       |              |
|-----|---|-----|---|-----|---------------|-----|------------|--------------|
| IA  | 1 | Ao  | 0 | 3   | Oz            | 0.  | 7          | 0            |
| [ ] | 1 | 0   | 0 | . 1 | 0 1           | ~   | +-         | <del>-</del> |
| 10  | 1 | · ) |   | 1   | -+            |     | <i>\</i> : | 1            |
| 1   | 1 |     |   |     |               | 1   | / ø        | 7            |
| 1   |   |     | 0 | 1   | $\mathcal{J}$ | Q.  | 0          | -+           |
| 10  |   | 1   | 1 | : Q | Γ             | 0 1 | 0.         | $\neg$       |
|     |   |     |   |     |               |     |            | - 1          |

$$O_0 = \overline{A_1} \cdot \overline{A_0}$$

$$O_1 = \overline{A_1} \cdot A_0$$

$$O_2 = A_1 \cdot \overline{A_0}$$

$$O_3 = A_4 \cdot A_0$$



Habilitación {-Enable activado: el decodificador funcional-Enable desactivado: Ninguna salida activa. (iracito "inhabilitado"

| ·       |           |       |       | •   |                |      |
|---------|-----------|-------|-------|-----|----------------|------|
| E       | A,        | Ao /  | 03    | Oz  | O <sub>A</sub> | 00   |
| 0 0 0 1 |           | 000   | 0     | - 1 | 0 0 0          | 0000 |
| 1.1     | 0 1 1 0 1 | 0 0 1 | 0 1 0 | 0   |                |      |

### CODIFICADOR

- Circuito comb. con 2<sup>n</sup> entradas y n salidas. (n entradas y log<sub>2</sub> n salidas).

- codifica a la salida un código que la identifica (número d
- codifica pe Prioridad: dadas varias líneas de entrada activo codifica a la salida un código (número de la entrada), que identifica a la más prioritaria.

|   |    |    | •  |       |       |            |       |            |        |      |    | ·          |     | + 4,        |    |
|---|----|----|----|-------|-------|------------|-------|------------|--------|------|----|------------|-----|-------------|----|
| E |    | 17 | I  | I a   | 5 T   | <u>ا</u> ب | 3 -   | $\Gamma_2$ | T.     | 1 Ic | ,  | A.         | 2   | Ą٦          | A. |
| C | )  | X  | >  | x ;   | ×   ; | ×   ;      | x     | ×          | ×      | ×    | 3  | 0          | 1   | Ö           | 0  |
| 1 | 1  |    | X  | 1 >   | < X   | < ×        | < >   | <          | X      | ×    |    | 1 1        |     | 1           | 1  |
| 1 | .0 |    | 11 | \ \ > | c x   | : ×        | ·   > | Ç .        | ×      | X    | V- | 11         |     | 1           | 0  |
| 1 | 0  | T  | Q  | 1     | , ×   | ( ) x      | ×.    | ٠. ∫       | X      | X    | 7  | 1          |     |             | ノ  |
| A | 10 | 1  | 0  | 0     | 1     | X          | X     | 1          | ×      | ×    | 4  | 1          | 10  |             | 0  |
| 1 | 0  | L  | 0  | 0     | 1.0   | 1          | ×     |            | ×      | Х    |    | <u>٥</u> ٠ | 1   |             | 1  |
| 1 | 0  | 16 |    | 0     | 0     | 0          | 1     | 1.3        | ×      | ×    | 4  | 0.         | · 1 | T           | 0  |
| 1 | 0  |    |    | 0     | 0     | 0          | 0     | 11         | $\bot$ | ×    | Д  | 0          | .0  | I           | 1  |
| 1 | 0  | Q  |    | 0     | O-    | 0 -        | 0     | 0          |        | 1    | 1  | 0          | O   |             | 0  |
| 1 | 0  | Q  |    | 0     | 0     | 0          | 0     | 0          |        | 0    | H  | 0          | Ò   | T           | 0  |
|   |    |    |    |       |       |            |       | 4          |        |      |    |            |     | <del></del> |    |

MULTIPLEXOR
- arauto comb. con n líneas de control que seleccionan una de la z<sup>n</sup> líneas de entrada y la transmiten a la salida.

| S1 S0 Z                                                                                       | $Z = I_3 S_4 S_0 + I_2 S_4 \overline{S_0} + I_4 \overline{S_4} S_0 + \overline{S_4} \overline{S_0} I_0$ |
|-----------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------|
| $\begin{bmatrix} 0 & 0 & I_0 \\ 0 & 1 & I_1 \\ 1 & 0 & I_2 \\ 1 & 1 & I_3 \end{bmatrix} $ $I$ | $ \begin{array}{c ccccccccccccccccccccccccccccccccccc$                                                  |

cion de su vinica linea de entrada por cualquiera de sus 2<sup>n</sup>

\* Es lo mismo que un decodificador con enable, siendo la linea

| <b>Q</b>            | <del> </del>     | T-    | T- |    | 1  |          |    |
|---------------------|------------------|-------|----|----|----|----------|----|
| ε <sub>α</sub> Η 'ς | I . oz . z = EO  | 0     | 10 | 0  | I  | V        | 1  |
| 207                 | T : 2            | 0     | 0  | I  | 0  |          | v  |
| 07 <del>  T</del>   | 1 = 3 = ,0       | 0     | I  | 0  | 0  | V        | 0  |
| 07 1                | I . S . L = 10   | I     | 0  | 0  | 0  | . 0      | 0  |
| 07                  | I . 52 . 52 = 00 | 60    | ro | 20 | ε0 | °S       | 15 |
|                     | 700              | 20112 |    |    |    | <u> </u> |    |

Conversor DE copieso

Lada una palabra de n bits a la entrada se convierte o traduce

No existe una relacion entre el número de líneas de entrada y soliciones

Ambas palabras representan la misma información en distintos códicos.

Conversor BCD a 7 segmentos

Acepta codigo BCD (o...9) en sus 4 entradas y proporciona 7 salidas capaces de excitar un display de 7 segmentos que indicam el dígito decimal de la entrada.

| Salnamesas F puologib | × × × × × × × × × × × × × × × × × × × | x x x x x x x x x x x x x x x x x x x | × × × × × × × × × × × × × × × × × × × | X X X X Y V V V V V V V V V V V V V V V | 1 0 0 0 0 0 V 0 0 0 V V 0 0 0 0 V V V V | 1 T T T T T T T T T T T T T T T T T T T | りかいというりゃくりられてい |
|-----------------------|---------------------------------------|---------------------------------------|---------------------------------------|-----------------------------------------|-----------------------------------------|-----------------------------------------|----------------|
| כוב ומ במדרמסמ.       | wernaw.                               | 212                                   |                                       | A                                       |                                         |                                         |                |

para comparar bits. entradas comb. con dimite STIA DE COMPARADOR

2718 5 COHPARDOR 361

Y

0

0

Y



בי אנעי דסב INPLEHENTAR MUTIPLEKOR COM NO



| X <sub>3</sub> X <sub>2</sub> X <sub>1</sub> Y <sub>2</sub> Y <sub>1</sub> 0 0 0 0 0 0 1 1 0 0 1 0 1 2 0 1 0 0 0 3 0 1 1 0 0 0 9 1 0 0 0 5 1 0 1 1 1 6 1 1 1 1 0 |   | 2.             |    |    |   |     |   |    |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------|---|----------------|----|----|---|-----|---|----|
| 1 0 0 1 0 1<br>2 0 1 0 0 0<br>3 0 1 1 0 0<br>4 1 0 0 0 0<br>5 1 0 1 1 1<br>6 1 1 0 1 0                                                                           |   | X <sub>3</sub> | Xz | X. | 1 | У.  | 2 | Y, |
| 2 0 1 0 0 0<br>3 0 1 1 0 0<br>4 1 0 0 0 0<br>5 1 0 1 1 1<br>6 1 1 0 1 0                                                                                          | 0 | 0              | 0  | 0  |   | . 0 |   | 1  |
| 3 0 1 1 0 0<br>4 1 0 0 0 0<br>5 1 0 1 1 1<br>6 1 1 0 1 0                                                                                                         | l | 0              | 0  | 1  |   | 0   | 1 | 1  |
| 4     1     0     0     0     0       5     1     0     1     1     1       6     1     1     0     1     0                                                      | , | 0              | 1  | 0  | 1 | 0   | T | 0  |
| 5 1 0 1 1 1 6 1 1 0 1 0                                                                                                                                          | 3 | 0              | 1  | X  |   | 0   | T | 0  |
| 6 1 1 0 1 0                                                                                                                                                      | 1 | 1              | 0  | 0  |   | 0   |   | 0  |
| 6 1 1 0 1 0<br>7 1 1 1 1 0                                                                                                                                       |   | 1              | 0  | 1  | , | 1   |   | 1  |
| 7/1/1/1/0                                                                                                                                                        | 6 | Λ              | 1  | Q  |   | 1   | - | 5  |
|                                                                                                                                                                  | 7 | 1              | 1  | 1  | 1 |     | 0 | 7  |

$$X_{1} \quad X_{2} \quad X_{3} \quad Y_{2} \quad Y_{4}$$

$$A \begin{cases} 0 & 1 & X \\ 1 & 0 & 0 \end{cases} \rightarrow 0 \quad 0$$

$$B \quad 1 \quad 1 \quad X \longrightarrow 1 \quad 0$$

$$C \quad 0 \quad 0 \quad X \longrightarrow 0 \quad 1$$

$$D \quad 1 \quad 0 \quad 1 \longrightarrow 1 \quad 1$$

$$X_{1} \quad 0 \quad 0 \quad 0 \quad 0 \quad 0 \quad 0 \quad 0$$

$$Y_{1} \quad 0 \quad 1 \quad 0 \quad 0 \quad 0$$









V2.-9

Zm (2,3,5,6,9,10,13,14,16)



$$V2.-14$$

$$F(A_1B_1C) = (A \oplus \overline{B})(C + \overline{B}) \implies F = Em(0,1,7)$$



| VL. 61           |   |        |     |    |       |      |       |  |  |
|------------------|---|--------|-----|----|-------|------|-------|--|--|
|                  | I |        | B   | BA |       | 5 F1 | 1     |  |  |
| С<br>1<br>2<br>3 | 0 |        | ) 0 | 0  | 1     | 0    | 7     |  |  |
| 1                | 0 | 0      |     | 1  | 0     | 1    | 1     |  |  |
| Z                | 0 | 0      | 1   | 0  | Q     | 0    |       |  |  |
|                  | 0 | 0      | 1   | 1  | 1     | 1    | 7     |  |  |
| 4                | 0 | 1      | 0   | 0  | 0     | 0    | 1     |  |  |
| 5                | 0 | 1      | 0   | 1  | 1     | 1    |       |  |  |
| 5                | 0 | 1      | 1   | 0  | 1     | 0    |       |  |  |
| 7                | 0 | 1      | 1   | 1  | Q     | 1.   |       |  |  |
| 8                | 1 | 0      | 0   | 0  | 0     | 1    |       |  |  |
| 7                | 1 | 0      | 0   | 1  | 1 1 0 | 1    |       |  |  |
| 0                | 1 |        | 1   | 0  | 1     | 0    | Ĺ     |  |  |
| 1                | 1 | Q      | 1   | 1  |       | 0    |       |  |  |
| 12<br>'3         | 1 | 1<br>1 | 1   | 0  | 1     | 1    |       |  |  |
| ′3               | 1 | 1      | 0   | 1  | 0     | 1    | -<br> |  |  |
| 14               | 1 |        | 1   | 0  | 0     | 1    |       |  |  |
| 5                | 1 | 1      | 1   | 1  | 1     | 0    |       |  |  |
|                  |   |        |     |    |       |      |       |  |  |

For (D,C,B,A) = 
$$\sum m(1,3,5,7,8,9,12,13)$$



Usamos Karnaugh para 
$$F_1$$
:
$$F_1 = D\overline{B} + \overline{D}A$$

Pasamos a puertas NAND 
$$\overline{F_4}$$
  
 $\overline{F_4} = \overline{D\overline{B} + \overline{D}A} = \overline{D\overline{B} \cdot \overline{D}A}$ 





F=ABCD+ABCD+ABCD+ABCD+BD+ACB+ACD



So (B)