# Лабораторная работа 3 (дополнительное задание)

## 1. Цель

Познакомиться с архитектурой пайплайна SCR1. Доработать тестбенч для вывода информации об микроархитектурном состоянии и состоянии конвеера при выполении определенной команды.

### 2. Задание

- 1. В вашей копии репозитория scr1 (в форке) из лабораторной 2 необходимо добавить ветку lab3 scr1 pipe analys.
- 2. Запустить тест, в котором используется заданная по варианту команда.
- 3. В соответствии с вариантом исследовать выполнение заданной команды на пайплайне. Вывести на диаграмму следующие значения, а также дополнительно сигналы поясняющие работу пайплайна по вашему усмотрению.
  - clk тактовый импульс
  - curr\_pc текущее значение счетчика команд, соответствует стадии Execution
  - набор сигналов для Instruction Fetch:
    - imem req запрос от процессора в память инструкций
    - imem addr адрес запроса памяти инструкций
    - imem resp ответ памяти инструкций
    - imem rdata данные чтения памяти инструкций
- 4. Добавить несинтезируемый блок в верификационное окружение scr1. Верификационное окружение должно отслеживать выполнение определенной конструкции и в случае обнарежения конструкции в пайплайне выводить отладочную информацию. Отладочная инфомрация определяется в соответствии с вашим вариантом.

1

- 5. Добавить в папку report в вашей ветке scr1 скрин с wave формой на которой отражено выполнение вашей команды. Также добавить вывод вашего отладочного модуля.
- 6. Закоммитить и запушить изменения на github.

### 3. Варианты заданий

| Номер<br>варианта | ФИО                   | Исследуемая<br>команда | Отладочная<br>информация              |
|-------------------|-----------------------|------------------------|---------------------------------------|
| 1                 | Криворотова<br>Полина | addi                   | Вывести РС                            |
| 2                 | Стручинский Артем     | sub                    | Вывести регистры состояния            |
| 3                 | Смирнов<br>Александр  | add                    | Вывести значения<br>атрибутов команды |

#### 4. Пример выполнения

Пример выполнения доступен в https://github.com/v-crys/scr1/commit/f1a339468720f9924b482aa40b8fc52a628f7473 . Смотрите ветку lab3 scr1 pipe analys. Полезно посмотреть изменения по коммиту.

Задача: Проанализировать работу команды "and" в пайплайне процессора. Дорабоатть тестовое окружение таким образом, чтобы при выполнении команды "and" в терминал выводилось сообщение "detected command: and".

• Перейдем в проект из второй лабораторной и перейдем на новую ветку от ветки мастер.

```
cd <scr1_your_folder>
git stash --keep-index # убираем все незакомиченные изменения
git checkout master # переключаемся на ветку мастер
git checkout -b lab3_scr1_pipe_analys
```

• По аналогии с второй лабораторной убираем все тесты кроме одного, в котором тестируется ваша команда.

• Проверяем работоспособность теста. Прописываем путь до тулчейна и запускаем симуляцию с verilator для записи wave.

```
PATH=/home/vk/files/riscv-tools/riscv-gcc-10.2.0-gbbc9263-210318T1412/bin:$PATH
make clean
make run_verilator_wf TARGETS="riscv_isa" TRACE=1
```

 На wave форму добавляем все интересующие нас сигналы. Пример обработки команды:

```
2b0: 0020f1b3 and gp,ra,sp
```



 Добавляем верилог модуль, выполняющий детектирование необходимого события и вывод информации об этом событии. Пример такого блока:

end

endmodule

### 5. Дополнительная информация

## 5.1. Настройка симуляции SCR1 для Verilator

Задание выполнять на своей личной рабочей машине с Unix-подобной системой (в т.ч. это может быть виртуальная машина). На рабочей машине необходимо установить следующее программное обеспечение:

- GNU make версии 4.0 или выше https://www.gnu.org/software/make/
- Открытый симулятор Verilator версии 4.0 или выше <a href="https://www.veripool.org/wiki/verilator">https://www.veripool.org/wiki/verilator</a> (Необходимо собрать из исходников самый последний, apt install не использовать)
- RISC-V GNU toolchain https://syntacore.com/page/products/sw-tools
- Клонировать ваш рабочий репозиторий SCR1 на рабочую машину
- Ознакомиться с описанием ./README.md раздел «Simulation quick start guide», выполнить описанную в нем настройку окружения и запуск симуляции для Verilator:
  - настроить пути для RISC-V toolchain
  - настроить пути для Verilator
  - клонировать RISC-V ISA, RISC-V Compliance и Coremark тесты и настроить переменные среды,
  - запустить симуляцию для Verilator и убедиться, что тесты успешно проходят.
  - Между перезапусками рекомендуется делать очистку директории build, используя команду make clean
- Добавим вывод сообщения по обработке события

# 5.2. Документация на SCR1

 SCR1 User Manual https://github.com/syntacore/scr1/blob/master/docs/ scr1\_um.pdf  SCR1 External Architecture Specification https://github.com/syntacore/scr1/ blob/master/docs/scr1 eas.pdf

#### 5.3. Git

Полная документация по работе с Git на русском языке https://git-scm.com/book/ru/v2

Пример работы с гитом (создание репо и загрузка его на сервер):

```
sudo apt-get install git
git config --global user.name "FIRST_NAME LAST_NAME"
git config --global user.email "EMAIL"

cd work_dir
git init
git add .
git commit -am "my first commit"
git remote add origin http....link for repo>
git push origin master
```

#### 5.4. RISC-v

Спецификация The RISC-V Instruction Set Manual (Unprivileged), доступную по ссылке: https://github.com/riscv/riscv-isa-manual/releases/download/Ratified-IMAFDQC/riscv-spec-20191213.pdf

Руководство по ассемблеру RISC-V Assembly Programmer's Manual находится по ссылке: https://github.com/riscv/riscv-asm-manual/blob/master/riscv-asm.md