# 44 Сеть контроллеров FD (FDCAN)

# 44.1 Введение

Подсистема сети контроллеров (CAN) (см. рисунок 663) состоит из одного модуля CAN, общей памяти сообщений и блока конфигурации. Базовый адрес каждой из этих частей см. в карте памяти.

Модули (FDCAN) соответствуют стандарту ISO 11898-1: 2015 (спецификация протокола CAN версии 2.0 части A, B) и спецификации протокола CAN FD версии 1.0.

ОЗУ сообщений объемом 0,8 Кбайт на экземпляр FDCAN реализует фильтры, приемные FIFO, передающие FIFO-события и передающие FIFO-буферы.

Сигналы и контакты ввода-вывода подсистемы CAN подробно описаны в таблице 402 и на рисунке 663 соответственно.

Таблица 402. Сигналы ввода-вывода подсистемы CAN

| РМИ            | Тип                 | Описание                                                                                                   |
|----------------|---------------------|------------------------------------------------------------------------------------------------------------|
| fdcan_ker_ck   |                     | Вход тактового сигнала ядра подсистемы САN                                                                 |
| fdcan_pclk     | Цифровой вход       | Вход синхронизации интерфейса АРВ подсистемы CAN                                                           |
| fdcan_intr0_it |                     | Прерывание FDCAN0                                                                                          |
| fdcan_intr1_it | Цифровой выход      | Прерывание FDCAN1                                                                                          |
| fdcan_ts[0:15] | -                   | Внешний вектор временной метки                                                                             |
| FDCAN_RX       | Цифровой вход       | Приемный штифт FDCAN                                                                                       |
| FDCAN_TX       | Цифровой выход      | Контакт передачи FDCAN                                                                                     |
| Интерфейс АПБ  | Цифровой вход/выход | Одно приложение с несколькими панелями управления для настройки, управления и доступа к оперативной памяти |



Рисунок 663. Подсистема CAN



### 44.2 Основные характеристики FDCAN

• Соответствует протоколу CAN версии 2.0 части A, B и ISO 11898-1: 2015 • CAN FD с поддержкой максимум 64 байтов данных • Регистрация ошибок CAN • Поддержка

AUTOSAR и J1939 •

Улучшенная фильтрация приема • Два FIFO

приема по три полезных нагрузки каждый

(до 64 байт на полезную нагрузку) • Отдельная сигнализация при приеме сообщений с высоким приоритетом • Настраиваемая FIFO передачи/очередь из трех полезных

- нагрузок (до 64 байт на полезную нагрузку) FIFO событий передачи
- связи Маскируемые прерывания модуля

• Программируемый режим тестирования обратной

- Два домена синхронизации: интерфейс шины APB и тактовая частота ядра ядра CAN
- Поддержка выключения питания



# 44.3 Описание функций FDCAN

Рисунок 664. Блок-схема FDCAN



Двойные линии прерывания

Периферийное устройство FDCAN обеспечивает две линии прерывания: fdcan\_intr0\_it и fdcan\_intr1\_it.

Путем программирования битов EINT0 и EINT1 регистра FDCAN\_ILE линии прерываний можно независимо включать и отключать.

#### CAN-ядро

Ядро CAN содержит контроллер протокола и регистры сдвига приема/передачи. Он обрабатывает все функции протокола ISO 11898-1: 2015 и поддерживает как 11-битные, так и 29-битные идентификаторы.

Синкронизироват

Этот блок синхронизирует сигналы из домена синхронизации APB с доменом синхронизации ядра CAN и наоборот.

#### обработчик Тх

Обработчик Тх управляет передачей сообщений из ОЗУ сообщений в ядро САN. Для передачи доступно максимум три буфера Тх. Буфер Тх может использоваться как Тх FIFO или как очередь Тх. Событие Тх FIFO хранит временные метки Тх вместе с соответствующим идентификатором сообщения. Также поддерживается отмена передачи.

#### Обработчик рецептов

Обработчик Rx управляет передачей полученных сообщений из ядра CAN во внешнюю оперативную память сообщений. Обработчик Rx поддерживает два FIFO приема для хранения всех сообщений, прошедших фильтрацию приема. Метка времени Rx сохраняется вместе с каждым сообщением. Для 11- битных идентификаторов можно определить до 28 фильтров; для 29-битных идентификаторов — до восьми фильтров.

#### Интерфейс АПБ

Интерфейс APB подключает FDCAN к шине APB для конфигурационных регистров, конфигурации контроллера и доступа к O3У.

#### Интерфейс ОЗУ сообщений

Интерфейс ОЗУ сообщений подключает доступ FDCAN к внешнему ОЗУ сообщений объемом 1 Кбайт через контроллер/арбитр ОЗУ.

### 44.3.1

Логика синхронизации битов контролирует последовательную шину и выполняет выборку и настройку точки выборки путем синхронизации по фронту начального бита и повторной синхронизации по следующим фронтам.

Как показано на рисунке 665, его работу можно объяснить, просто разделив время передачи бита на три сегмента следующим образом:

- Сегмент синхронизации (SYNC\_SEG): ожидается, что изменение бита произойдет в течение этого временного сегмента, имеющего фиксированную длину в один временной квант (1 × tq).
- Сегмент бита 1 (BS1): определяет местоположение точки выборки. Он включает в себя PROP\_SEG и PHASE\_SEG1 стандарта CAN. Его длительность программируется от 1 до 16 временных квантов, но может быть автоматически увеличена для компенсации положительных фазовых дрейфов из-за различий в частоте различных узлов сети.
- Битовый сегмент 2 (BS2): определяет местоположение точки передачи. Он представляет
   PHASE\_SEG2 стандарта CAN, его длительность программируется от одного до восьми квантов времени,
   но также может быть автоматически сокращена для компенсации отрицательных фазовых дрейфов.



#### Рисунок 665. Битовая синхронизация



Скорость передачи данных является обратной величиной времени передачи бита (скорость передачи данных = 1 / время передачи бита), которое, в свою очередь, является суммой трех компонентов (см. рисунок 665):

```
время бита = tSyncSeg + tBS1 + tBS2
Где:

Для номинального времени бита

tq = (NBRP[8:0] + 1) × tfdcan_tq_clk

tSyncSeg = 1 × tq

tBS1 = tq × (NTSEG1[7:0] + 1)

tBS2 = tq × (NTSEG2[6:0] + 1)

Где битовые поля NBRP[8:0], NTSEG1[7:0] и NTSEG2[6:0] принадлежат регистру FDCAN_NBTP.

Для времени передачи бита данных

tq = (DBRP[4:0] + 1) × tfdcan_tq_clk

tSyncSeg = 1 × tq

tBS1 = tq × (DTSEG1[4:0] + 1)

tBS2 = tq × (DTSEG2[3:0] + 1)
```

Ширина скачка (ре)синхронизации (SJW) определяет верхнюю границу для величины удлинения или укорочения сегментов бита. Она программируется между одним и четырьмя квантами времени.

Где DBRP[4:0], DTSEG1[4:0] и DTSEG2[3:0] принадлежат регистру FDCAN\_DBTP.

Действительный фронт определяется как первый переход за время передачи бита с доминантного на рецессивный уровень шины, при условии, что сам контроллер не отправляет рецессивный бит.

Если действительный фронт обнаружен в BS1 вместо SYNC\_SEG, BS1 расширяется до SJW, так что точка выборки задерживается.

И наоборот, если действительный фронт обнаружен в BS2 вместо SYNC\_SEG, BS2 укорачивается на величину до SJW, так что точка передачи перемещается раньше.

В качестве защиты от ошибок программирования конфигурация регистра битовой синхронизации возможна только тогда, когда устройство находится в режиме ожидания. Регистры FDCAN\_DBTP и FDCAN\_NBTP (предназначенные, соответственно, для данных и номинальной битовой синхронизации) доступны только тогда, когда установлены ССЕ и INIT регистра FDCA\_CCCR.

Примечание:

Подробное описание механизма синхронизации и повторной синхронизации битов CAN см. в стандарте ISO 11898-1.



### 44.3.2 Режимы работы

#### Конфигурация

Доступ к версии IP, оборудованию и конфигурации делителя входного тактового сигнала. Когда делитель тактового сигнала установлен на 0, первичный входной тактовый сигнал используется как есть.

Инициализация программного обеспечения

Программная инициализация запускается установкой бита INIT регистра FDCAN\_CCCR программным путем, аппаратным сбросом или переходом в состояние отключения шины. Пока установлен бит INIT, передача сообщений из шины CAN и в нее останавливается, а состояние выхода шины CAN FDCAN\_TX является рецессивным (высоким). Счетчики EML (логика управления ошибками) не изменяются. Установка бита INIT не изменяет ни один регистр конфигурации. Очистка бита INIT FDCAN\_CCCR завершает программную инициализацию. После этого процессор потока битов (BSP) синхронизируется с передачей данных по шине CAN, ожидая появления последовательности из 11 последовательных рецессивных битов (bus-idle), прежде чем он сможет принять участие в работе шины и начать передачу сообщений.

Доступ к регистрам конфигурации FDCAN возможен только в том случае, если установлены бит INIT и бит ССЕ регистра FDCAN\_CCCR.

Бит CCE регистра FDCAN\_CCCR может быть установлен/очищен только при установленном бите INIT FDCAN CCCR. Бит CCE автоматически очищается при очистке бита INIT.

Следующие регистры сбрасываются при установке бита ССЕ регистра FDCAN\_CCCR:

- FDCAN\_HPMS: статус сообщения с высоким приоритетом
- FDCAN RXF0S: CTATVC Rx FIFO 0
- FDCAN\_RXF1S: craryc Rx FIFO 1
- FDCAN\_TXFQS: состояние очереди/FIFO передачи
- FDCAN\_TXBRP: ожидание запроса буфера передачи
- FDCAN\_TXBTO: произошла передача буфера Тх
- FDCAN\_TXBCF: завершение отмены буфера передачи
- FDCAN\_TXEFS: статус FIFO события Тх

Значение счетчика тайм-аута (бит TOC[15:0] регистра FDCAN\_TOCV) предварительно устанавливается на значение, настроенное с помощью TOP[15:0] регистра FDCAN\_TOCC, когда установлен бит CCE регистра FDCAN\_CCCR.

Кроме того, конечные автоматы обработчика Тх и обработчика Rx находятся в состоянии ожидания, пока установлен бит ССЕ.

Следующие регистры могут быть записаны только при очищенном бите ССЕ:

- FDCAN\_TXBAR: запрос на добавление буфера передачи
- FDCAN\_TXBCR: запрос отмены буфера передачи

Биты TEST и MON регистра FDCAN\_CCCR могут быть установлены только программным обеспечением, пока установлены биты INIT и CCE регистра FDCAN\_CCCR. Оба бита могут быть сброшены в любое время. Бит DAR регистра FDCAN\_CCCR может быть установлен/сброшен только тогда, когда установлены биты INIT и CCE.



#### Нормальная работа

Режим работы FDCAN по умолчанию после аппаратного сброса — событийно-управляемая CAN-связь. Режим работы TT не поддерживается.

После инициализации FDCAN и очистки бита INIT регистра FDCAN\_CCCR FDCAN синхронизируется с шиной CAN и готов к связи.

После прохождения фильтрации приема полученные сообщения, включая идентификатор сообщения и DLC, сохраняются в Rx FIFO 0 или Rx FIFO 1.

Для передачи сообщений можно инициализировать или обновить Tx FIFO или очередь Tx. Автоматическая передача при приеме удаленных кадров не поддерживается.

#### Операция CAN FD

Протокол FDCAN имеет два варианта:

- Режим длинного кадра (LFM), в котором поле данных кадра CAN может быть длиннее восьми байты
- Режим быстрого кадра (FFM), где поле управления, поле данных и поле CRC CAN кадры передаются с более высокой скоростью передачи данных по сравнению с началом и концом кадра

Режим быстрого кадра можно использовать в сочетании с режимом длинного кадра.

Ранее зарезервированный бит в кадрах CAN с 11-битными идентификаторами и первый ранее зарезервированный бит в кадрах CAN с 29-битными идентификаторами декодируются как бит FDF: рецессивный FDF обозначает классический кадр CAN.

В кадре CAN FD два бита, следующие за FDF (res и BRS), определяют, переключается ли скорость передачи данных внутри этого кадра CAN FD. Переключение скорости передачи данных CAN FD обозначается доминантным res и рецессивным BRS. Кодирование res рецессивного зарезервировано для будущего расширения протокола. В случае, если FDCAN получает кадр с рецессивным FDF и рецессивным res, он сигнализирует о событии исключения протокола, устанавливая бит PXE регистра FDCAN\_PSR. Когда обработка исключений протокола включена (PXHD = 0 в FDCAN\_CCCR), это приводит к изменению состояния операции с приемника (ACT[1:0] = 10 в FDCAN\_PSR) на интегрирование (ACT[1:0] = 00 в FDCAN\_PSR) в следующей точке выборки. Если обработка исключений протокола отключена (PXHD = 1 в FDCAN\_CCCR), FDCAN обрабатывает рецессивный бит res как ошибку формы и отвечает кадром ошибки.

Работа CAN FD включается путем программирования бита FDOE регистра FDCAN\_CCCR. В случае, если FDOE = 1, разрешены передача и прием кадров CAN FD.

Передача и прием классических кадров САN всегда возможны. Передача кадра САN FD или классического кадра САN может быть настроена с помощью бита FDF в соответствующем элементе буфера Тх. При FDOE = 0 полученные кадры интерпретируются как классические кадры САN, что приводит к передаче кадра ошибки при приеме кадра САN FD. Когда работа САN FD отключена, кадры САN FD не передаются, даже если установлен бит FDF элемента буфера Тх. Биты FDOE и BRSE регистра FDCAN\_CCCR могут быть изменены только при установленных битах INIT и ССЕ.

При FDOE = 0 установка битов FDF и BRS инторируется, и кадры передаются в классическом формате CAN. При FDOE = 1 и BRSE = 0 оценивается только бит FDF элемента буфера Тх. При FDOE = 1 и BRSE = 1 включается передача кадров CAN FD с переключением скорости передачи данных. Все элементы буфера Тх с установленными битами FDF и BRS передаются в формате CAN FD с переключением скорости передачи данных.



Изменение режима во время работы CAN рекомендуется только при следующих условиях:

- Частота отказов в фазе данных CAN FD значительно выше, чем в фазе арбитража CAN FD. В этом случае отключите опцию переключения скорости передачи данных CAN FD для передач.
- Во время запуска системы все узлы передают классические CAN-сообщения, пока не будет проверено, что они могут общаться в формате CAN FD. Если это так, все узлы переключаются на работу в формате CAN FD.
- Сообщения о пробуждении в частичной сети CAN должны передаваться в классической сети CAN формат.
- Программирование в конце строки в случае, если не все узлы поддерживают CAN FD. Узлы, не поддерживающие CAN FD, остаются в режиме молчания до завершения программирования. Затем все узлы переключаются обратно на классическую CAN-коммуникацию.

В формате FDCAN кодировка DLC отличается от кодировки стандартного формата CAN.

Коды DLC от 0 до 8 имеют ту же кодировку, что и в стандартной CAN, коды от 9 до 15 (которые в стандартной CAN все кодируют поле данных из 8 байт) кодируются в соответствии с таблицей 403.

Таблица 403. Кодирование DLC в FDCAN

| DLC                      | 9  | 10 | 11 | 12 | 13 | 14 | 15 |
|--------------------------|----|----|----|----|----|----|----|
| Количество байтов данных | 12 | 16 | 20 | 24 | 32 | 48 | 64 |

В быстрых кадрах CAN FD битовая синхронизация переключается внутри кадра после бита BRS (переключаетель скорости передачи битов), если этот бит рецессивный. Перед битом BRS в фазе арбитража FDCAN используется стандартная битовая синхронизация CAN, как определено регистром FDCAN\_DBTP. В следующей фазе данных FDCAN используется быстрая битовая синхронизация CAN, как определено регистром FDCAN\_DBTP. Битовая синхронизация CAN, как определено регистром FDCAN\_DBTP. Битовая синхронизация переключается обратно с быстрой синхронизации на разделителе CRC или при обнаружении ошибки, в зависимости от того, что произойдет раньше.

Максимальная настраиваемая скорость передачи битов в фазе данных CAN FD зависит от тактовой частоты ядра FDCAN. Например, при тактовой частоте ядра FDCAN 20 МГц и самом коротком настраиваемом времени передачи битов в четыре кванта времени (tq) скорость передачи битов в фазе данных составляет 5 Мбит/с.

В обоих форматах кадров данных (длинные кадры CAN FD и быстрые кадры CAN FD) значение бита ESI (индикатор состояния ошибки) определяется состоянием ошибки передатчика в начале передачи. Если передатчик пассивен по ошибке, ESI передается рецессивно, в противном случае он передается доминантно. В удаленных кадрах CAN FD бит ESI всегда передается доминантно, независимо от состояния ошибки передатчика. Код длины данных удаленных кадров CAN FD передается как 0.

В случае, если буфер FDCAN Тх настроен для передачи FDCAN с DLC > 8, первые восемь байт передаются в соответствии с настройкой в буфере Тх, а оставшаяся часть поля данных дополняется 0xCC. Когда FDCAN получает кадр FDCAN с DLC > 8, первые восемь байт этого кадра сохраняются в соответствующем Rx FIFO. Остальные байты отбласываются

#### Компенсация задержки приемопередатчика

Во время фазы данных передачи FDCAN только один узел передает, все остальные являются приемниками. Длина линии шины не имеет значения. При передаче через контакт FDCAN\_TX контроллер протокола получает переданные данные от своего локального трансивера CAN через контакт FDCAN\_RX. Полученные данные задерживаются петлей трансивера CAN





задержка. Если эта задержка больше TSEG1 (сегмент времени до точки выборки), и обнаружена ошибка бита. Без компенсации задержки трансивера скорость передачи битов в фазе данных кадра FDCAN ограничена задержкой цикла трансивера.

В FDCAN реализован механизм компенсации задержки для компенсации задержки в контуре трансивера CAN, что позволяет осуществлять передачу данных с более высокой скоростью передачи данных во время фазы передачи данных FDCAN независимо от задержки конкретного трансивера CAN.

Для проверки битовых ошибок во время фазы данных передающих узлов задержанные передаваемые данные сравниваются с полученными данными во вторичной точке выборки (SSP). Если обнаружена битовая ошибка, передатчик реагирует на эту битовую ошибку в следующей регулярной точке выборки. Во время фазы арбитража компенсация задержки всегда отключена.

Компенсация задержки передатчика позволяет создавать конфигурации, в которых время бита данных короче задержки передатчика. Это включается установкой бита TDC регистра FDCAN\_DBTP и подробно описано в спецификации ISO11898-1.

Полученный бит сравнивается с переданным битом в SSP. Позиция SSP определяется как сумма измеренной задержки от выходного контакта передачи FDCAN\_TX через трансивер до входного контакта приема FDCAN\_RX плюс коещение компенсации задержки передатчика, настроенное TDCO[6:0] FDCAN\_TDCR. Смещение компенсации задержки передатчика используется для регулировки позиции SSP внутри полученного бита (например, половина времени бита в фазе данных). Позиция вторичной точки выборки округляется до следующего целого числа mtq (минимальный квант времени, один период тактового сигнала fdcan\_tq\_ck).

Поле битов TDCV[6:0] регистра FDCAN\_PSR показывает фактическое значение компенсации задержки передатчика. TDCV[6:0] очищается, когда в FDCAN\_CCCR устанавливается INIT. Он обновляется при каждой передаче кадра FD, пока установлен бит TDC регистра FDCAN\_DBTP.

Для компенсации задержки передатчика, реализованной в FDCAN, необходимо учитывать следующие граничные условия:

- Сумма измеренной задержки от FDCAN\_Тх до FDCAN\_Rх и настроенной
   Смещение компенсации задержки передатчика TDCO[6:0] должно быть меньше 6-битного времени в фазе данных.
- Сумма измеренной задержки от FDCAN\_TX до FDCAN\_RX и настроенного смещения компенсации задержки передатчика TDCO[6:0] должна быть меньше или равна 127 × mtq. Если сумма превышает это значение, для компенсации задержки передатчика используется максимальное значение (127 × mtq).
- Фаза данных заканчивается в точке выборки разделителя CRC, который прекращает проверку полученные биты в SSP.

Если компенсация задержки передатчика включена путем установки бита TDC FDCAN\_DBTP; измерение начинается в каждом переданном кадре CAN FD на заднем фронте бита FDF в бит res. Измерение останавливается, когда этот фронт виден на входном контакте приема FDCAN\_TX передатчика. Разрешение этого измерения составляет один mtq.



Сеть контроллеров FD (FDCAN) RM0440



Рисунок 666. Измерение задержки приемопередатчика

Чтобы избежать того, что доминирующий сбой внутри полученного бита FDF завершит измерение компенсации задержки до заднего фронта полученного бита res (что приведет к слишком ранней позиции SSP), можно включить использование окна фильтра компенсации задержки передатчика, запрограммировав битовое поле TDCF[6:0] регистра FDCAN\_TDCR. Это определяет минимальное значение для позиции SSP, доминирующие фронты на FDCAN\_RX, которые привели бы к более ранней позиции SSP, игнорируются для измерения задержки передатчика. Измерение останавливается, когда позиция SSP составляет по крайней мере TDCF[6:0] и FDCAN\_RX назкий

### Ограниченный режим работы

В ограниченном режиме работы узел может получать данные и удаленные кадры, а также давать подтверждение действительным кадрам, но он не отправляет кадры данных, удаленные кадры, активные кадры ошибок или кадры перегрузки. В случае возникновения ошибки или перегрузки он не отправляет доминирующие биты. Вместо этого он ждет возникновения состояния простоя шины, чтобы повторно синхронизировать себя с коммуникацией САN. Счетчики ошибок (REC[6:0] и TEC[7:0] в FDCAN\_ECR) заморожены, пока активна регистрация ошибок (CEL[7:0]). Программное обеспечение может перевести FDCAN в ограниченный режим работы, установив бит АSM в FDCAN\_CCCR. Бит может быть установлен программным обеспечением только в том случае, если в FDCAN\_CCCR установлены биты ССЕ и INIT. Бит может быть очищен программным обеспечением в любое время.

Ограниченный режим работы автоматически вводится, когда обработчик Тх не может вовремя прочитать данные из ОЗУ сообщений. Чтобы выйти из ограниченного режима работы, программное обеспечение должно очистить бит ASM FDCAN

Режим ограниченной работы может использоваться в приложениях, которые адаптируются к разным скоростям передачи данных CAN. В этом случае приложение тестирует разные скорости передачи данных и выходит из режима ограниченной работы после получения действительного кадра.

Режим ограниченной работы нельзя сочетать с режимом обратной связи (внутренней или внешней).

1960/2138 RM0440 Версия 8



#### Режим мониторинга автобуса

FDCAN устанавливается в режим мониторинга шины путем установки бита MON регистра FDCAN\_CCCR. В режиме мониторинга шины (более подробную информацию см. в ISO11898-1, 10.12 мониторинг шины) FDCAN может получать допустимые кадры данных и допустимые удаленные кадры, но не может начать передачу. В этом режиме он отправляет только рецессивные биты по шине CAN. Если FDCAN требуется отправить доминантный бит (бит АСК, флаг перегрузки, флаг активной ошибки), бит перенаправляется внутренне, так что FDCAN может его контролировать, даже если шина CAN остается в рецессивном состоянии. В режиме мониторинга шины регистр FDCAN\_TXBRP удерживается в состоянии сброса.

Режим мониторинга шины может использоваться для анализа трафика на шине САN, не влияя на него передачей доминантных битов. На рисунке 667 показано подключение сигналов FDCAN ТХ и FDCAN RX к FDCAN в режиме мониторинга шины.



Рисунок 667. Управление выводами в режиме мониторинга шины

Отключен режим автоматической ретрансляции (DAR)

Согласно спецификации CAN (см. ISO11898-1, 6.3.3 Recovery Management), FDCAN предоставляет средства для автоматической повторной передачи кадров, потерявших арбитраж или нарушенных ошибками во время передачи. По умолчанию автоматическая повторная передача включена. Режим DAR можно отключить через бит DAR регистра FDCAN CCCR.

### Передача кадров в режиме DAR

В режиме DAR все передачи автоматически отменяются после их запуска на шине CAN. Бит ожидания запроса Тх буфера Тх (TRPx в FDCAN\_TXBRP) сбрасывается после успешной передачи, когда передача еще не была начата в точке отмены, когда она была прервана из-за потери арбитража или когда произошла ошибка во время передачи кадра.

### • Успешная передача

Соответствующий бит ТОх, о котором идет речь при передаче буфера Тх, устанавливается в регистре FDCAN TXBTO.

Соответствующий бит завершения отмены буфера Тх СFх очищается в регистре FDCAN\_TXBCF.



• Успешная передача, несмотря на отмену

Соответствующий бит ТОх, о котором идет речь при передаче буфера Тх, устанавливается в регистре FDCAN TXBTO.

Соответствующий бит завершения отмены буфера Тх CFх устанавливается в регистре FDCAN TXBCF.

• Потеря арбитража или нарушение передачи кадра

Соответствующий бит TOx, свидетельствующий о том, что произошла передача буфера Tx, очищается в регистре FDCAN TXBTO.

Соответствующий бит завершения отмены буфера Тх CFх устанавливается в регистре FDCAN TXBCF

В случае успешной передачи кадра и если включено сохранение событий Тх, записывается элемент FIFO события Тх с типом события ET = 10 (передача несмотря на отмену).

Выключение питания (спящий режим)

Вход при отключении питания

FDCAN может быть переведен в режим пониженного энергопотребления, управляемый установкой бита CSR регистра FDCAN\_CCCR. Пока активен запрос остановки часов, CSR считывается как 1.

Когда все ожидающие запросы на передачу завершены, FDCAN ждет, пока не будет обнаружено состояние шиныidle. Затем FDCAN устанавливает бит INIT регистра FDCAN\_CCCR, чтобы предотвратить дальнейшие передачи CAN. Теперь FDCAN подтверждает, что он готов к отключению питания, устанавливая бит CSA регистра FDCAN\_CCCR. В этом состоянии, до выключения часов, можно выполнять дальнейшие доступы к регистрам. Доступ к записи бита INIT не имеет никакого эффекта. Теперь входы часов модуля можно отключить.

Выход из режима пониженного энергопотребления

Чтобы выйти из режима выключения питания, приложение должно включить часы модуля перед очисткой бита CSR. FDCAN подтверждает это, очищая бит CSA. После этого приложение может перезапустить коммуникацию CAN, очистив бит INIT.

Тестовые режимы

Чтобы разрешить запись в тестовый регистр FDCAN (FDCAN\_TEST), необходимо установить бит TEST регистра FDCAN\_CCCR, что позволит настроить режимы и функции тестирования.

Для пина передачи CAN FDCAN\_TX доступны четыре функции вывода путем программирования битового поля ТХ[1:0] регистра FDCAN\_TEST. В дополнение к своей функции по умолчанию (вывод последовательных данных) он может управлять сигналом точки выборки CAN для контроля синхронизации бита FDCAN, а также управлять постоянными доминантными или рецессивными значениями. Фактическое значение на пине FDCAN\_RX можно считать из бита RX FDCAN\_TEST. Обе функции можно использовать для проверки физического уровня шины CAN.

Из-за механизма синхронизации между часами ядра САN и доменом часов APB может возникнуть задержка в несколько периодов часов APB между записью в TX[1:0] до тех пор, пока новая конфигурация не станет видна на выходном контакте FDCAN\_TX. Это также применимо при чтении входного контакта FDCAN\_TX через RX.

Примечани

Тестовые режимы должны использоваться только для производственных тестов или самотестирования.

Программное управление для вывода FDCAN\_TX мешает всем функциям протокола CAN. Не рекомендуется использовать тестовые режимы для приложений.

1962/2138 RM0440 Версия 8



### Режим внешнего шлейфа

FDCAN можно настроить в режиме внешнего шлейфа, установив бит LBCK регистра FDCAN\_TEST.

В режиме шлейфа FDCAN обрабатывает собственные переданные сообщения как принятые и сохраняет их (если они проходят фильтрацию приема) в Rx FIFO. На рисунке 668 показано подключение сигналов передачи и приема FDCAN ТХ и FDCAN RX к FDCAN в режиме внешнего шлейфа.

Этот режим предусмотрен для аппаратного самотестирования. Чтобы быть независимым от внешней стимуляции, FDCAN игнорирует ошибки подтверждения (рецессивный бит, выбранный в слоте подтверждения кадра данных/удалённого устройства) в режиме обратной связи. В этом режиме FDCAN выполняет внутреннюю обратную связь со своего передающего выхода на свой приёмный вход. Фактическое значение входного контакта FDCAN\_RX игнорируется FDCAN. Переданные сообщения можно отслеживать на передающем контакте FDCAN\_TX.

#### Режим внутреннего закольновывания

Режим внутреннего шлейфа включается установкой бита LBCK FDCAN\_TEST и бита MON FDCAN\_CCR. Этот режим можно использовать для горячего самотестирования, то есть FDCAN можно тестировать, не влияя на работающую систему CAN, подключенную к контактам FDCAN\_TX и FDCAN\_RX. В этом режиме контакт FDCAN\_RX отключается от FDCAN, а контакт FDCAN\_TX удерживается рецессивным. На рисунке 668 показано подключение контактов FDCAN\_TX и FDCAN\_RX к FDCAN в случае режима внутреннего шлейфа.



### Генерация временной метки

Для генерации временных меток FDCAN предоставляет 16-битный циклический счетчик. Предделитель (TCP[3:0] из FDCAN\_TSCC) может быть настроен на тактирование счетчика в кратных битовых временах CAN (от 1 до 16). Счетчик считывается через битовое поле TCV[15:0] регистра FDCAN\_TSCV. Доступ для записи к TSCV15:0] сбрасывает счетчик в 0. Когда счетчик временных меток циклически циклически завершается, устанавливается флаг прерывания (бит TSW из FDCAN\_LSR).

В начале приема/передачи кадра значение счетчика захватывается и сохраняется в разделе временных меток элемента Rx FIFO (RXTS[15:0]) или Tx event FIFO (TXTS[15:0]).



Программируя TSS[1:0] FDCAN\_TSCC, можно использовать 16-битную временную метку.

Поведение в режиме отладки

В режиме отладки функция установки/сброса при чтении автоматически отключается во время доступа к регистру отладчика и включается во время нормальной работы микроконтроллера.

Счетчик времени ожидания

Для сигнализации условий тайм-аута для Rx FIFO 0, Rx FIFO 1 и Tx event FIFO FDCAN предоставляет 16-битный счетчик тайм-аута. Он работает как счетчик обратного отсчета и использует тот же предделитель, управляемый TCP[3:0] FDCAN\_TSCC, что и счетчик временных меток. Счетчик тайм-аута настраивается через регистр FDCAN\_TOCC. Фактическое значение счетчика можно прочитать из битового поля TOC[15:0] FDCAN\_TOCV. Счетчик тайм-аута может быть запущен только при очищенном бите INIT FDCAN\_CCCR. Он останавливается, когда установлен INIT, например, когда FDCAN переходит в состояние отключения шины.

Режим работы выбирается TOS[1:0] FDCAN\_TOCC. При работе в непрерывном режиме счетчик запускается при очистке INIT. Запись в FDCAN\_TOCV устанавливает счетчик на значение, настроенное TOP[15:0] в FDCAN\_TOCC, и продолжает обратный счет.

Когда счетчик тайм-аута управляется одним из FIFO, пустой FIFO устанавливает счетчик на значение, настроенное TOP[15:0]. Обратный счет начинается, когда сохраняется первый элемент FIFO. Запись в FDCAN\_TOCV не имеет никакого эффекта.

Когда счетчик достигает 0, в регистре FDCAN\_IR устанавливается флаг прерывания TOO. В непрерывном режиме счетчик немедленно перезапускается с TOP[15:0].

Примечани

Тактовый сигнал для счетчика тайм-аута выводится из сигнала точки выборки ядра CAN.

Таким образом, момент времени, когда счетчик тайм-аута уменьшается, может меняться из-за механизма синхронизации/ресинхронизации ядра CAN. Если используется функция переключения скорости передачи в FDCAN, счетчик тайм-аута тактируется по-разному в полях арбитража и данных.



### 44.3.3 ОЗУ сообщений

ОЗУ сообщений имеет ширину 32 бита, а модуль FDCAN настроен на размещение в нем до 212 слов. Нет необходимости настраивать каждую из секций, показанных на рисунке 669.

ФЛССА ПОХОООО 11-битный фильто 28 элементов / 28 слов ФЛЕСА 0х0070 29-битный фильтр 8 элементов / 16 слов 0x00B0 Прием FIFO 0 3 элемента / 54 слова 0x0188 Прием FIFO 1 3 элемента / 54 слова 0x0260 Тх событие FIFO Залемента / 6 слов ТБСА буферы передачи 3 элемента / 54 слова 32 бита MS47278V5

Рисунок 669. Конфигурация ОЗУ сообщений

Когда FDCAN обращается к ОЗУ сообщений, он адресует 32-битные слова (выровненные), а не один байт. Адреса ОЗУ представляют собой 32-битные слова, то есть оцениваются только биты с 15 по 2, два младших бита игнорируются.

В случае нескольких экземпляров начальный адрес ОЗУ для FDCANn вычисляется как конечный адрес + 4 от FDCANn - 1, а конечный адрес FDCANn вычисляется как начальный адрес FDCANn + 0x0350 - 4.

В качестве примера приведем два случая:

• FDCAN1:

Начальный адрес 0х0000

Конечный адрес 0х034С (как на рисунке 669)

• FDCAN2:

Начальный адрес = 0x034C (конечный адрес FDCAN1) + 4 = 0x0350

Конечный адрес = 0x0350 (начальный адрес FDCAN2) + 0x0350 - 4 = 0x069C.

Обработка рецептов

Обработчик Rx управляет фильтрацией приема, передачей полученных сообщений в один из двух Rx FIFO, а также индексами приема и получения Rx FIFO.

### Фильтр принятия

FDCAN предлагает возможность настроить два набора фильтров приема, один для стандартных идентификаторов и другой для расширенных идентификаторов. Эти фильтры могут быть назначены Rx FIFO 0 или Rx FIFO 1. Для фильтрации приема каждый список фильтров выполняется от элемента № 0 до первого совпадающего элемента. Фильтрация приема останавливается на первом совпадающем элементе, и следующие элементы фильтра не оцениваются для этого сообщения.



Основные особенности:

• Каждый фильтрующий элемент может быть сконфигурирован как

Фильтр диапазона (от - до)

Фильто по одному или двум выделенным идентификаторам

Классический фильтр битовой маски

- Каждый фильтрующий элемент можно настроить на прием или отклонение фильтрации.
- Каждый элемент фильтра можно включить/отключить индивидуально.
- Фильтры проверяются последовательно, выполнение останавливается на первом совпадающем элементе фильтра.

Сопутствующие регистры конфигурации:

- Глобальная конфигурация фильтра (RXGFC)
- Расширенный идентификатор и маска (XIDAM)

В зависимости от конфигурации фильтрующего элемента (SFEC[2:0]/EFEC[2:0]) совпадение запускает одно из следующих действий:

- Сохраните полученный кадр в FIFO 0 или FIFO 1
- Отклонить полученный кадр
- Установите флаг прерывания сообщения с высоким приоритетом HPM в FDCAN\_IR
- Установите флаг прерывания сообщения с высоким приоритетом HPM в FDCAN\_IR и сохраните полученное кадр в FIFO 0 или FIFO 1.

Фильтрация приема начинается после получения полного идентификатора. После завершения фильтрации приема и если найден соответствующий Rx FIFO, обработчик сообщений начинает записывать данные полученного сообщения 32-битными порциями в соответствующий Rx FIFO. Если контроллер протокола CAN обнаружил состояние ошибки (например, ошибку CRC), это сообщение отбрасывается со следующим эффектом:

• Рецепт FIFO

Индекс put соответствующего Rx FIFO не обновляется, но связанный элемент Rx FIFO частично перезаписывается полученными данными. Тип ошибки см. в битовых полях LEC[2:0] и DLEC[2:0] регистра FDCAN\_PSR. В случае, если соответствующий Rx FIFO работает в режиме перезаписи, необходимо учитывать граничные условия, описанные в разделе Режим перезаписи Rx FIFO.

Примечан

Когда принятое сообщение записывается в один из двух Rx FIFO, неизмененный полученный идентификатор сохраняется независимо от используемых фильтров. Результат процесса фильтра принятия сильно зависит от последовательности настроенных элементов фильтра.

Фильтр диапазона

Фильтр сопоставляет все полученные кадры с идентификаторами сообщений в диапазоне, определенном SF1ID/ SF2ID и EF1ID/EF2ID.

Существуют две возможности использования фильтрации диапазона вместе с расширенными кадрами: • EFT[1:0] = 00: идентификатор сообщения полученных кадров объединяется с расширенным идентификатором и маской (XIDAM) перед применением фильтра диапазона.

• EFT[1:0] = 11: расширенный идентификатор и маска (XIDAM) не используются для фильтрации диапазона.



RM0440

Фильтр для выделенных идентификаторов

Элемент фильтра можно настроить на фильтрацию по одному или двум конкретным идентификаторам сообщений.

Чтобы фильтровать по одному конкретному идентификатору сообщения, элемент фильтра нужно настроить с SF1ID = SF2ID и EF1ID = EF2ID.

Классический фильтр битовой маски

Классическая фильтрация битовой маски предназначена для фильтрации групп идентификаторов сообщений путем маскирования отдельных битов полученного идентификатора сообщения. При классической фильтрации битовой маски SF1ID/EF1ID используется как фильтр идентификатора сообщения, а SF2ID/EF2ID используется как маска фильтра.

0 бит в маске фильтра маскирует соответствующую позицию бита настроенного фильтра ID. Например, значение идентификатора полученного сообщения в этой позиции бита не имеет значения для фильтрации приема. Только биты идентификатора полученного сообщения, где соответствующие биты маски равны 1, имеют значение для фильтрации приема.

В случае, если все биты маски равны 1, совпадение происходит только тогда, когда полученный идентификатор сообщения и фильтр идентификатора сообщения идентичны. Если все биты маски равны 0, все идентификаторы сообщений совпадают.

Фильтрация стандартного идентификатора сообщения

На рисунке 670 показан поток для фильтрации стандартного идентификатора сообщения (11-битный идентификатор). Элемент фильтра стандартного идентификатора сообщения описан в разделе 44.3.8.

Стандартная фильтрация сообщений управляется регистром FDCAN\_RXGFC. Стандартный идентификатор сообщения, бит запроса удаленной передачи (RTR) и бит расширения идентификатора (IDE) полученных кадров сравниваются со списком настроенных элементов фильтра.





Расширенная фильтрация идентификаторов сообщений

На рисунке 671 показан поток для фильтрации расширенного идентификатора сообщения (29-битный идентификатор). Элемент фильтра расширенного идентификатора сообщения описан в разделе 44.3.9.

Расширенная фильтрация сообщений управляется регистром FDCAN RXGFC. Расширенный идентификатор сообщения, бит запроса удаленной передачи (RTR) и бит расширения идентификатора (IDE) полученных кадров сравниваются со списком настроенных элементов фильтра.



Рисунок 671. Расширенный путь фильтра идентификатора сообщения

Расширенная маска идентификатора AND (XIDAM) объединяется с полученным идентификатором перед выполнением списка фильтров.

#### Rx FIFO

Rx FIFO 0 и Rx FIFO 1 могут содержать до трех элементов каждый.

Полученные сообщения, прошедшие фильтрацию приема, передаются в Rx FIFO, как настроено соответствующим элементом фильтра. Описание механизмов фильтрации, доступных для Rx FIFO 0 и Rx FIFO 1, см. в разделе Фильтр приема. Элемент Rx FIFO описан в разделе 44.3.5.

Когда состояние Rx FIFO заполнено сигналом RFnF в FDCAN\_IR (где n — номер FIFO), дальнейшие сообщения не записываются в соответствующий Rx FIFO до тех пор, пока не будет считано хотя бы одно сообщение и не будет увеличен индекс получения Rx FIFO. В случае, если сообщение получено, когда соответствующий Rx FIFO заполнен, это сообщение отбрасывается, а флаг прерывания RFnL устанавливается в регистре FDCAN IR.

При чтении из Rx FIFO необходимо добавить индекс получения Rx FIFO (FnGI из FDCAN\_RXFnS) + размер элемента FIFO к соответствующему начальному адресу Rx FIFO (FnSA).

#### Режим блокировки Rx FIFO

Режим блокировки Rx FIFO настраивается путем очистки бита FnOM в регистре FDCAN\_RXGFC. Это режим работы по умолчанию для Rx FIFO.

При достижении состояния заполнения Rx FIFO (FnPI = FnGI в FDCAN\_RXFnS) дальнейшие сообщения не записываются в соответствующий Rx FIFO до тех пор, пока не будет считано хотя бы одно сообщение и не будет увеличен индекс получения Rx FIFO. Состояние заполнения Rx FIFO сигнализируется FnF = 1 в FDCAN RXFnS. Кроме того, в FDCAN IR устанавливается флаг прерывания RFnF.

В случае, если сообщение получено, когда соответствующий Rx FIFO заполнен, это сообщение отбрасывается, а состояние потери сообщения сигнализируется установкой бита RFnL в FDCAN\_RXFnS. Кроме того, флаг прерывания RFnL устанавливается в FDCAN\_IR.

#### Режим перезаписи Rx FIFO

Режим перезаписи Rx FIFO настраивается установкой бита FnOM регистра FDCAN\_RXGFC.

Когда состояние Rx FIFO заполнено (FnPI = FnGI из FDCAN\_RXFnS) сигнализируется FnF = 1 в FDCAN\_RXFnS, следующее сообщение, принятое для FIFO, перезаписывает самое старое сообщение FIFO. Индексы put и get увеличиваются на единицу.

Когда Rx FIFO работает в режиме перезаписи и сигнализируется о состоянии заполнения Rx FIFO, чтение из элементов Rx FIFO должно начинаться по крайней мере с get index + 1. Это связано с тем, что может случиться, что полученное сообщение будет записано в ОЗУ сообщений (put index), пока ЦП выполняет чтение из ОЗУ сообщений (get index). В этом случае из соответствующего элемента Rx FIFO могут быть считаны несогласованные данные. Добавление смещения к get index при чтении из Rx FIFO позволяет избежать этой проблемы. Смещение зависит от того, насколько быстро ЦП обращестя к Rx FIFO.

После чтения из Rx FIFO номер последнего прочитанного элемента должен быть записан в индекс подтверждения Rx FIFO (FnA из FDCAN\_RXFnA). Это увеличивает индекс get до этого номера элемента. В случае, если индекс put не был увеличен до этого элемента Rx FIFO, условие заполнения Rx FIFO сбрасывается (FnF = 0 в FDCAN\_RXFnS).



### Обработка Тх

Обработчик Тх обрабатывает запросы на передачу для Тх FIFO и очереди Тх. Он управляет передачей сообщений передачи в ядро САЛ, индексами рut и get и FIFO событий Тх. Для передачи сообщений можно настроить до трех буферов Тх. Поле данных сообщения САN настроено на 64 байта. Тх FIFO выделяет восемнадцать 32-битных слов для хранения завемента Тх.

Таблица 404. Возможные конфигурации для передачи кадров

| ccc          | P    | Элемент бу   | фера Тх      | _                                            |
|--------------|------|--------------|--------------|----------------------------------------------|
| БРСЭ         | FDOE | ФДФ БРС      |              | Передача кадров                              |
| Игнорируется | 0    | Игнорируется | Игнорируется | Классический CAN                             |
| 0            | 1    | 0            | Игнорируется | Классический CAN                             |
| 0            | 1    | 1            | Игнорируется | FD без переключения скорости передачи данных |
| 1            | 1    | 0            | Игнорируется | Классический CAN                             |
| 1            | 1    | 1            | 0            | FD без переключения скорости передачи данных |
| 1            | 1    | 1            | 1            | FD с переключением скорости передачи данных  |

Примечание:

Для AUTOSAR требуется не менее трех буферов очереди Тх и поддержка отмены передачи.

Обработчик Tx запускает сканирование Tx для проверки наличия ожидающего запроса Tx с наивысшим приоритетом (буфер Tx с наименьшим идентификатором сообщения) при обновлении регистра ожидающего запроса буфера Tx (FDCAN\_TXBRP) или при начале передачи.

### Пауза передачи

Функция паузы передачи предназначена для использования в системах CAN, где идентификаторы сообщений CAN постоянно имеют определенные значения и не могут быть легко изменены.

Эти идентификаторы сообщений могут иметь более высокий приоритет арбитража САN, чем другие определенные сообщения, в то время как в конкретном приложении их относительный приоритет арбитража должен быть обратным. Это может привести к ситуации, когда один ЭБУ отправляет пакет сообщений САN, что приводит к задержке сообщений САN другого ЭБУ, поскольку другие сообщения имеют более низкий приоритет арбитража САN.

Например, если CAN ECU-1 имеет включенную функцию и его прикладное программное обеспечение запрашивает передачу четырех сообщений, он ждет, после первой успешной передачи сообщения, два битовых времени CAN шиныidle, прежде чем ему будет разрешено начать следующее запрошенное сообщение. Если есть другие ECU с ожидающими сообщениями, эти сообщения запускаются во время простоя, и им не нужно будет арбитражировать со следующим сообщением ECU-1. После получения сообщения ECU-1 разрешено начать следующую передачу, как только полученное сообщение освободит шину CAN.

Функция управляется битом ТХР регистра СССЯ. Если бит установлен, FDCAN, каждый раз, когда он успешно передает сообщение, делает паузу на два битовых времени САN перед началом следующей передачи. Это позволяет другим узлам САN в сети передавать сообщения, даже если их сообщения имеют более низкие предыдущие идентификаторы. По умолчанию эта функция отключена (ТХР = 0 в FDCAN\_CCCR).



Эта функция блокирует пакетные передачи, исходящие от одного узла, и защищает от сценариев «болтливого идиота», когда прикладная программа ошибочно запрашивает слишком много передач.

#### Tx FIFO

Работа Tx FIFO настраивается путем очистки бита TFQM регистра FDCAN TXBC.

Сообщения, хранящиеся в Тх FIFO, передаются, начиная с сообщения, на которое ссылается индекс получения (битовое поле ТFG[[1:0] FDCAN\_TXFQS). После каждой передачи индекс получения циклически увеличивается до тех пор, пока Тх FIFO не опустеет. Тх FIFO позволяет передавать сообщения с одинаковым идентификатором сообщения из разных буферов Тх в том порядке, в котором эти сообщения были записаны в Тх FIFO. FDCAN вычисляет свободный уровень Тх FIFO (битовое поле TFFL[2:0] FDCAN\_TXFQS) как разницу между индексами получения и помещения. Он указывает количество доступных (свободных) алементов Тх FIFO.

Новые передаваемые сообщения должны быть записаны в Tx FIFO, начиная с буфера Tx, на который ссылается индекс put (битовое поле TRQPI[1:0] FDCAN\_TXFQS). Запрос на добавление увеличивает индекс put до следующего свободного элемента Tx FIFO. Когда индекс put достигает индекса get, подается сигнал Tx FIFO full (TFQF = 1 в FDCAN\_TXFQS). В этом случае никакие дальнейшие сообщения не должны быть записаны в Tx FIFO, пока не будет передано следующее сообщение и не будет увеличен индекс get.

Когда в Tx FIFO добавляется одно сообщение, передача запрашивается путем установки бита FDCAN\_TXBAR, связанного с буфером Tx, на который ссылается индекс отправки Tx FIFO.

Когда в Tx FIFO добавляется несколько (n) сообщений, они записываются в n последовательных буферов Tx, начиная с индекса put. Затем передачи запрашиваются через регистр FDCA\_TXBAR. Затем индекс put циклически увеличивается на n. Количество запрошенных буферов Tx не должно превышать количество свободных буферов Tx, как указано в свободном уровне Tx FIFO.

Когда запрос на передачу для буфера Тх, на который ссылается индекс get, отменяется, индекс get увеличивается до следующего буфера Тх с ожидающим запросом на передачу, а уровень свободного пространства Тх FIFO пересчитывается. Когда отмена передачи применяется к любому другому буферу Тх, индекс get и уровень свободного пространства FIFO остаются неизменными.

Элемент Тх FIFO выделяет восемнадцать 32-битных слов в ОЗУ сообщений. Таким образом, начальный адрес следующего доступного (свободного) буфера Тх FIFO вычисляется путем добавления четырехкратного индекса TFQPI[1:0] (0 2) к начальному адресу буфера Тх TBSA.

очередь передачи

Работа очереди Тх настраивается путем установки TFQM регистра FDCAN\_TXBC.

Сообщения, хранящиеся в очереди Тх, передаются, начиная с сообщения с наименьшим идентификатором сообщения (наивысший приоритет).

В случае смешивания стандартных и расширенных идентификаторов сообщений стандартные идентификаторы сообщений сравниваются с битами [28:18] расширенных идентификаторов сообщений.

Если несколько буферов очереди настроены с одинаковым идентификатором сообщения, первым передается буфер очереди с наименьшим номером буфера.

Новые сообщения должны быть записаны в буфер Тх, на который ссылается индекс рut (TFQPI[1:0] в FDCAN\_TXFQS). Запрос на добавление циклически увеличивает индекс put до следующего свободного буфера Тх. В случае, если очередь Тх заполнена (TFQF = 1 в FDCAN\_TXFQS), индекс put недействителен, и никакие дальнейшие сообщения не должны быть записаны в очередь Тх, пока хотя бы одно из запрошенных сообщений не будет отправлено или ожидающий запрос на передачу не будет отменен.

1972/2138 RM0440 Версия 8



Приложение может использовать регистр FDCAN\_TXBRP вместо индекса put и может помещать сообщения в любой буфер Тх без ожидания запроса на передачу.

Буфер очереди Тх выделяет восемнадцать 32-битных слов в оперативной памяти сообщений. Начальный адрес Поэтому следующий доступный (свободный) буфер очереди Тх вычисляется путем четырехкратного сложения индекса размещения очереди Тх TFQPI[1:0] (0 ... 2) с начальным адресом буфера Тх TBSA.

#### Отмена передачи

FDCAN поддерживает отмену передачи. Чтобы отменить запрошенную передачу из буфера очереди Тх, хост должен записать 1 в соответствующую позицию бита (= номер буфера Тх) регистра FDCAN\_TXBCR. Отмена передачи не предназначена для операции Тх FIFO.

Успешная отмена сигнализируется установкой соответствующего бита регистра FDCAN\_TXBCF.

В случае запроса отмены передачи во время передачи из буфера Тх соответствующий бит FDCAN\_TXBRP остается установленным до тех пор, пока передача продолжается. Если передача успешна, устанавливаются соответствующие биты FDCAN\_TXBTO и FDCAN\_TXBCF. Если передача неуспешна, она не повторяется и устанавливается только соответствующий бит FDCAN\_TXBCF.

Почнанана

В случае отмены ожидающей передачи непосредственно перед ее началом существует короткое временное окно, в течение которого передача не начинается, даже если в узле находится другое ожидающее сообщение. Это может позволить другому узлу передать сообщение, приоритет которого может быть ниже, чем у второго сообщения в узле.

#### Обработка событий Тх

Для поддержки обработки событий Тх в FDCAN реализован FIFO событий Тх. После того, как FDCAN передал сообщение по шине САN, идентификатор сообщения и временная метка сохраняются в элементе FIFO событий Тх. Чтобы связать событие Тх с элементом FIFO событий Тх, маркер сообщения из переданного буфера Тх копируется в элемент FIFO событий Тх.

Событие Tx FIFO настроено на три элемента. Элемент события Tx FIFO описан в Tx FIFO.

Целью Tx event FIFO является отделение обработки информации о состоянии передачи от обработки передаваемого сообщения, то есть буфер Tx содержит только сообщение, которое должно быть передано, в то время как состояние передачи хранится отдельно в Tx event FIFO. Это имеет преимущество, особенно при работе с динамически управляемой очередью передачи, в том, что буфер Tx может быть использован для нового сообщения сразу после успешной передачи. Нет необходимости сохранять информацию о состоянии передачи из буфера Tx перед перезаписью этого буфера Tx.

Когда бит TEFF регистра FDCAN\_IR сигнализирует о переполнении FIFO события Тх, в FIFO события Тх не записываются дополнительные элементы до тех пор, пока не будет считан хотя бы один элемент и не будет увеличен индекс получения FIFO события Тх. В случае, если событие Тх происходит, когда FIFO события Тх заполнено, это событие отбрасывается, а в регистре FDCAN\_IR устанавливается флаг прерывания TEFL.

При чтении из FIFO событий Тх индекс получения FIFO событий Тх (EFGI[1:0] из FDCAN\_TXEFS) должен быть дважды добавлен к начальному адресу FIFO событий Тх EFSA.



### 44.3.4 Обработка подтверждений FIFO

Индексы получения Rx FIFO 0, Rx FIFO 1 и события Tx FIFO контролируются путем записи в соответствующий индекс подтверждения FIFO (см. раздел 44.4.23 и раздел 44.4.25).

Запись в индекс подтверждения FIFO устанавливает индекс получения FIFO на индекс подтверждения FIFO плюс один и тем самым обновляет уровень заполнения FIFO. Есть два варианта использования:

- Когда из FIFO был прочитан только один элемент (тот, на который указывает индекс получения), это значение индекса получения записывается в индекс подтверждения FIFO.
- Когда последовательность элементов была считана из FIFO, достаточно записать индекс подтверждения FIFO только один раз в конце этой последовательности чтения (значение = индекс последнего считанного элемента), чтобы обновить индекс получения FIFO.

Поскольку ЦП имеет свободный доступ к ОЗУ сообщений FDCAN, необходимо соблюдать особую осторожность при чтении элементов FIFO в произвольном порядке (индекс получения не рассматривается). Это может быть полезно при чтении сообщения с высоким приоритетом из одного из двух Rx FIFO. В этом случае индекс подтверждения FIFO не должен быть записан, поскольку это установит индекс получения в неправильное положение и изменит уровень заполнения FIFO. В этом случае некоторые из старых элементов FIFO будт потеряны.

Приложение должно гарантировать, что в индекс подтверждения FIFO записано допустимое значение. FDCAN не проверяет ошибочные значения.

#### 44.3.5 Элемент FDCAN Rx FIFO

Два Rx FIFO сконфигурированы в ОЗУ сообщений. Каждый раздел Rx FIFO может быть сконфигурирован для хранения до трех полученных сообщений. Структура элемента Rx FIFO описана в Таблице 405. Описание приведено в Таблице 406.

Бит 31 24 13 16 15 8 0 RO ESI XTD RTR R1 АНМФ FIDX[6:0] Pes. FDF BRS DLC[3:0] PXTC[15:0] P2 DB3[7:0] DB2[7:0] DB1[7:0] Д[7:0] Р3 DB5[7:0] DB4[7:0] DB7[7:0] DB6[7:0] Рн DBm[7:0] ДБм-1[7:0] ДБм-3[7:0] ДБм-2[7:0]

Таблица 405. Элемент Rx FIFO

Размер элемента, настроенного для хранения сообщений CAN FD, установлен на 64-байтовое поле данных.

Таблица 406. Описание элемента Rx FIFO

| Поле             | Описание                                                                                                                                                                                                  |
|------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Р0 Бит 31<br>ЕСИ | Индикатор состояния ошибои  О: Передающий узел активен из-за ошибки  1: Передающий узел является пассивным по ошибке                                                                                      |
| P0 Бит 30<br>XTD | Расширенный идентификатор<br>Сигнализирует хосту, имеет ли полученный кадр стандартный или расширенный идентификатор.<br>0: 11-битный стандартный идентификатор<br>1: 29-битный расширенный идентификатор |

1974/2138 RM0440 Версия 8



Таблица 406. Описание элемента Rx FIFO (продолжение)

| Поле                                | Описание                                                                                                                                                                                                                                                          |
|-------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| РО Бит 29<br>РТР                    | Запрос на удаленную передачу.<br>Сигнализирует хосту, является ли полученный кадр кадром данных или удаленным кадром.<br>0: Полученный кадр является кадром данных<br>1: Полученный кадр является удаленным кадром                                                |
| R0 БИТЫ 28:0<br>Идентификатор[28:0] | Идентификатор  Стандартный или расширенный идентификатор в зависимости от бита XTD. Стандартный идентификатор хранится в ID[28:18].                                                                                                                               |
| Р1 Бит 31<br>АНМФ                   | Принятый несоответствующий кадр Принятие несоответствующих кадров можно включить с помощью битовых полей ANFS[1:0] и ANFE[1:0] FDCAN_RXGFC.  0: Получен индекс фильтра соответствия кадра FIDX  1: Полученный кадр не соответствует ни одному элементу фильтра Rx |
| R1 Биты 30:24<br>FIDX[6:0]          | Фильтр индекса  0-27=Индекс соответствующего элемента фильтра приема Rx (недействительно, если ANMF = 1).  Диапазон: от 0 до LSS[4:0] - 1 или LSE[3:0] - 1 в FDCAN_RXGFC.                                                                                         |
| R1 Бит 21<br>ФДФ                    | Формат ФД  0: Стандартный формат кадра  1: Формат кадра FDCAN (новое DLC-кодирование и CRC)                                                                                                                                                                       |
| R1 Бит 20<br>БРС                    | О: Кадр получен без переключения скорости передачи данных     1: Кадр получен с переключением скорости передачи данных                                                                                                                                            |
| Биты R1 19:16<br>ДЛЦ[3:0]           | Код длины данных  0-8: Классический CAN + CAN FD: полученный кадр содержит 0-8 байтов данных  9-15: Классический CAN: полученный кадр содержит 8 байтов данных  9-15: CAN FD: полученный кадр содержит 12/16/20/24/32/48/64 байта данных                          |
| R1 Биты 15:0<br>PXTC[15:0]          | Rx timestamp  Значение счетчика временной метки, полученное в начале приема кадра. Разрешение зависит от конфигурации предварительного делителя счетчика временной метки TCP[3:0] FDCAN_TSCC.                                                                     |
| Биты R2 31:24<br>DB3[7:0]           | Байт данных 3                                                                                                                                                                                                                                                     |
| Биты R2 23:16<br>DB2[7:0]           | Байт данных 2                                                                                                                                                                                                                                                     |
| R2 биты 15:8<br>DB1[7:0]            | Байт данных 1                                                                                                                                                                                                                                                     |
| R2 Биты 7:0<br>Д[7:0]               | Байт данных 0                                                                                                                                                                                                                                                     |
| Биты R3 31:24<br>DB7[7:0]           | Байт данных 7                                                                                                                                                                                                                                                     |
| Биты R3 23:16<br>DB6[7:0]           | Байт данных 6                                                                                                                                                                                                                                                     |

Таблица 406. Описание элемента Rx FIFO (продолжение)

| Поле                        | Описание        |
|-----------------------------|-----------------|
| R3 Биты 15:8<br>DB5[7:0]    | Байт данных 5   |
| R3 Биты 7:0<br>DB4[7:0]     | Байт данных 4   |
| ŧ                           | ŧ               |
| Рн Битс 31:24<br>DBm[7:0]   | Байт данных т   |
| Рн Битс 23:16<br>ДБм-1[7:0] | Байт данных m-1 |
| Рн Битс 15:8<br>ДБм-2[7:0]  | Байт данных m-2 |
| Рн Битс 7:0<br>ДБм-3[7:0]   | Байт данных m-3 |

### 44.3.6 Элемент буфера FDCAN Tx

Раздел буферов Тх (три элемента) можно настроить для хранения Тх FIFO или очереди Тх. Обработчик Тх различает Тх FIFO и очередь Тх с помощью бита конфигурации буфера Тх TFQM регистра FDCAN\_TXBC. Размер элемента настроен для хранения сообщений CAN FD с данными объемом до 64 байт.

Таблица 407. Тх-буфер и элемент FIFO

| Бит 3 | 1 24 2    |        |          | 3 | 3 161  |           |          | 5 8 | 0                   |                |         |
|-------|-----------|--------|----------|---|--------|-----------|----------|-----|---------------------|----------------|---------|
| TO ES | I XTD RTR |        |          |   |        |           |          | и   | [дентификатор[28:0] |                |         |
| T1    |           | MM[7:  | :0]      |   | EFC Re | s. FDF BI | S DLC[3  | :0] |                     | Pe             | 3.      |
| T2    |           | DB3[7: | :0]      |   |        |           | DB2[7:   | 0]  |                     | DB1[7:0]       | Д[7:0]  |
| Т3    | DB7[7:0]  |        | DB6[7:0] |   |        | DB5[7:0]  | DB4[7:0] |     |                     |                |         |
| - 1   |           | :      |          |   |        |           | :        |     |                     |                | :       |
| Тн    |           | DBm[7  | :0]      |   |        |           | ДБм-1[7  | :0] |                     | ДБм-2[7:0] ДБм | -3[7:0] |

Таблица 408. Описание элемента буфера Тх

| Поле                | Описание                                                                                                                                             |
|---------------------|------------------------------------------------------------------------------------------------------------------------------------------------------|
| Т0 Бит 31<br>ЕСИ(1) | Индикатор состояния ошибки  0: бит ESI в формате CAN FD зависит только от пассивного флага ошибки  1: бит ESI в формате CAN FD передается рецессивно |
| T0 Бит 30<br>XTD    | Расширенный идентификатор  0: 11-битный стандартный идентификатор  1: 29-битный расширенный идентификатор                                            |

1976/2138 RM0440 Версия 8



Таблица 408. Описание элемента буфера Тх (продолжение)

| Поле                      | Описание                                                                                                                                                                                                                                       |
|---------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| то Бит 29<br>PTP(2)       | Запрос на удаленную передачу<br>0: Передача кадра данных<br>1: Передача удаленного кадра                                                                                                                                                       |
| ТО БИТЫ 28:0              | идентификатор<br>Стандартный или расширенный идентификатор в зависимости от бита XTD. Стандартный идентификатор должен<br>быть записан в ID[28:18].                                                                                            |
| Биты Т1 31:24<br>ММ[7:0]  | Маркер сообщения<br>Записывается ЦП во время настройки буфера Тх. Копируется в элемент FIFO события Тх для идентификации<br>статуса сообщения Тх.                                                                                              |
| Т1 Бит 23<br>ЕФК          | Управление FIFO-событиями  0: Не сохранять события Тх  1: Сохранение событий Тх                                                                                                                                                                |
| Т1 Бит 21<br>ФДФ          | Формат ФД<br>0: Кадр передается в классическом формате CAN<br>1: Кадр передается в формате CAN FD                                                                                                                                              |
| T1 Бит 20<br>БРС(3)       | Порисонным окадалы перадын данных  О: Кадры CAN FD передаются без переключения скорости передачи данных  1: Кадры CAN FD передаются с переключением скорости передачи данных                                                                   |
| Т1 Битс 19:16<br>ДЛЦ[3:0] | Код длины данных  0 - 8: Классический CAN + CAN FD: полученный кадр содержит 0-8 байтов данных  9 - 15: Классический CAN: полученный кадр содержит 8 байтов данных  9 - 15: CAN FD: полученный кадр содержит 12/16/20/24/32/48/64 байта данных |
| Т2 Битс 31:24<br>DB3[7:0] | Байт данных 3                                                                                                                                                                                                                                  |
| Т2 Битс 23:16<br>DB2[7:0] | Байт данных 2                                                                                                                                                                                                                                  |
| T2 бит 15:8<br>DB1[7:0]   | Байт данных 1                                                                                                                                                                                                                                  |
| T2 бит 7:0<br>Д[7:0]      | Байт данных 0                                                                                                                                                                                                                                  |
| ТЗ Биты 31:24<br>DB7[7:0] | Байт данных 7                                                                                                                                                                                                                                  |
| ТЗ Биты 23:16<br>DB6[7:0] | Байт данных б                                                                                                                                                                                                                                  |
| ТЗ бит 15:8<br>DB5[7:0]   | Байт данных 5                                                                                                                                                                                                                                  |
| ТЗ Биты 7:0<br>DB4[7:0]   | Байт данных 4                                                                                                                                                                                                                                  |
| ÷                         | :                                                                                                                                                                                                                                              |

Таблица 408. Описание элемента буфера Тх (продолжение)

| Поле                        | Описание        |
|-----------------------------|-----------------|
| Tn Битс 31:24<br>DBm[7:0]   | Байт данных m   |
| Тп Битс 23:16<br>ДБм-1[7:0] | Байт данных m-1 |
| Тп Битс 15:8<br>ДБм-2[7:0]  | Байт данных m-2 |
| Тп Битс 7:0<br>ДБм-3[7:0]   | Байт данных m-3 |

- Бит ESI буфера передачи объединяется с помощью ИЛИ с пассивным флагом ошибки для определения значения бита ESI в переданном кадре FD. Как того требует спецификация протокола САN FD, активный узел ошибки может опционально передавать рецессивный бит ESI, и пассивный узел ошибки всегда передает рецессивный бит ESI.
- Когда RTR = 1, FDCAN передает удаленный кадр в соответствии с ISO11898-1, даже если передача в формате CAN FD
  разрешена битом FDOE FDCAN CCCR.
- 3. Биты ESI, FDF и BRS оцениваются только тогда, когда работа CAN FD включена путем установки бита FDOE в FDCAN\_CCCR. Бит BRS оценивается только тогда, когда дополнительно установлен бит BRSE в FDCAN\_CCCR.

### 44.3.7 Элемент FIFO события FDCAN Tx

Каждый элемент хранит информацию о переданных сообщениях. Считывая событие Тх, FIFO хостпроцессор получает эту информацию в том порядке, в котором были переданы сообщения. Информацию о состоянии FIFO события Тх можно получить из регистра FDCAN\_TXEFS.

Таблица 409. Элемент FIFO события Тх



Таблица 410. Описание элемента FIFO события Тх

| Поле                               | Описание                                                                                                                                            |
|------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|
| E0 Бит 31<br>ECИ                   | Индикатор состояния ошибки  О: Передающий узел активен из-за ошибки  1: Передающий узел является пассивным по ошибке                                |
| E0 Бит 30<br>XTD                   | Расширенный идентификатор  0: 11-битный стандартный идентификатор  1: 29-битный расширенный идентификатор                                           |
| E0 Бит 29<br>РТР                   | Запрос на удаленную передачу<br>0: Передача кадра данных<br>1: Передача удаленного кадра                                                            |
| ЕО Биты 28:0<br>Идентификатор(2E0] | идентификатор<br>Стандартный или расширенный идентификатор в зависимости от бита XTD. Стандартный идентификатор должен<br>быть записан в ID[28:18]. |



Таблица 410. Описание элемента FIFO события Тх (продолжение)

| Поле                       | Описание                                                                                                                                                                                                      |
|----------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| E1 Биты 31:24<br>ММ[7:0]   | Маркер сообщения<br>Копируется из буфера Тх в элемент FIFO события Тх для идентификации статуса сообщения Тх.                                                                                                 |
| E1 Биты 23:22<br>EФК       | Тип события  00: Зарезервировано  01: Событие передачи  10: Передача несмотря на отмену (всегда установлено для передач в режиме DAR)  11: Зарезервировано                                                    |
| E1 Бит 21<br>EDL           | Увеличенная длина данных<br>0: Стандартный формат кадра<br>1: Формат кадра FDCAN (новое DLC-кодирование и CRC)                                                                                                |
| E1 Бит 20<br>БРС           | Порискончения оспректи передичи делиния  О: Кадр передан без переключения скорости передачи данных  1: Кадр передается с переключением скорости передачи данных                                               |
| Т1 Битс 19:16<br>ДЛЦ[3:0]  | Код длины данных<br>0 - 8: кадр с переданными 0-8 байтами данных<br>9 - 15: Кадр с 8 переданными байтами данных                                                                                               |
| E1 Биты 15:0<br>TXTS[15:0] | Временная метка Тх<br>Значение счетчика временных меток, полученное в начале передачи кадра. Разрешение<br>зависит от конфигурации предварительного делителя счетчика временных меток<br>TCP[3:0] FDCAN_TSCC. |

### 44.3.8 Элемент фильтра идентификатора стандартного сообщения FDCAN

Для 11-битных стандартных идентификаторов можно настроить до 28 элементов фильтра. При доступе к стандартному элементу фильтра идентификатора сообщения его адрес — это начальный адрес стандартного списка фильтров FLSSA плюс индекс элемента фильтра (0 27).

Таблица 411. Элемент фильтра стандартного идентификатора сообщения



Сеть контроллеров FD (FDCAN) RM0440

Таблица 412. Описание поля элемента фильтра стандартного идентификатора сообщения

| Поле                      | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |
|---------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Бит 31:30<br>СФТ[1:0](1)  | Стандартный тип фильтра<br>00: Фильтр диапазона от SFID1 до SFID2<br>01: Двойной фильтр ID для SFID1 или SFID2<br>10: Классический фильтр: SFID1 = фильтр, SFID2 = маска<br>11: Фильтрующий элемент отключен                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |
| Бит 29:27<br>СФЭК[2:0]    | Стандартная конфигурация фильтрующего элемента  Все включенные элементы фильтра используются для приемочной фильтрации стандартных кадров.  Фильтрация приема останавливается на первом совпадающем включенном элементе фильтра или при достижении конца списка фильтров. Если SFEC[2:0] = 100, 101 или 110, совпадение устанавливает флаг прерывания IR.НРМ и, если включено, генерируется прерывание. В этом случае регистр HPMS обновляется статусом приоритетного совпадения.  000: Отключить фильтрующий элемент  001: Сохранить в Rx FIFO 0, если фильтр соответствует  101: Отключить инферментар, если фильтр соответствует  102: Установить приоритет, если фильтр соответствует  103: Установить приоритет и сохранить в FIFO 0, если фильтр соответствует  110: Установить приоритет и сохранить в FIFO 0, если фильтр соответствует  111: Не используется |
| Битс 26:16<br>SFID1[10:0] | Стандартный идентификатор фильтра 1 Первый идентификатор самаратного элемента фильтра идентификатора.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
| Биты 10:0<br>СФИД2[10:0]  | Стандартный идеятификатор фильтра 2<br>Второй идентификатор стандартного элемента фильтра.                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |

П. При SFT[1:0] = 11 фильтрующий элемент отключается и приемочная фильтрация продолжается (такое же поведение, как и при SFEC[2:0] = 000).

Примечание: В случае настройки зарезервированного значения элемент фильтра считается отключенным.

### 44.3.9 Элемент фильтра идентификатора расширенного сообщения FDCAN

Для 29-битных расширенных идентификаторов можно настроить до восьми элементов фильтра. При доступе к элементу фильтра расширенного идентификатора сообщения его адрес — это расширенный начальный адрес списка фильтров FLESA плюс удвоенный индекс элемента фильтра (0 7).

Таблица 413. Элемент фильтра расширенного идентификатора сообщения

| Бит 31 |           |      | 24 2        | 16 1:       | 5 87 | 0 |  |  |  |  |  |
|--------|-----------|------|-------------|-------------|------|---|--|--|--|--|--|
| Ф0     | ЭФЭК[2:0] |      |             | EFID1[28:0] |      |   |  |  |  |  |  |
| Φ1     | ЕФТИ[1:0] | Рез. | ЭФИД2[28:0] |             |      |   |  |  |  |  |  |





Таблица 414. Описание поля элемента фильтра расширенного идентификатора сообщения

| Поле                        | Описание                                                                                                                                                                                                                                                                                                                                                                                                                                                                         |
|-----------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                             | Расширенная конфигурация фильтрующего элемента Все включенные элементы фильтра используются для приемочной фильтрации расширенных кадров. Фильтрация приема останавливается на первом совпадающем включенном элементе фильтра или при достижении конца списка фильтров. Если ЕГЕС[2:0] = 100, 101 или 110, совпадение устанавливает флаг прерывания IR[HPM] и, если включено, генерируется прерывания. В этом случае регистр HPMS обновляется статусом приоритетного совпадения. |
| F0 Биты 31:29<br>ЭФЕК[2:0]  | 000: Отключить фильтрующий элемент 001: Сохранить в Rx FIFO 0, если фильтр соответствует 010: Сохранить в Rx FIFO 1, если фильтр соответствует 010: Отключить идентификатор, если фильтр соответствует 100: Установить приоритет, если фильтр соответствует 101: Установить приоритет и сохранить в FIFO 0, если фильтр соответствует 110: Установить приоритет и сохранить в FIFO 1, если фильтр соответствует 111: Не используется                                             |
| F0 Биты 28:0<br>EFID1[28:0] | Расширенный идентификатор фильтра 1 Первый идентификатор расширенного элемента филь гра идентификаторов. При фильтрации для RX FIFO это поле определяет идентификатор расширенного сообщения, которое будет сохранено. Полученные идентификаторы должны точно совпадать, только механизм маскировки XIDAM.                                                                                                                                                                       |
| F1 Битс 31:30<br>ЭФТ[1:0]   | Расширенный тип фильтра  00: Фильтр диапазона от EF1ID до EF2ID (EF2ID EF1ID)  01: Двойной фильтр ID для EF1ID или EF2ID  10: Классический фильтр: EF1ID = фильтр, EF2ID = маска  11: Фильтр диапазона от EF1ID до EF2ID (EF2ID EF1ID), маска XIDAM не применяется                                                                                                                                                                                                               |
| F1 Бит 29 Не испо           | ь <b>з</b> уется                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |
| F1 Биты 28:0<br>ЭФИД2[28:0] | Росширенный идентификатор фильтура 2<br>Второй идентификатор расширенного элемента фильтра идентификаторов.                                                                                                                                                                                                                                                                                                                                                                      |

# 44.4 Регистры FDCAN

### 44.4.1 Регистр выпуска ядра FDCAN (FDCAN\_CREL)

Смещение адреса: 0х0000

Значение сброса: 0х3214 1218

| 31 | 30                      | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22    | 21        | 20 | 19       | 18 | 17 | 16 |  |  |
|----|-------------------------|----|----|----|----|----|----|----|-------|-----------|----|----------|----|----|----|--|--|
|    | отношение[2:0] ШАГ[3:0] |    |    |    |    |    |    |    | ПОДША | Γ[3:0]    |    | ГОД[3:0] |    |    |    |  |  |
| г  | Г                       | Г  | Г  | г  | Г  | г  | г  | Г  | г     | Г         | Г  | Г        | Г  | Г  | г  |  |  |
| 15 | 14                      | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6     | 5         | 4  | 3        | 2  | 1  | 0  |  |  |
|    | ПН[7:0]                 |    |    |    |    |    |    |    |       | ДЕНЬ[7:0] |    |          |    |    |    |  |  |
| г  | г                       | г  | г  | г  | г  | г  | г  | г  | г     | г         | г  | г        | г  | г  | г  |  |  |

Биты 31:28 ОТН[3:0]: 3

Биты 27:24 ШАГ[3:0]: 2

Биты 23:20 SUBSTEP[3:0]: 1

Биты 19:16 ГОД[3:0]: 4

Биты 15:8 MON[7:0]: 12

Биты 7:0 ДЕНЬ[7:0]: 18

# 44.4.2 Регистр порядка байтов FDCAN (FDCAN\_ENDN)

Смещение адреса: 0x0004

Значение сброса: 0х8765 4321

| 31 | 30         | 29 | 28 | 27 | 26 | 25 | 24 | 23 | 22 | 21 | 20 | 19 | 18 | 17 | 16 |
|----|------------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
|    | ЭTB[31:16] |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| г  | г          | г  | г  | г  | г  | г  | г  | г  | г  | г  | г  | г  | г  | г  | г  |
| 15 | 14         | 13 | 12 | 11 | 10 | 9  | 8  | 7  | 6  | 5  | 4  | 3  | 2  | 1  | 0  |
|    | ЭТВ[15:0]  |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| г  | Г          | Г  | Г  | г  | г  | Г  | Г  | Г  | Г  | Γ  | Г  | Г  | Г  | Г  | F  |

Биты 31:0 ETV[31:0]: значение теста порядка байтов

Значение теста порядка байтов равно 0x8765 4321.

Примечания: Считывание регистра должно давать значение сброса, чтобы гарантировать отсутствие проблем с порядком байтов.

### 44.4.3 Регистр синхронизации битов данных FDCAN и предварительного делителя (FDCAN\_DBTP)

Смещение адреса: 0х000С

Значение сброса: 0х0000 0А33

Этот регистр доступен для записи только в том случае, если установлены биты ССЕ и INIT FDCAN\_CCCR. Квант времени CAN может быть запрограммирован в диапазоне от 1 до 32 периодов тактовой частоты FDCAN: tq = (DBRP[4:0] + 1) периодов тактовой частоты FDCAN.



DTSEG1[4:0] — это сумма PROP\_SEG и PHASE\_SEG1. DTSEG2[3:0] — это PHASE\_SEG2. Таким образом, длина времени бита равна (запрограммированные значения)  $\times$  [DTSEG1[4:0] +

DTSEG2[3:0] + 3]  $\times$  tq или (функциональные значения)  $\times$  [SYNC\_SEG + PROP\_SEG + PHASE\_SEG1 + PHASE SEG2]  $\times$  tq.

Время обработки информации (IPT) равно 0, то есть данные для следующего бита доступны на первом фронте тактового

| 31   | 30   | 29   | 28   | 27   | 26        | 25   | 24      | 23          | 22 | 21   | 20 | 19        | 18        | 17 | 16 |
|------|------|------|------|------|-----------|------|---------|-------------|----|------|----|-----------|-----------|----|----|
| Рез. | Рез. | Рез. | Рез. | Рез. | Рез.      | Рез. | Рез. ТЕ | С Рез.      |    | Рез. |    |           | DBRP[4:0] |    |    |
|      |      |      |      |      |           |      |         | рв          |    |      | рв | рв        | рв        | рв | рв |
| 15   | 14   | 13   | 12   | 11   | 10        | 9    | 8       | 7           | 6  | 5    | 4  | 3         | 2         | 1  | 0  |
| Рез. | Рез. | Рез. |      | Д    | TCЭГ1[4:0 | ]    |         | DTSEG2[3:0] |    |      |    | DSJW[3:0] |           |    |    |
|      |      |      | рв   | рв   | рв        | рв   | рв      | рв          | рв | рв   | рв | рв        | рв        | рв | рв |

Биты 31:24 зарезервированы, должны сохраняться на значении сброса.

Бит 23 TDC: Компенсация задержки приемопередатчика

0: Компенсация задержки приемопередатчика отключена

1: Компенсация задержки приемопередатчика включена

Биты 22:21 зарезервированы, должны сохраняться на значении сброса

Биты 20:16 DBRP[4:0]: предварительный делитель скорости передачи данных

Значение, на которое делится частота генератора для генерации квантов времени бита. Время бита формируется из кратного этого кванта. Допустимые значения для предварительного делителя скорости передачи данных: от 0 до 31. Аппаратное обеспечение интерпретирует это значение как запрограммированное значение плюс 1.

Биты 15:13 Зарезервированы, должны сохраняться на значении сброса.

Биты 12:8 DTSEG1[4:0]: сегмент времени данных перед точкой выборки

Допустимые значения: от 0 до 31. Аппаратное обеспечение использует запрограммированное значение, увеличенное на 1. то есть tBS1 = (DTSEG1/4:01 + 1) × to.

Биты 7:4 DTSEG2[3:0]: сегмент времени данных после точки выборки

Допустимые значения: от 0 до 15. Аппаратное обеспечение использует запрограммированное значение, увеличенное

на 1, т. е. tBS2 = (DTSEG2[3:0] + 1) × tq.

Биты 3:0 DSJW[3:0]: Ширина прыжка синхронизации

Допустимые значения: от 0 до 15. Аппаратное обеспечение использует запрограммированное значение, увеличенное на 1:  $\text{tSJW} = (\text{DSJW}[3:0] + 1) \times \text{tq}$ .

Примечание:

При тактовой частоте FDCAN 8 МГц значение сброса 0x0000 0A33 настраивает FDCAN на высокую скорость передачи данных 500 кбит/с.

Скорость передачи данных фазы должна быть выше или равна номинальной скорости передачи данных.

### 44.4.4 Тестовый регистр FDCAN (FDCAN\_TEST)

Доступ к записи в этот регистр включается установкой бита TEST регистра FDCAN\_CCCR. Все функции регистра устанавливаются в значения сброса, когда этот бит очищается.

Режим обратной связи и программное управление выводом Tx FDCANx\_TX являются режимами тестирования оборудования. Программирование TX[1:0] отлично от 00 может нарушить передачу сообщений по шине CAN.

Смещение адреса: 0x0010

Значение сброса: 0х0000 0000



| 31         | 30         | 29         | 28         | 27         | 26         | 25        | 24           | 23   | 22        | 21   | 20            | 19   | 18        | 17        | 16        |
|------------|------------|------------|------------|------------|------------|-----------|--------------|------|-----------|------|---------------|------|-----------|-----------|-----------|
| Рез.       | Рез.       | Рез.       | Рез.       | Рез.       | Рез.       | Рез.      | Рез.         | Рез. | Рез.      | Рез. | Рез.          | Рез. | Рез.      | Рез.      | Рез.      |
|            |            |            |            |            |            |           |              |      |           |      |               |      |           |           |           |
|            |            |            |            |            |            |           |              |      |           |      |               |      |           |           |           |
| 15         | 14         | 13         | 12         | 11         | 10         | 9         | 8            | 7    | 6         | 5    | 4             | 3    | 2         | 1         | 0         |
| 15<br>Pes. | 14<br>Pes. | 13<br>Pes. | 12<br>Pes. | 11<br>Pes. | 10<br>Pes. | 9<br>Pes. | 8<br>Pes. RX | 7    | 6<br>TX[1 |      | 4<br>Pes. LB0 |      | 2<br>Pes. | 1<br>Pes. | 0<br>Рез. |

Биты 31:8 зарезервированы, должны сохраняться на значении сброса.

#### Бит 7 RX: Приемный контакт

Отслеживает фактическое значение контакта FDCANx\_RX

0: Шина CAN является доминирующей (FDCANx\_RX = 0)

1: Шина CAN рецессивная (FDCANx\_RX = 1)

#### Биты 6:5 TX[1:0]: Управление передающим контактом

00: Сброс значения, FDCANx\_TX ТХ управляется ядром CAN, обновляется в конце

Время передачи бита CAN

01: Точку выборки можно контролировать на выводе FDCANx\_TX

10: Доминантный (0) уровень на выводе FDCANx\_TX

11: Рецессивный (1) на выводе FDCANx\_TX

#### Бит 4 LBCK: режим обратной связи

0: Сброс значения, режим обратной связи отключен

1: Включен режим обратной связи (см. Выключение питания (спящий режим))

Биты 3:0 зарезервированы, должны сохраняться на значении сброса.

### 44.4.5 Регистр сторожевого таймера FDCAN RAM (FDCAN\_RWD)

Сторожевой таймер RAM контролирует выход READY RAM сообщений. Доступ к RAM сообщений запускает счетчик сторожевого таймера RAM сообщений со значением, настроенным через битовое поле WDC[7:0] регистра FDCAN\_RWD.

Счетчик перезагружается с помощью WDC[7:0], когда ОЗУ сообщений сигнализирует об успешном завершении, активируя свой выход READY. В случае отсутствия ответа от ОЗУ сообщений до тех пор, пока счетчик не досчитает до 0, счетчик останавливается, и в регистре FDCAN\_IR устанавливается флаг прерывания WDI. Счетчик сторожевого таймера ОЗУ тактируется тактовым сигналом fdcan\_pclk.

Смещение адреса: 0x0014

Значение сброса: 0х0000 0000



Биты 31:16 Зарезервированы, должны сохраняться на значении сброса.

Биты 15:8 WDV[7:0]: значение сторожевого таймера

Фактическое значение счетчика сторожевого таймера ОЗУ сообщений.

1984/2138 RM0440 Версия 8



Биты 7:0 WDC[7:0]: Конфигурация сторожевого таймера

Начальное значение счетчика сторожевого таймера RAM сообщений. При значении сброса 00 счетчик отключается.

Это битовое поле защищено от записи (Р): доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT регистра FDCAN CCCR.

# 44.4.6 Регистр управления FDCAN CC (FDCAN CCCR)

Смещение адреса: 0x0018

Значение сброса: 0х0000 0001

Подробную информацию об установке и очистке отдельных битов см. в разделе Инициализация программного обеспечения

| 31      | 30                                                                       | 29   | 28   | 27   | 26   | 25   | 24   | 23   | 22   | 21   | 20   | 19   | 18   | 17   | 16   |
|---------|--------------------------------------------------------------------------|------|------|------|------|------|------|------|------|------|------|------|------|------|------|
| Рез.    | Рез.                                                                     | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. |
|         |                                                                          |      |      |      |      |      |      |      |      |      |      |      |      |      |      |
| 15      | 14                                                                       | 13   | 12   | 11   | 10   | 9    | 8    | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |
| NISO TX | NISO TXP EFBI PXHD Pes. Pes. BRSE FDOE TEST DAR MON CSR CSA ASM CCE INIT |      |      |      |      |      |      |      |      |      |      |      |      |      |      |
| рв      | рв                                                                       | рв   | рв   |      |      | рв   | рв   | рв   | рв   | рв   | рв   | Г    | рв   | рв   | рв   |

Биты 31:16 Зарезервированы, должны сохраняться на значении сброса.

Бит 15 NISO: работа без ISO.

Если этот бит установлен, FDCAN использует формат кадра CAN FD, как указано в спецификации Bosch CAN FD V1.0.

- 0: Формат кадра CAN FD согласно ISO11898-1
- 1: Формат кадра CAN FD в соответствии со спецификацией Bosch CAN FD V1.0

Бит 14 TXP: включение паузы передачи

Если этот бит установлен, FDCAN делает паузу на два битовых времени CAN перед началом следующей передачи после успешной передачи кадра.

- 0: Отключено
- 1: Включено

Бит 13 EFBI: Фильтрация границ во время интеграции шины

- 0: Фильтрация краев отключена
- 1: Для обнаружения фронта жесткой синхронизации требуются два последовательных доминирующих tq

Бит 12 PXHD: Отключение обработки исключений протокола

- 0: Обработка исключений протокола включена
- 1: Обработка исключений протокола отключена

Биты 11:10 зарезервированы, должны сохраняться на значении сброса.

Бит 9 BRSE: переключение скорости передачи данных FDCAN

- 0: Переключение скорости передачи данных отключено
- 1: Включено переключение скорости передачи данных

Бит 8 FDOE: включение операции FD

- 0: Операция FD отключена
- 1: Операция FD включена

Бит 7 ТЕСТ: включение тестового режима

0: Нормальная работа, FDCAN\_TEST сохраняет значения сброса

1: Тестовый режим, доступ на запись в FDCAN\_TEST включен



Бит 6 DAR: Отключить автоматическую повторную передачу

- 0: Автоматическая повторная передача сообщений, которые не были успешно переданы, включена
- 1: Автоматическая повторная передача отключена

#### Бит 5 MON: Режим мониторинга шины

Этот бит может быть установлен программным обеспечением только при установке ССЕ и INIT. Бит может быть очищен хостом в любое время.

- 0: Режим мониторинга шины отключен
- 1: Режим мониторинга шины включен

### Бит 4 CSR: Запрос на остановку часов

- 0: Остановка часов не запрошена
- 1: Запрошена остановка часов. Когда запрашивается остановка часов, сначала устанавливается INIT, а затем CSA после того, как все ожидающие запросы на передачу завершены и шина CAN простаивает.

### Бит 3 CSA: Подтверждение остановки часов

- 0: Остановка часов не подтверждена
- 1: FDCAN можно перевести в режим пониженного энергопотребления, остановив тактовую частоту APB и тактовую частоту ядра.

#### Бит 2 ASM: режим ограниченной работы ASM

Режим ограниченной работы предназначен для приложений, которые адаптируются к разным скоростям передачи данных САN. Приложение тестирует разные скорости передачи данных и выходит из режима ограниченной работы после получения допустимого кадра. В необязательном режиме ограниченной работы узел может передавать и получать данные и удаленные кадры и подтверждает допустимые кадры, но не отправляет активные кадры ошибок или кадры перегрузки. В случае возникновения ошибки или перегрузки он не отправляет доминирующие биты, а вместо этого ждет возникновения состояния простоя шины, чтобы повторно синхронизировать себя с коммуникацией САN. Счетчики ошибок не увеличиваются. Бит АSM может быть установлен программным обеспечением только при установке ССЕ и INIT. Бит может быть очищен программным обеспечением в любое время.

0: Нормальная работа CAN

1: Активен режим ограниченного использования

### Бит 1 ССЕ: разрешение изменения конфигурации

- 0: ЦП не имеет доступа на запись в защищенные регистры конфигурации.
- 1: ЦП имеет доступ на запись в защищенные регистры конфигурации (пока INIT установлен в FDCAN\_CCCR).

### Бит 0 INIT: Инициализация

- 0: Нормальная работа
- 1: Инициализация начата

Примечани

Из-за механизма синхронизации между двумя доменами часов может возникнуть задержка, пока записанное в INIT значение не будет прочитано обратно. Поэтому программист должен убедиться, что предыдущее записанное в INIT значение было принято, прочитав INIT, прежде чем устанавливать INIT на новое значение.

44.4.7 Номинальная битовая синхронизация FDCAN и регистр предварительного делителя (FDCAN NBTP)

Смещение адреса: 0x001С

Значение сброса: 0х0600 0А03

Этот регистр доступен для записи только в том случае, если биты ССЕ и INIT регистра FDCAN\_CCCR оба установлены. Время бита CAN можно запрограммировать в диапазоне от 4 до 81 × tq. Квант времени CAN можно запрограммировать в диапазоне от 1 до 1024 периодов тактовой частоты ядра

FDCAN: tq = (BRP + 1) × период тактовой частоты FDCAN fdcan\_ker\_ck.



NTSEG1[7:0] — это сумма PROP SEG и PHASE SEG1. NTSEG2[6:0] — это PHASE SEG2.

Следовательно, длина времени бита равна (запрограммированные

значения) × [NTSEG1[7:0] + NTSEG2[6:0] + 3] × tq или (функциональные значения)

× [SYNC SEG + PROP SEG + PHASE SEG1 + PHASE SEG2] × tq.

Время обработки информации (IPT) равно 0, то есть данные для следующего бита доступны на первом фронте тактового импульса после точки выборки.

| 31 | 30          | 29 | 28        | 27 | 26 | 25 | 24 | 23   | 22 | 21 | 20        | 19         | 18 | 17 | 16 |
|----|-------------|----|-----------|----|----|----|----|------|----|----|-----------|------------|----|----|----|
|    |             |    | NSJW[6:0] |    |    |    |    |      |    |    | НБРП[8:0] |            |    |    |    |
| рв | рв          | рв | рв        | рв | рв | рв | рв | рв   | рв | рв | рв        | рв         | рв | рв | рв |
| 15 | 14          | 13 | 12        | 11 | 10 | 9  | 8  | 7    | 6  | 5  | 4         | 3          | 2  | 1  | 0  |
|    | NTSEG1[7:0] |    |           |    |    |    |    | Рез. |    |    | N.        | TSEG2[6:0] |    |    |    |
| рв | рв          | рв | рв        | рв | рв | рв | рв |      | рв | рв | рв        | рв         | рв | рв | рв |

Биты 31:25 NSJW[6:0]: Номинальная ширина перехода (ре)синхронизации

Допустимые значения: от 0 до 127. Фактическая интерпретация этого значения оборудованием такова, что используемое значение
— это запрограммированное значение, увеличенное на единицу.

Это битовое поле защищено от записи (Р): доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT петистра FDCAN CCCR

Биты 24:16 NBRP(8:0): предварительный делитель скорости передачи данных

Значение, на которое делится частота генератора для генерации квантов времени бита. Время бита формируется из кратного этого кванта. Допустимые значения: от 0 до 511. Фактическая интерпретация этого

значения оборудованием такова, что используется значение на единицу больше, чем запрограммированное здесь.

Это битовое поле защищено от записи (Р): доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT регистра FDCAN\_CCCR.

Биты 15:8 NTSEG1[7:0]: Номинальный временной сегмент перед точкой выборки

Допустимые значения: от 0 до 255. Фактическая интерпретация этого значения оборудованием такова, что используется значение на единицу больше запрограммированного.

Это битовое поле защищено от записи (Р): доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT регистра FDCAN\_CCCR.

Бит 7 Зарезервирован, должен сохраняться на значении сброса.

Биты 6:0 NTSEG2[6:0]: Номинальный временной сегмент после точки выборки

Допустимые значения: от 0 до 127. Фактическая интерпретация этого значения оборудованием такова, что используется значение на елиници больше запрограммированного.

Тримечани

При тактовой частоте ядра CAN 48 МГц значение сброса 0x0600 0A03 настраивает FDCAN на скорость передачи данных 3 Мбит/с.



# 44.4.8 Регистр конфигурации счетчика временных меток FDCAN (FDCAN\_TSCC)

Смещение адреса: 0x0020

Значение сброса: 0х0000 0000

| 31   | 30   | 29   | 28   | 27   | 26   | 25   | 24   | 23   | 22   | 21   | 20   | 19   | 18   | 17   | 16   |
|------|------|------|------|------|------|------|------|------|------|------|------|------|------|------|------|
| Рез. |      | TCP[ | 3:0] |      |
|      |      |      |      |      |      |      |      |      |      |      |      | рв   | рв   | рв   | рв   |
| 15   | 14   | 13   | 12   | 11   | 10   | 9    | 8    | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0    |
| Рез. | Pes. | Рез. | Рез. | Pes. | Pes. | Pes. | Pes. | Pes. | Pes. | Рез. | Pes. | Рез. | Pes. | УТС[ | 1:01 |
|      |      |      |      |      |      |      |      |      |      |      |      |      |      |      |      |

Биты 31:20 Зарезервированы, должны сохраняться на значении сброса.

Биты 19:16 TCP[3:0]: Предделитель счетчика временных меток

Настраивает единицу времени счетчиков меток времени и тайм-аутов в кратных значениях времени передачи бита CAN [1 16].

Фактическая интерпретация этого значения аппаратным обеспечением такова, что используется значение на единицу больше,

В режиме CAN FD внутренний счетчик временных меток TCP не обеспечивает постоянную временную базу из-за разного времени передачи битов CAN между фазой арбитража и фазой данных. Таким образом, CAN FD требует внешнего счетчика для генерации временных меток (TSS[1:0] = 10).

Это битовое поле защищено от записи (Р): доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT регистра FDCAN\_CCCR.

Биты 15:2 зарезервированы, должны сохраняться на значении сброса.

Биты 1:0 TSS[1:0]: Выбор временной метки

- 00: Значение счетчика временной метки всегда 0х0000
- 01: Значение счетчика временных меток увеличивается в соответствии с ТСР
- 10: Внешний счетчик временных меток из значения TIM3 (tim3\_cnt[0:15])
- 11: То же, что и 00.

Эти биты защищены от записи (Р): доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT регистра FDCAN\_CCCR.

# 44.4.9 Регистр значения счетчика временных меток FDCAN (FDCAN\_TSCV)

Смещение адреса: 0x0024

Значение сброса: 0х0000 0000

| 31   | 30   | 29      | 28     | 27   | 26      | 25     | 24    | 23      | 22        | 21        | 20     | 19   | 18   | 17   | 16   |
|------|------|---------|--------|------|---------|--------|-------|---------|-----------|-----------|--------|------|------|------|------|
| Рез. | Рез. | Рез.    | Рез.   | Рез. | Рез.    | Рез.   | Рез.  | Рез.    | Рез.      | Рез.      | Рез.   | Рез. | Рез. | Рез. | Рез. |
|      |      |         |        |      |         |        |       |         |           |           |        |      |      |      |      |
| 15   | 14   | 13      | 12     | 11   | 10      | 9      | 8     | 7       | 6         | 5         | 4      | 3    | 2    | 1    | 0    |
|      |      |         |        |      |         |        | TCK[1 | 15:0]   |           |           |        |      |      |      |      |
| rc_w | rc_w | rc w rc | w rc_w |      | rc_w rc | w rc w |       | rc w rc | w rc w rc | w rc_w rc | w rc w |      |      |      | rc_w |

Биты 31:16 Зарезервированы, должны сохраняться на значении сброса.



### Биты 15:0 TSC[15:0]: Счетчик временных меток

Значение счетчика внутренних/внешних временных меток фиксируется в начале кадра (как Rx, так и Tx). Когда TSS[1:0] = 01 в FDCAN\_TSCC, счетчик временных меток увеличивается на кратные времена бита CAN [116] в зависимости от конфигурации TCP[3:0] в FDCAN\_TSCC. Цикл устанавливает флаг прерывания TSW в FDCAN\_IR. Доступ к записи кбрасывает счетчик на 0.

Когда TSS[1:0] = 10, TSC[15:0] отражает значение счетчика внешней временной метки. Доступ на запись не

Примечание

Циклический переход — это изменение значения счетчика временных меток с не-0 на 0, которое не вызвано доступом к записи в FDCAN TSCV.

### 44.4.10 Регистр конфигурации счетчика тайм-аута FDCAN (FDCAN\_TOCC)

Смещение адреса: 0x0028

Значение сброса: 0xFFFF 0000

| 31   | 30   | 29   | 28   | 27   | 26   | 25   | 24   | 23    | 22   | 21   | 20   | 19   | 18      | 17       | 16   |
|------|------|------|------|------|------|------|------|-------|------|------|------|------|---------|----------|------|
|      |      |      |      |      |      |      | топ  | 15:0] |      |      |      |      | _       |          |      |
| рв    | рв   | рв   | рв   | рв   | рв      | рв       | рв   |
| 15   | 14   | 13   | 12   | 11   | 10   | 9    | 8    | 7     | 6    | 5    | 4    | 3    | 2       | 1        | 0    |
| Рез.  | Рез. | Рез. | Рез. | Рез. | None en | name(14) | ETOC |
|      |      |      |      |      |      |      |      |       |      |      |      |      | рв      | рв       | рв   |

### Биты 31:16 ТОР[15:0]: Период ожидания

Начальное значение счетчика тайм-аута (обратный счетчик). Настраивает период тайм-аута.

Биты 15:3 Зарезервированы, должны сохраняться на значении сброса.

### Биты 2:1 TOS[1:0]: Выбор тайм-аута

При работе в непрерывном режиме запись в FDCAN\_TOCV предварительно устанавливает счетчик на значение, настроенное TOP(15:0) в FDCAN\_TOCC, и продолжает обратный отсчет. Когда счетчик тайм-аута управляется одним из FIFO, пустой FIFO предварительно устанавливает счетчик на значение, настроенное TOP(15:0). Обратный отсчет начинается, когда сохраняется первый элемент FIFO.

- 00: Непрерывная работа
- 01: Тайм-аут, контролируемый FIFO события Тх
- 10: Тайм-аут, контролируемый Rx FIFO 0
- 11: Тайм-аут, контролируемый Rx FIFO 1

Это битовое поле защищено от записи (P), доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT регистра FDCAN\_CCCR.

Бит 0 ЕТОС: включение счетчика тайм-аута

- 0: Счетчик времени ожидания отключен
- 1: Счетчик времени ожидания включен

Этот бит защищен от записи (P), доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT perucтpa FDCAN\_CCCR.

Более подробную информацию см. в разделе Счетчик времени ожидания



# 44.4.11 Регистр значения счетчика тайм-аута FDCAN (FDCAN\_TOCV)

Смещение адреса: 0x002C

Значение сброса: 0x0000 FFFF

| 31   | 30   | 29       | 28    | 27   | 26      | 25    | 24      | 23        | 22      | 21        | 20    | 19   | 18   | 17   | 16   |
|------|------|----------|-------|------|---------|-------|---------|-----------|---------|-----------|-------|------|------|------|------|
| Рез. | Рез. | Рез.     | Рез.  | Рез. | Рез.    | Рез.  | Рез.    | Рез.      | Рез.    | Рез.      | Рез.  | Рез. | Рез. | Рез. | Рез. |
|      |      |          |       |      |         |       |         |           |         |           |       |      |      |      |      |
| 15   | 14   | 13       | 12    | 11   | 10      | 9     | 8       | 7         | 6       | 5         | 4     | 3    | 2    | 1    | 0    |
|      |      |          |       |      |         |       | Оглавле | ние[15:0] |         |           |       |      |      |      |      |
| rc_w | rc_w | rc_w rc_ | wrc w |      | rc w rc | wrc w |         | rc w rc   | wrc wrc | w rc w rc | wrc w |      |      |      | rc_w |

Биты 31:16 Зарезервированы, должны сохраняться на значении сброса

Биты 15:0 ТОС[15:0]: Счетчик времени ожидания

Счетчик тайм-аута уменьшается на кратные времена бита CAN [1 16] в зависимости от конфигурации битового пола TCP[3:0] регистра FDCAN\_TSCC. При уменьшении до 0 устанавливается флаг прерывания ТОО в FDCAN\_IR и счетчик тайм-аута останавливается. Условия запуска и сброса/перезапуска настраиваются через TOS[1:0] в FDCAN TOCC.

# 44.4.12 Регистр счетчика ошибок FDCAN (FDCAN\_ECR)

Смещение адреса: 0x0040

Значение сброса: 0х0000 0000

| 31   | 30          | 29   | 28   | 27   | 26   | 25   | 24   | 23   | 22   | 21   | 20   | 19    | 18   | 17   | 16   |
|------|-------------|------|------|------|------|------|------|------|------|------|------|-------|------|------|------|
| Рез. | Рез.        | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. |      |      |      | кэл  | [7:0] |      |      |      |
|      |             |      |      |      |      |      |      | rc_r | rc_r | rc_r | rc_r | rc_r  | rc_r | rc_r | rc_r |
| 15   | 14          | 13   | 12   | 11   | 10   | 9    | 8    | 7    | 6    | 5    | 4    | 3     | 2    | 1    | 0    |
| РΠ   | ЗАПИСЬ[6:0] |      |      |      |      |      |      |      |      |      | ТЭК[ | 7:0]  |      |      |      |
| г    | г           | г    | г    | г    | г    | г    | г    | г    | г    | г    | Г    | г     | г    | г    | г    |

Биты 31:24 зарезервированы, должны сохраняться на значении сброса.

Биты 23:16 CEL[7:0]: регистрация ошибок CAN

Счетчик увеличивается каждый раз, когда ошибка протокола CAN приводит к увеличению счетчика ошибок передачи или счетчика ошибок приема. Он сбрасывается путем доступа на чтение к CELT-01.

Счетчик останавливается на 0xFF; следующее увеличение TEC[7:0] или REC[6:0] устанавливает флаг прерывания ELO в FDCAN IR.

Тип доступа — rc\_r: очищается при чтении.

Бит 15 RP: Пассивная ошибка приема

0: Счетчик ошибок приема ниже пассивного уровня ошибок 128.

1: Счетчик ошибок приема достиг пассивного уровня ошибки 128.

Биты 14:8 REC[6:0]: Счетчик ошибок приема

Фактическое состояние счетчика ошибок приема, значения от 0 до 127.

Биты 7:0 ТЕС[7:0]: Счетчик ошибок передачи

Фактическое состояние счетчика ошибок передачи, значения от 0 до 255.

Eсли бит ASM FDCAN\_CCCR установлен, контроллер протокола CAN не увеличивает ТЕС и REC при обнаружении ошибки протокола CAN, но CEL[7:0] по-прежнему увеличивается.



# 44.4.13 Регистр состояния протокола FDCAN (FDCAN\_PSR)

Смещение адреса: 0x0044

Значение сброса: 0х0000 0707

| 31      | 30        | 29      | 28   | 27   | 26   | 25              | 24   | 23   | 22 | 21 | 20     | 19        | 18 | 17       | 16 |
|---------|-----------|---------|------|------|------|-----------------|------|------|----|----|--------|-----------|----|----------|----|
| Рез.    | Рез.      | Рез.    | Рез. | Рез. | Рез. | Рез.            | Рез. | Рез. |    |    | -      | TDCV[6:0] |    |          |    |
|         |           |         |      |      |      |                 |      |      | г  | Г  | Г      | Г         | г  | г        | г  |
| 15      | 14        | 13      | 12   | 11   | 10   | 9               | 8    | 7    | 6  | 5  | 4      | 3         | 2  | 1        | 0  |
| Рез. РХ | E REDL RB | RS RESI |      |      |      | ДЛЕК[2:0] БО ЭЕ |      |      | EP |    | ДЕЙСТІ | ВИЕ[1:0]  |    | ЛЭК[2:0] |    |
|         | rc_r      | rc_r    | rc_r | rc_r | рс   | pc              | рс   | г    | Г  | Г  | г      | Г         | pc | pc       | pc |

Биты 31:23 Зарезервированы, должны сохраняться на значении сброса.

### Биты 22:16 TDCV[6:0]: Значение компенсации задержки передатчика

Положение вторичной точки выборки, определяемое суммой измеренной задержки от FDCAN\_TX до FDCAN\_TX и TDCO(6:0) в FDCAN\_TDCR. Положение SSP в фазе данных представляет собой число минимальных временных квантов (mtq) между началом переданного бита и вторичной точкой выборки. Допустимые значения: от 0 до 127 × mtq.

Бит 15 Зарезервирован, должен сохраняться на значении сброса.

#### Бит 14 PXE: событие исключения протокола

- 0: Событие исключения протокола не произошло с момента последнего доступа для чтения
- 1: Произошло событие исключения протокола

#### Бит 13 REDL: получено сообщение FDCAN

Этот бит устанавливается независимо от фильтрации приема.

0: Поскольку этот бит был очищен ЦП, сообщение FDCAN не было получено.

1: Получено сообщение в формате FDCAN с установленным флагом EDL.

Тип доступа — rc\_r: очищается при чтении.

### Бит 12 RBRS: флаг BRS последнего полученного сообщения FDCAN

Этот бит устанавливается вместе с REDL, независимо от фильтрации приема.

0: Последнее полученное сообщение FDCAN не имело установленного флага BRS.

1: В последнем полученном сообщении FDCAN был установлен флаг BRS.

Тип доступа — rc\_r: очищается при чтении.

### Бит 11 RESI: флаг ESI последнего полученного сообщения FDCAN

Этот бит устанавливается вместе с REDL, независимо от фильтрации приема.

0: В последнем полученном сообщении FDCAN не был установлен флаг ESI.

1: В последнем полученном сообщении FDCAN был установлен флаг ESI.

Тип доступа — rc\_r: очищается при чтении.

### Биты 10:8 DLEC[2:0]: Код последней ошибки данных

Тип последней ошибки, которая произошла в фазе данных кадра формата FDCAN с установленным флагом BRS. Кодирование такое же, как для LEC[2:0]. Это поле очищается, когда кадр формата FDCAN с установленным флагом BRS был передан (прием или передача) без ошибок.

Тип доступа — rs: установлен на чтение.

### Бит 7 ВО: Состояние отключения шины

- 0: FDCAN не находится в состоянии отключения шины.
- 1: FDCAN находится в состоянии отключения шины



### Бит 6 EW: Статус предупреждения

- 0: Оба счетчика ошибок ниже предела предупреждения об ошибке 96.
- 1: По крайней мере один из счетчиков ошибок достиг предела предупреждения об ошибке 96.

#### Бит 5 ЕР: Пассивная ошибка

- 0: FDCAN находится в состоянии ошибки-активности. Обычно он участвует в коммуникации шины и отправляет активный флаг ошибки при обнаружении ошибки.
- 1: FDCAN находится в состоянии пассивной ошибки.

### Биты 4:3 АСТГ1:01: Активность

Контролирует состояние САN-связи модуля.

- 00: Синхронизация: узел синхронизируется по САN-связи.
- 01: Бездействие: узел не является ни приемником, ни передатчиком.
- 10: Приемник: узел работает как приемник.
- 11: Передатчик: узел работает как передатчик.

#### Биты 2:0 LEC[2:0]: Последний код ошибки

- LEC[2:0] указывает тип последней ошибки, произошедшей на шине CAN. Это битовое поле очищается, когда сообщение было передано (прием или передача) без ошибок.
- 000: Ошибок не возникло, поскольку LEC[2:0] был очищен в результате успешного приема или передачи.
- 001: Ошибка заполнения. В части полученного сообщения, где это не допускается, обнаружено более пяти одинаковых битов в последовательности.
- 010: Ошибка формы. Часть фиксированного формата полученного кадра имеет неправильный формат.
- 011: Ошибка подтверждения. Сообщение, переданное FDCAN, не было подтверждено другим узлом.
- 100: Ошибка бита 1. Во время передачи сообщения (за исключением поля арбитража) устройство хотело отправить рецессивный уровень (бит логического значения 1), но контролируемое значение шины было доминиюхощим.
- 101: Ошибка бита 0. Во время передачи сообщения (или бита подтверждения, или флага активной ошибки, или флага перегрузки) устройство хотело отправить доминантный уровень (логическое значение бита данных или идентификатора 0), но контролируемое значение шины было рецессивным. Во время восстановления шины отключается этот статус устанавливается каждый раз, когда отслеживается последовательность из 11 рецессивных битов. Это позволяет ЦП контролировать ход последовательности восстановления шины отключается (указывая, что шина не застряла на доминантном уровне или постоянно нарушена).
- 110: Ошибка CRC. Контрольная сумма CRC полученного сообщения была неверной. CRC входящего сообщения не совпадает с CRC, рассчитанным из полученных данных.
- 111: Никаких изменений. Любой доступ на чтение к регистру состояния протокола повторно инициализирует LEC[2:0] до 7. Если LEC[2:0] показывает значение 7, это значит, что с момента последнего доступа ЦП к регистру состояния протокола не было обнаружено никаких событий шины CAN.

Тип доступа — rs: установлен на чтение.

Примечании

Когда кадр в формате FDCAN достигает фазы данных с установленным флагом BRS, следующее событие CAN (ошибка или допустимый кадр) отображается в DLEC[2:0] вместо LEC[2:0]. Ошибка в фиксированном бите заполнения последовательности FDCAN CRC отображается как ошибка формы, а не как ошибка заполнения.

Последовательность восстановления шины (см. спецификацию CAN версии 2.0 или ISO11898-1) не может быть сокращена путем установки или очистки бита INIT регистра FDCAN\_CCCR. Если устройство входит в состояние отключения шины, оно устанавливает свой собственный бит INIT, останавливая все действия шины. После того, как INIT был очищен ЦП, устройство ожидает 129 случаев простоя шины (129 × 11 последовательных рецессивных битов) перед возобновлением нормальной работы. В конце последовательности восстановления шины счетчики управления ошибками сбрасываются. Во время ожидания после очистки INIT, каждый раз, когда отслеживается последовательность из 11 рецессивных битов, код ошибки bit0 записывается в LEC[2:0] регистра FDCAN\_PSR, позволяя ЦП проверить, находится ли шина CAN в состояни



RM0440

застрял на доминирующем уровне или постоянно находится в состоянии нарушения, а также для контроля последовательности восстановления шины. Для подсчета этих последовательностей используется битовое поле REC[6:0] регистра FDCAN\_ECR.

### 44.4.14 Регистр компенсации задержки передатчика FDCAN (FDCAN TDCR)

Смещение адреса: 0x0048

Значение сброса: 0х0000 0000

| 31   | 30        | 29   | 28   | 27   | 26   | 25   | 24   | 23   | 22   | 21   | 20   | 19        | 18   | 17   | 16   |
|------|-----------|------|------|------|------|------|------|------|------|------|------|-----------|------|------|------|
| Рез. | Рез.      | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. | Рез.      | Рез. | Рез. | Рез. |
|      |           |      |      |      |      |      |      |      |      |      |      |           |      |      |      |
| 15   | 14        | 13   | 12   | 11   | 10   | 9    | 8    | 7    | 6    | 5    | 4    | 3         | 2    | 1    | 0    |
| Рез. | ТДКО[6:0] |      |      |      |      |      |      | Рез. |      |      |      | ТДКФ[6:0] |      |      |      |
|      | рв        | рв   | рв   | рв   | рв   | рв   | рв   |      | рв   | рв   | рв   | рв        | рв   | рв   | рв   |

Биты 31:15 Зарезервированы, должны сохраняться на значении сброса.

Биты 14:8 TDCO[6:0]: Смещение компенсации задержки передатчика

Значение смещения, определяющее расстояние между измеренной задержкой от FDCAN\_TX до FDCAN\_RX и вторичной

точкой выборки. Допустимые значения: от 0 до 127 × mtq.

Это битовое поле защищено от записи (P), что означает, что доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT регистра FDCAN CCCR.

Бит 7 Зарезервирован, должен сохраняться на значении сброса.

Биты 6:0 TDCF[6:0]: Длина окна фильтра компенсации задержки передатчика

Определяет минимальное значение для позиции SSP, доминирующие фронты на FDCAN\_RX, которые привели бы к более ранней позиции SSP, игнорируются при измерениях задержки передатчика.

Это битовое поле защищено от записи (P), что означает, что доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT регистра FDCAN\_CCCR.

# 44.4.15 Регистр прерываний FDCAN (FDCAN\_IR)

Флаги устанавливаются при обнаружении одного из перечисленных условий (чувствительные к фронту). Флаги остаются установленными до тех пор, пока хост не сбросит их. Флаг сбрасывается путем записи 1 в соответствующую битовую позицию.

Запись 0 не имеет никакого эффекта. Жесткий сброс очищает регистр. Конфигурация FDCAN\_IE управляет тем, генерируется ли прерывание. Конфигурация FDCAN\_ILS управляет тем, на какой линии прерывания сигнализируется прерывание.

Смещение адреса: 0x0050

Значение сброса: 0х0000 0000

| 31          | 30   | 29   | 28   | 27              | 26   | 25   | 24      | 23        | 22        | 21        | 20       | 19         | 18 | 17 | 16  |
|-------------|------|------|------|-----------------|------|------|---------|-----------|-----------|-----------|----------|------------|----|----|-----|
| Рез.        | Рез. | Рез. | Рез. | Рез.            | Рез. | Рез. | Pes. AR | A PED PEA | WDI BO    | W EP      |          |            |    |    | эло |
|             |      |      |      |                 |      |      |         | rc_w1 rc  | _w1 rc_w1 | rc_w1 rc_ | w1 rc_w1 | rc_w1 rc_v | v1 |    |     |
|             |      |      |      |                 |      |      |         |           |           |           |          |            |    |    |     |
| 15          | 14   | 13   | 12   | 11              | 10   | 9    | 8       | 7         | 6         | 5         | 4        | 3          | 2  | 1  | 0   |
| 15<br>TOO M |      |      |      | 11<br>CF TC HPI |      | —    |         | 7<br>FON  | 6         | 5         | 4        | 3          | 2  | 1  | 0   |

Биты 31:24 зарезервированы, должны сохраняться на значении сброса.



### Бит 23 ARA: Доступ к зарезервированному адресу

- 0: Доступ к зарезервированному адресу не осуществлен
- 1: Произошел доступ к зарезервированному адресу

### Бит 22 PED: Ошибка протокола в фазе данных (используется время бита данных)

- 0: Нет ошибок протокола в фазе ланных
- 1: Обнаружена ошибка протокола в фазе данных (DLEC[2:0] отличается от 0 и 7 в FDCAN\_PSR)

#### Бит 21 РЕА: Ошибка протокола на этапе арбитража (используется номинальное время бита)

- 0: Нет ошибок протокола на этапе арбитража
- 1: Обнаружена ошибка протокола на этапе арбитража (LEC[2:0] отличается от 0 и 7 в
- FDCAN\_PSR)

### Бит 20 WDI: прерывание сторожевого таймера

- 0: Событие сторожевого таймера ОЗУ сообщений не произошло
- 1: Событие сторожевого таймера ОЗУ сообщения из-за отсутствия READY

### Бит 19 ВО: Состояние отключения шины

- 0: Статус отключения автобуса не изменился
- 1: Изменен статус автобуса-выход

### Бит 18 EW: Статус предупреждения

- 0: Статус предупреждения об ошибке не изменился
- 1: Статус предупреждения об ошибке изменен

#### Бит 17 ЕР: Пассивная ошибка

- 0: Статус пассивной ошибки не изменился
- 1: Изменен статус «Ошибка-пассивный»

### Бит 16 ELO: Ошибка переполнения журнала

- 0: Счетчик регистрации ошибок CAN не переполнился.
- 1: Произошло переполнение счетчика ошибок регистрации САХ.

### Бит 15 ТОО: Истекло время ожидания

- 0: Без тайм-аута
- 1: Истекло время ожидания

### Бит 14 MRAF: Ошибка доступа к ОЗУ сообщения

Флаг устанавливается, когда обработчик Rx:

 - не завершил приемную фильтрацию или хранение принятого сообщения, пока не получено поле арбитража следующего сообщения. В этом случае приемная фильтрация или хранение сообщения прерывается, и обработчик Ях начинает обработку следующего сообщения. - не смог записать сообщение в ОЗУ сообщений. В этом случае хранение сообщений

### прервано.

В обоих случаях индекс FIFO put не обновляется. Частично сохраненное сообщение перезаписывается, когда следующее сообщение сохраняется в этом месте.

Флат также устанавливается, когда обработчик Тх не смог вовремя прочитать сообщение из ОЗУ сообщений. В этом случае передача сообщения прерывается. В случае сбоя доступа обработчика Тх FDCAN переключается в режим ограниченной работы (см. Режим ограниченной работы). Чтобы выйти из режима ограниченной работы, центральный процессор должен очистить ASM регистра FDCAN CCCR.

- 0: Нет сообщения об ошибке доступа к ОЗУ
- 1: Произошла ошибка доступа к ОЗУ сообщения



Бит 13 TSW: циклическое изменение временной метки

0: Нет циклического счётчика временных меток

1: Счетчик временных меток переключился

Бит 12 TEFL: потеря элемента FIFO события Tx

0: Нет события Тх, элемент FIFO потерян

1: Потерян элемент FIFO события Тх

Бит 11 TEEE: Событие Ту EIEO заполнено

0: Событие Tx FIFO не заполнено

1: Событие Тх FIFO заполнено

Бит 10 TEFN: новая запись в FIFO события Тх 0:

FIFO события Тх не изменился 1:

Обработчик Tx записал элемент FIFO события Tx.

Бит 9 TFE: Tx FIFO пуст

0: Tx FIFO непустой

1: Tx FIFO пуст

Бит 8 TCF: Отмена передачи завершена

0: Отмена передачи не завершена

1: Отмена передачи завершена

Бит 7 ТС: Передача завершена

0: Передача не завершена

1: Передача завершена

Бит 6 НРМ: Высокоприоритетное сообщение

0: Не получено ни одного сообщения с высоким приоритетом

1: Получено сообщение с высоким приоритетом

Бит 5 RF1L: сообщение Rx FIFO 1 потеряно

0: Нет сообщения Rx FIFO 1 потеряно

1: Rx FIFO 1 сообщение потеряно

Бит 4 RF1F: Rx FIFO 1 заполнен

0: Rx FIFO 1 не заполнен

1: Rx FIFO 1 заполнен

Бит 3 RF1N: Rx FIFO 1 новое сообщение

0: Новое сообщение не записано в Rx FIFO 1

1: Новое сообщение записано в Rx FIFO 1

Бит 2 RF0L: сообщение Rx FIFO 0 потеряно

0: Нет сообщения Rx FIFO 0 потеряно

1: Сообщение Rx FIFO 0 потеряно

Бит 1 RF0F: Rx FIFO 0 заполнен

0: Rx FIFO 0 не заполнен

1: Rx FIFO 0 заполнен

Бит 0 RF0N: Rx FIFO 0 новое сообщение

0: Новое сообщение не записано в Rx FIFO 0

1: Новое сообщение записано в Rx FIFO 0



# 44.4.16 Регистр разрешения прерываний FDCAN (FDCAN\_IE)

Настройки в регистре разрешения прерываний определяют, какие изменения состояния в регистре прерываний передаются по линии прерывания.

Смещение адреса: 0x0054

Значение сброса: 0х0000 0000

| 31      | 30       | 29   | 28   | 27   | 26   | 25   | 24      | 23        | 22       | 21        | 20      | 19 | 18 | 17 | 16 |
|---------|----------|------|------|------|------|------|---------|-----------|----------|-----------|---------|----|----|----|----|
| Рез.    | Рез.     | Рез. | Рез. | Рез. | Рез. | Рез. | Pes. AR | AE PEDE P | EAE WDIE | BOE EWE I | PE ELOE |    |    |    |    |
|         |          |      |      |      |      |      |         | рв        | рв       | рв        | рв      | рв | рв | рв | рв |
| 15      | 14       | 13   | 12   | 11   | 10   | 9    | 8       | 7         | 6        | 5         | 4       | 3  | 2  | 1  | 0  |
|         |          |      |      |      |      | -    |         | ,         | •        |           |         | -  | -  |    |    |
| TooE MR | AFE TSWE |      |      |      |      |      |         | RFOLE RFO |          |           | -       | _  |    |    |    |

Биты 31:24 зарезервированы, должны сохраняться на значении сброса.

Бит 23 ARAE: разрешение доступа к зарезервированному адресу

Бит 22 PEDE: Ошибка протокола при включении фазы данных

Бит 21 РЕАЕ: Ошибка протокола при включении фазы арбитража

Бит 20 WDIE: включение прерывания сторожевого таймера

0: Прерывание отключено

1: Прерывание включено

Бит 19 BOE: статус отключения шины

0: Прерывание отключено

1: Прерывание включено

Бит 18 EWE: Разрешение прерывания статуса предупреждения

0: Прерывание отключено

1: Прерывание включено

Бит 17 ЕРЕ: Ошибка разрешения пассивного прерывания

0: Прерывание отключено

1: Прерывание включено

Бит 16 ELOE: разрешение прерывания переполнения журнала ошибок

0: Прерывание отключено

1: Прерывание включено

Бит 15 ТООЕ: Прерывание произошло по тайм-ауту, разрешение

0: Прерывание отключено

1: Прерывание включено

Бит 14 MRAFE: Разрешение прерывания при сбое доступа к ОЗУ сообщения

0: Прерывание отключено

1: Прерывание включено

Бит 13 TSWE: включение прерывания по циклу отметки времени

0: Прерывание отключено

1: Прерывание включено

Бит 12 TEFLE: событие Тх FIFO потеря элемента прерывания разрешение

0: Прерывание отключено

1: Прерывание включено

577

Бит 11 TEFFE: разрешение полного прерывания FIFO события Тх

- 0: Прерывание отключено
- 1: Прерывание включено

Бит 10 TEFNE: разрешение прерывания новой записи события Тх FIFO

- 0: Прерывание отключено
- 1: Прерывание включено

Бит 9 TFEE: разрешение прерывания пустого буфера FIFO Tx

- 0: Прерывание отключено
- 1: Прерывание включено

Бит 8 TCFE: Разрешение прерывания по завершении отмены передачи

- 0: Прерывание отключено
- 1: Прерывание включено

Бит 7 ТСЕ: разрешение прерывания завершения передачи

- 0: Прерывание отключено
- 1: Прерывание включено

Бит 6 НРМЕ: разрешение прерывания высокоприоритетного сообщения

- 0: Прерывание отключено
- 1: Прерывание включено

Бит 5 RF1LE: разрешение прерывания при потере сообщения Rx FIFO 1

- 0: Прерывание отключено
- 1: Прерывание включено

Бит 4 RF1FE: Rx FIFO 1 полное разрешение прерываний

- 0: Прерывание отключено
- 1: Прерывание включено

Бит 3 RF1NE: разрешение прерывания нового сообщения Rx FIFO 1

- 0: Прерывание отключено
- 1: Прерывание включено

Бит 2 RF0LE: разрешение прерывания при потере сообщения Rx FIFO 0

- 0: Прерывание отключено
- 1: Прерывание включено

Бит 1 RF0FE: Rx FIFO 0 полное разрешение прерываний

- 0: Прерывание отключено
- 1: Прерывание включено

Бит 0 RF0NE: разрешение прерывания нового сообщения Rx FIFO 0

- 0: Прерывание отключено
- 1: Прерывание включено



# 44.4.17 Регистр выбора линии прерывания FDCAN (FDCAN\_ILS)

Этот регистр назначает прерывание, сгенерированное определенной группой флагов прерывания из регистра прерывания, одной из двух линий прерывания модуля. Для генерации прерывания соответствующая линия прерывания должна быть включена через бит EINT0 и EINT1 регистра FDCAN ILE.

Смещение адреса: 0x0058

Значение сброса: 0х0000 0000

| 31   | 30   | 29   | 28   | 27   | 26   | 25   | 24   | 23      | 22        | 21       | 20       | 19   | 18   | 17           | 16           |
|------|------|------|------|------|------|------|------|---------|-----------|----------|----------|------|------|--------------|--------------|
| Рез.    | Рез.      | Рез.     | Рез.     | Рез. | Рез. | Рез.         | Рез.         |
|      |      |      |      |      |      |      |      |         |           |          |          |      |      |              |              |
| 15   | 14   | 13   | 12   | 11   | 10   | 9    | 8    | 7       | 6         | 5        | 4        | 3    | 2    | 1            | 0            |
| Pes. | Pes. | Рез. ПЕ | РР БЕРР Р | A3HOE TE | ERR SMS0 |      |      | РКСФИФ<br>О1 | РКСФИФ<br>ОО |
|      |      |      |      |      |      |      |      |         | рв        | рв       | рв       | рв   | рв   | рв           | рв           |

Биты 31:7 зарезервированы, должны сохраняться на значении сброса.

Бит 6 PERR: Ошибка протокола, группирующая следующее прерывание

ARAL: Доступ к зарезервированной адресной строке

PEDL: Ошибка протокола в фазовой линии данных

PEAL: Ошибка протокола в строке фазы арбитража

WDIL: линия прерывания сторожевого таймера

BOL: статус автобуса выключен

EWL: линия прерывания состояния предупреждения

Бит 5 BERR: Ошибка бита и строки, группирующая следующее прерывание

Ошибка EPL пассивная линия прерывания

ELOL: Ошибка регистрации переполнения линии прерывания

Бит 4 MISC: Перегруппировка прерываний следующего прерывания

MRAFL: линия прерывания ошибки доступа к ОЗУ сообщения

TSWL: строка прерывания циклической метки времени

Бит 3 TFERR: Tx FIFO ERROR группировка следующего прерывания

TEFLL: элемент FIFO события Тх потерял линию прерывания

TEFFL: Tx event FIFO полная линия прерывания

TEFNL: линия прерывания новой записи события Тх FIFO

TFEL: пустая линия прерывания Тх FIFO

Бит 2 SMSG: Бит сообщения о состоянии, группирующий следующее прерывание

TCFL: линия прерывания завершения отмены передачи

TCL: линия прерывания завершения передачи

HPML: линия прерывания высокоприоритетного сообщения

Бит 1 RXFIFO1: бит RX FIFO, группирующий следующее прерывание

RF1LL: Rx FIFO 1 сообщение потеряно линия прерывания

RF1FL: Rx FIFO 1 полная линия прерывания

RF1NL: Rx FIFO 1 линия прерывания нового сообщения



Бит 0 RXFIFO0: бит RX FIFO, группирующий следующее прерывание

RFOLL: Rx FIFO 0 сообщение потеряно линия прерывания

RF0FL: Rx FIFO 0 полная линия прерывания

RFONL: Rx FIFO 0 новая линия прерывания сообщения

# 44.4.18 Регистр разрешения линии прерывания FDCAN (FDCAN ILE)

Каждую из двух линий прерывания ЦП можно включить/отключить отдельно, запрограммировав биты FINT0 и FINT1.

Смещение адреса: 0x005С

Значение сброса: 0х0000 0000

| 31   | 30   | 29   | 28   | 27   | 26   | 25   | 24   | 23   | 22   | 21   | 20   | 19   | 18       | 17        | 16   |
|------|------|------|------|------|------|------|------|------|------|------|------|------|----------|-----------|------|
| Рез.     | Рез.      | Рез. |
|      |      |      |      |      |      |      |      |      |      |      |      |      |          |           |      |
| 15   | 14   | 13   | 12   | 11   | 10   | 9    | 8    | 7    | 6    | 5    | 4    | 3    | 2        | 1         | 0    |
| Рез. | Pes. EII | NT1 EINT0 |      |
|      |      |      |      |      |      |      |      |      |      |      |      |      |          | рв        | рв   |

Биты 31:2 зарезервированы, должны сохраняться на значении сброса.

Бит 1 EINT1: Включить линию прерывания 1

- 0: Линия прерывания fdcan\_intr0\_it отключена
- 1: Линия прерывания fdcan\_intr0\_it включена

Бит 0 EINT0: Включить линию прерывания 0

- 0: Линия прерывания fdcan\_intr1\_it отключена
- 1: Линия прерывания fdcan\_intr1\_it включена

# 44.4.19 Регистр конфигурации глобального фильтра FDCAN (FDCAN RXGFC)

Глобальные настройки фильтрации идентификаторов сообщений. Глобальная конфигурация фильтра управляет путем фильтрации для стандартных и расширенных сообщений, как описано на рисунке 670 и рисунке 671.

Смещение адреса: 0x0080

Значение сброса: 0х0000 0000

| 31   | 30   | 29   | 28   | 27   | 26      | 25      | 24   | 23   | 22   | 21   | 20    | 19   | 18         | 17   | 16 |
|------|------|------|------|------|---------|---------|------|------|------|------|-------|------|------------|------|----|
| Рез. | Рез. | Рез. | Рез. |      | ЛФБ     | [3:0]   |      | Рез. | Рез. | Рез. |       |      | ЛСС[4:0]   |      |    |
|      |      |      |      | рв   | рв      | рв      | рв   |      |      |      | рв    | рв   | рв         | рв   | рв |
| 15   | 14   | 13   | 12   | 11   | 10      | 9       | 8    | 7    | 6    | 5    | 4     | 3    | 2          | 1    | 0  |
| Рез. | Рез. | Рез. | Рез. | Рез. | Рез. F0 | ом ғ10м | Рез. |      | Рез. | АНФО | [1:0] | ANFE | [1:0] RRFS | RRFE |    |
|      |      |      |      |      |         | рв      | рв   |      |      | рв   | рв    | рв   | рв         | рв   | рв |

Биты 31:28 Зарезервированы, должны сохраняться на значении сброса.



### Биты 27:24 LSE[3:0]: Количество расширенных элементов фильтра в списке

- 0: Нет расширенного фильтра идентификаторов сообщений
- От 1 до 8: Количество элементов фильтра расширенного идентификатора сообщения
- > 8: Значения больше 8 интерпретируются как 8.

Это битовое поле защищено от записи (P), что означает, что доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT регистра FDCAN CCCR.

#### Биты 23:21 зарезервированы, должны сохраняться на значении сброса.

### Биты 20:16 LSS[4:0]: Количество стандартных элементов фильтра в списке

- 0: Нет стандартного фильтра идентификаторов сообщений
- От 1 до 28: Количество стандартных элементов фильтра идентификатора сообщения
- > 28: Значения больше 28 интерпретируются как 28.

Это битовое поле защищено от записи (P), что означает, что доступ к записи битами возможен только в том случае, если установлены оба бита ССЕ и INIT perucтpa FDCAN\_CCCR.

### Биты 15:10 зарезервированы, должны сохраняться на значении сброса.

### Бит 9 F0OM: режим работы FIFO 0 (перезапись или блокировка)

Этот бит защищен от записи (P), что означает, что доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT регистра FDCAN CCCR.

#### Бит 8 F1OM: режим работы FIFO 1 (перезапись или блокировка)

Этот бит защищен от записи (P), что означает, что доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT perucrpa FDCAN\_CCCR.

### Биты 7:6 зарезервированы, должны сохраняться на значении сброса.

### Биты 5:4 ANFS[1:0]: Принимать несоответствующие стандартные кадры

Определяет, как обрабатываются полученные сообщения с 11-битными идентификаторами, которые не соответствуют ни одному элементу списка фильтоов.

- 00: Принять в Rx FIFO 0
- 01: Принять в Rx FIFO 1
- 10: Отклонить
- 11: Отклонить

Это битовое поле защищено от записи (P), что означает, что доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT регистра FDCAN\_CCCR.

# Биты 3:2 ANFE[1:0]: Принимать несоответствующие расширенные кадры

Определяет, как обрабатываются полученные сообщения с 29-битными идентификаторами, которые не соответствуют ни одному элементу списка фильтров.

- 00: Принять в Rx FIFO 0
- 01: Принять в Rx FIFO 1
- 10: Отклонить
- 11: Отклонить

Это битовое поле защищено от записи (P), что означает, что доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT регистра FDCAN\_CCCR.

### Бит 1 RRFS: Отклонить стандартные удаленные кадры

- 0: Фильтровать удаленные кадры с 11-битными стандартными идентификаторами
- 1: Отклонить все удаленные кадры с 11-битными стандартными идентификаторами

Этот бит защищен от записи (P), что означает, что доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT perистpa FDCAN\_CCCR.

Бит 0 RRFE: Отклонить расширенные удаленные кадры

0: Фильтровать удаленные кадры с 29-битными стандартными идентификаторами

1: Отклонить все удаленные кадры с 29-битными стандартными идентификаторами

Этот бит защищен от записи (P), что означает, что доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT регистра

### 44.4.20 Расширенный идентификатор FDCAN и регистр маски (FDCAN\_XIDAM)

Смещение адреса: 0x0084

Значение сброса: 0x1FFF FFFF

| 31   | 30   | 29   | 28 | 27 | 26 | 25 | 24   | 23     | 22         | 21 | 20 | 19 | 18 | 17 | 16 |
|------|------|------|----|----|----|----|------|--------|------------|----|----|----|----|----|----|
| Рез. | Рез. | Рез. |    |    |    |    |      | Э      | идм[28:16] | ]  |    |    |    |    |    |
|      |      |      | рв | рв | рв | рв | рв   | рв     | рв         | рв | рв | рв | рв | рв | рв |
| 15   | 14   | 13   | 12 | 11 | 10 | 9  | 8    | 7      | 6          | 5  | 4  | 3  | 2  | 1  | 0  |
|      |      |      |    |    |    |    | эидм | [15:0] |            |    |    |    |    |    |    |
| рв   | рв   | рв   | рв | рв | рв | рв | рв   | рв     | рв         | рв | рв | рв | рв | рв | рв |

Биты 31:29 Зарезервированы, должны сохраняться на значении сброса.

Биты 28:0 EIDM[28:0]: Расширенная маска идентификатора

для фильтрации приема расширенных кадров расширенная маска ID AND объединяется с идентификатором сообщения принятого кадра. Предназначена для маскировки 29-битных идентификаторов в SAE J1939. При сброшенном значении всех установленных битов маска не активна.

Это битовое поле защищено от записи (P), что означает, что доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT регистра FDCAN\_CCCR.

# 44.4.21 Регистр статуса высокоприоритетного сообщения FDCAN (FDCAN\_HPMS)

Этот регистр обновляется каждый раз, когда элемент фильтра идентификатора сообщения настроен на генерацию приоритетного события. Это может использоваться для мониторинга статуса входящих высокоприоритетных сообщений и для обеспечения быстрого доступа к этим сообщениям.

Смещение адреса: 0х0088

Значение сброса: 0х0000 0000

| 31       | 30   | 29   | 28   | 27   | 26        | 25   | 24   | 23   | 22    | 21   | 20   | 19   | 18   | 17         | 16   |
|----------|------|------|------|------|-----------|------|------|------|-------|------|------|------|------|------------|------|
| Рез.     | Рез. | Рез. | Рез. | Рез. | Рез.      | Рез. | Рез. | Рез. | Рез.  | Рез. | Pes. | Pes. | Pes. | Рез.       | Рез. |
|          |      |      |      |      |           |      |      |      |       |      |      |      |      |            |      |
| 15       | 14   | 13   | 12   | 11   | 10        | 9    | 8    | 7    | 6     | 5    | 4    | 3    | 2    | 1          | 0    |
| Pes. FLS | 1.   | Pes. |      |      | FIDX[4:0] |      |      | МСИ  | [1:0] | Pes. | Pes. | Pes. |      | БИДКС[2:0] | ]    |
|          |      |      |      |      |           |      |      |      |       |      |      |      |      |            |      |

Биты 31:16 Зарезервированы, должны сохраняться на значении сброса.

Бит 15 FLST: Список фильтров

Указывает список фильтров соответствующего элемента фильтра:

0: Стандартный список фильтров

1: Расширенный список фильтров

Биты 14:13 зарезервированы, должны сохраняться на значении сброса.



Биты 12:8 FIDX[4:0]: Индекс фильтра

Индекс соответствующего фильтрующего элемента.

Диапазон: от 0 до LSS[4:0] - 1 или LSE[3:0] - 1 в FDCAN RXGFC.

Биты 7:6 MSI[1:0]: Индикатор хранения сообщений

00: FIFO не выбран

01: Переполнение FIFO

10: Сообщение сохранено в FIFO 0

11: Сообщение сохранено в FIFO 1

Биты 5:3 зарезервированы, должны сохраняться на значении сброса.

Биты 2:0 BIDX[2:0]: Индекс буфера

Индекс элемента Rx FIFO, в котором было сохранено сообщение. Действительно только при MSI[1] = 1.

# 44.4.22 Регистр состояния FDCAN Rx FIFO 0 (FDCAN\_RXF0S)

Смещение адреса: 0х0090

Значение сброса: 0х0000 0000

| 31   | 30   | 29   | 28   | 27   | 26       | 25    | 24    | 23   | 22   | 21   | 20   | 19   | 18   | 17     | 16     |
|------|------|------|------|------|----------|-------|-------|------|------|------|------|------|------|--------|--------|
| Рез. | Рез. | Рез. | Рез. | Рез. | Pes. RFC | L F0F |       | Рез. | Рез. | Рез. | Рез. | Рез. | Рез. | ФОП    | ۸[1:0] |
|      |      |      |      |      |          | г     | г     |      |      |      |      |      |      | г      | Г      |
| 15   | 14   | 13   | 12   | 11   | 10       | 9     | 8     | 7    | 6    | 5    | 4    | 3    | 2    | 1      | 0      |
| Рез. | Рез. | Рез. | Pes. | Рез. | Рез.     | F0GI  | [1:0] | Рез. | Рез. | Рез. | Рез. |      | Ф0Ф  | 1[3:0] |        |
|      |      |      |      |      |          | Г     | г     |      |      |      |      | г    | г    | г      | Г      |

Биты 31:26 Зарезервированы, должны сохраняться на значении сброса.

Бит 25 RF0L: сообщение Rx FIFO 0 потеряно

Этот бит является копией флага прерывания RF0L регистра FDCAN\_IR. Когда RF0L очищается, этот бит также очищается.

0: Нет сообщения Rx FIFO 0 потеряно

1: Сообщение Rx FIFO 0 потеряно, также устанавливается после попытки записи в Rx FIFO 0 размером 0

Бит 24 F0F: Rx FIFO 0 заполнен

0: Rx FIFO 0 не заполнен

1: Rx FIFO 0 заполнен

Биты 23:18 Зарезервированы, должны сохраняться на значении сброса.

Биты 17:16 F0PI[1:0]: Rx FIFO 0 положить индекс

Указатель индекса записи Rx FIFO 0.

Диапазон: от 0 до 2.

Биты 15:10 зарезервированы, должны сохраняться на значении сброса.

Биты 9:8 F0GI[1:0]: Rx FIFO 0 получить индекс

Rx FIFO 0 прочитать указатель индекса.

Диапазон: от 0 до 2.

Биты 7:4 зарезервированы, должны сохраняться на значении сброса.

Биты 3:0 F0FL[3:0]: уровень заполнения Rx FIFO 0

Количество элементов, хранящихся в Rx FIFO 0.

Диапазон: от 0 до 3.



# 44.4.23 Регистр подтверждения CAN Rx FIFO 0 (FDCAN\_RXF0A)

Смещение адреса: 0x0094

Значение сброса: 0х0000 0000

| 31   | 30   | 29   | 28   | 27   | 26   | 25   | 24   | 23   | 22   | 21   | 20   | 19   | 18   | 17        | 16   |
|------|------|------|------|------|------|------|------|------|------|------|------|------|------|-----------|------|
| Рез.      | Рез. |
|      |      |      |      |      |      |      |      |      |      |      |      |      |      |           |      |
| 15   | 14   | 13   | 12   | 11   | 10   | 9    | 8    | 7    | 6    | 5    | 4    | 3    | 2    | 1         | 0    |
|      |      |      |      |      |      |      |      |      |      |      |      |      |      |           |      |
| Рез. | Pes. | Рез. | Рез. | Рез. | Рез. | Рез. |      | F0AI[2:0] |      |

Биты 31:3 зарезервированы, должны сохраняться на значении сброса.

Биты 2:0 F0AI[2:0]: индекс подтверждения Rx FIFO 0

После того, как хост прочитал сообщение или последовательность сообщений из Rx FIFO 0, он должен записать индекс буфера последнего элемента, считанного из Rx FIFO 0, в FOAI[2:0]. Это устанавливает индекс получения Rx FIFO 0 (F0GI[1:0] из FDCAN\_RXF0S) в F0AI[2:0] + 1 и обновляет уровень заполнения FIFO 0 (F0FL[3:0] FDCAN\_RXF0S).

# 44.4.24 Регистр состояния FDCAN Rx FIFO 1 (FDCAN\_RXF1S)

Смещение адреса: 0x0098

Значение сброса: 0х0000 0000

| 31         | 30         | 29         | 28         | 27         | 26         | 25                | 24 | 23               | 22   | 21        | 20            | 19   | 18        | 17  | 16     |
|------------|------------|------------|------------|------------|------------|-------------------|----|------------------|------|-----------|---------------|------|-----------|-----|--------|
| Рез.       | Рез.       | Рез.       | Рез.       | Рез.       | Pes. RF1   | L F1F             |    | Рез.             | Pes. | Рез.      | Рез.          | Рез. | Рез.      | Ф1П | И[1:0] |
|            |            |            |            |            |            | г                 | г  |                  |      |           |               |      |           | г   | г      |
|            |            |            |            |            |            |                   |    |                  |      |           |               |      |           |     |        |
| 15         | 14         | 13         | 12         | 11         | 10         | 9                 | 8  | 7                | 6    | 5         | 4             | 3    | 2         | 1   | 0      |
| 15<br>Pes. | 14<br>Pes. | 13<br>Pes. | 12<br>Pes. | 11<br>Pes. | 10<br>Pes. | 9<br>Φ1Γ <i>ν</i> |    | <b>7</b><br>Pes. | 6    | 5<br>Pes. | <b>4</b> Pes. | 3    | 2<br>Ф1Фл | 1   | 0      |

Биты 31:26 Зарезервированы, должны сохраняться на значении сброса.

Бит 25 RF1L: сообщение Rx FIFO 1 потеряно

Этот бит является копией флага прерывания RF1L регистра FDCAN\_IR. Когда RF1L очищается, этот бит также очищается.

0: Нет сообщения Rx FIFO 1 потеряно

1: Сообщение Rx FIFO 1 потеряно, также устанавливается после попытки записи в Rx FIFO 1 размером 0

Бит 24 F1F: Rx FIFO 1 заполнен

0: Rx FIFO 1 не заполнен

1: Rx FIFO 1 заполнен

Биты 23:18 Зарезервированы, должны сохраняться на значении сброса.

Биты 17:16 F1PI[1:0]: Rx FIFO 1 положить индекс

Указатель индекса записи Rx FIFO 1.

Диапазон: от 0 до 2.

Биты 15:10 зарезервированы, должны сохраняться на значении сброса.



Биты 9:8 F1GI[1:0]: Rx FIFO 1 получить индекс

Указатель индекса чтения Rx FIFO 1.

Диапазон: от 0 до 2.

Биты 7:4 зарезервированы, должны сохраняться на значении сброса.

Биты 3:0 F1FL[3:0]: уровень заполнения Rx FIFO 1

Количество элементов, хранящихся в Rx FIFO 1.

Диапазон: от 0 до 3.

# 44.4.25 Регистр подтверждения приема FDCAN Rx FIFO 1 (FDCAN\_RXF1A)

Смещение адреса: 0х009С

Значение сброса: 0х0000 0000

| 31         | 30         | 29         | 28         | 27         | 26         | 25        | 24        | 23        | 22        | 21        | 20        | 19        | 18   | 17             | 16   |
|------------|------------|------------|------------|------------|------------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|------|----------------|------|
| Рез.       | Рез.       | Рез.       | Рез.       | Рез.       | Рез.       | Рез.      | Рез.      | Рез.      | Рез.      | Рез.      | Рез.      | Рез.      | Рез. | Рез.           | Рез. |
|            |            |            |            |            |            |           |           |           |           |           |           |           |      |                |      |
|            |            |            |            |            |            |           |           |           |           |           |           |           |      |                |      |
| 15         | 14         | 13         | 12         | 11         | 10         | 9         | 8         | 7         | 6         | 5         | 4         | 3         | 2    | 1              | 0    |
| 15<br>Pes. | 14<br>Pes. | 13<br>Pes. | 12<br>Pes. | 11<br>Pes. | 10<br>Pes. | 9<br>Pes. | 8<br>Pes. | 7<br>Pes. | 6<br>Pes. | 5<br>Pes. | 4<br>Pes. | 3<br>Pes. | 2    | 1<br>F1AI[2:0] | 0    |

Биты 31:3 зарезервированы, должны сохраняться на значении сброса.

Биты 2:0 F1AI[2:0]: индекс подтверждения Rx FIFO 1

После того, как хост прочитал сообщение или последовательность сообщений из Rx FIFO 1, он должен записать индекс буфера последнего элемента, считанного из Rx FIFO 1, в F1AI[2:0]. Это устанавливает индекс получения Rx FIFO 1 (F1GI[1:0] из FDCAN\_RXF1S) в F1AI[2:0] + 1 и обновляет уровень заполнения FIFO 1 (F1FL[3:0] FDCAN\_RXF1S).

# 44.4.26 Регистр конфигурации буфера передачи FDCAN (FDCAN\_TXBC)

Смещение адреса: 0x00C0

Значение сброса: 0х0000 0000

| 31         | 30         | 29         | 28         | 27                | 26         | 25        | 24        | 23               | 22        | 21        | 20        | 19        | 18        | 17        | 16        |
|------------|------------|------------|------------|-------------------|------------|-----------|-----------|------------------|-----------|-----------|-----------|-----------|-----------|-----------|-----------|
| Рез.       | Рез.       | Рез.       | Рез.       | Рез.              | Рез.       | Резолюц   | s TFQM ₽e | волюция          | Рез.      |
|            |            |            |            |                   |            |           | рв        |                  |           |           |           |           |           |           |           |
|            |            |            |            |                   |            |           |           |                  |           |           |           |           |           |           |           |
| 15         | 14         | 13         | 12         | 11                | 10         | 9         | 8         | 7                | 6         | 5         | 4         | 3         | 2         | 1         | 0         |
| 15<br>Pes. | 14<br>Pes. | 13<br>Pes. | 12<br>Pes. | <b>11</b><br>Pes. | 10<br>Pes. | 9<br>Pes. | 8<br>Pes. | <b>7</b><br>Pe3. | 6<br>Pes. | 5<br>Pes. | 4<br>Pes. | 3<br>Pes. | 2<br>Pes. | 1<br>Pes. | O<br>Pes. |

Биты 31:25 Зарезервированы, должны сохраняться на значении сброса.

Бит 24 TFQM: режим FIFO/очереди Tx

0: операция Tx FIFO

1: Операция очереди передачи.

Этот бит защищен от записи (P), что означает, что доступ для записи возможен только в том случае, если установлены оба бита ССЕ и INIT perucrpa FDCAN\_CCCR.

Биты 23:0 зарезервированы, должны сохраняться на значении сброса.



# 44.4.27 Регистр состояния очереди/FIFO FDCAN Tx (FDCAN\_TXFQS)

Состояние Tx FIFO/очереди связано с ожидающими запросами Tx, перечисленными в регистре FDCAN\_TXBRP. Поэтому эффект запросов на добавление/отмену может быть отложен из-за запущенного сканирования Tx (FDCAN TXBRP еще не обновлен).

Смещение адреса: 0x00C4

Значение сброса: 0x0000 0003

| 31   | 30   | 29   | 28   | 27   | 26   | 25   | 24     | 23   | 22      | 21      | 20   | 19   | 18   | 17        | 16    |
|------|------|------|------|------|------|------|--------|------|---------|---------|------|------|------|-----------|-------|
| Рез.   | Рез. | Pes. TF | QF Pes. |      | Рез. | Рез. | ТФКП      | [1:0] |
|      |      |      |      |      |      |      |        |      |         | г       |      |      |      | г         | г     |
| 15   | 14   | 13   | 12   | 11   | 10   | 9    | 8      | 7    | 6       | 5       | 4    | 3    | 2    | 1         | 0     |
| Рез. | Рез. | Рез. | Рез. | Рез. | Рез. | ТФГИ | 1[1:0] | Рез. | Рез.    | Рез.    | Рез. | Рез. |      | ТФФЛ[2:0] |       |
|      |      |      |      |      |      | г    | г      |      |         |         |      |      | г    | г         | г     |

Биты 31:22 зарезервированы, должны сохраняться на значении сброса.

Бит 21 TFOF: Тх FIFO/очередь заполнена

0: Tx FIFO/очередь не заполнена

1: Tx FIFO/очередь заполнена

Биты 20:18 Зарезервированы, должны сохраняться на значении сброса.

Биты 17:16 TFQPI[1:0]: Тх FIFO/индекс очереди

Указатель индекса записи Тх FIFO/очереди, диапазон от 0 до 3

Биты 15:10 зарезервированы, должны сохраняться на значении сброса.

Биты 9:8 TFGI[1:0]: Тх FIFO получить индекс

Указатель индекса чтения Tx FIFO, диапазон от 0 до 3. Читается как 0, если настроена работа очереди Tx (TFQM = 1 в FDCAN\_TXBC)

Биты 7:3 зарезервированы, должны сохраняться на значении сброса.

Биты 2:0 TFFL[2:0]: уровень свободного пространства Тх FIFO

Количество последовательных свободных элементов Тх FIFO, начиная с TFGI, в диапазоне от 0 до 3. Читается как 0, если настроена работа очереди Тх (TFQM = 1 в FDCAN\_TXBC).

# 44.4.28 Регистр ожидания запроса буфера FDCAN Tx (FDCAN\_TXBRP)

Смещение адреса: 0x00С8

Значение сброса: 0х0000 0000

| 31         | 30         | 29         | 28         | 27             | 26         | 25        | 24            | 23               | 22               | 21        | 20        | 19               | 18   | 17            | 16   |
|------------|------------|------------|------------|----------------|------------|-----------|---------------|------------------|------------------|-----------|-----------|------------------|------|---------------|------|
| Рез.       | Рез.       | Рез.       | Рез.       | Рез.           | Рез.       | Рез.      | Рез.          | Рез.             | Рез.             | Рез.      | Рез.      | Рез.             | Рез. | Рез.          | Рез. |
|            |            |            |            |                |            |           |               |                  |                  |           |           |                  |      |               |      |
|            |            |            |            |                |            |           |               |                  |                  |           |           |                  |      |               |      |
| 15         | 14         | 13         | 12         | 11             | 10         | 9         | 8             | 7                | 6                | 5         | 4         | 3                | 2    | 1             | 0    |
| 15<br>Pes. | 14<br>Pes. | 13<br>Pes. | 12<br>Pes. | <b>11</b> Pes. | 10<br>Pes. | 9<br>Pes. | <b>8</b> Pes. | <b>7</b><br>Pes. | <b>6</b><br>Рез. | 5<br>Pes. | 4<br>Pes. | <b>3</b><br>Pes. | 2    | 1<br>FTO[2:0] | 0    |

Биты 31:3 зарезервированы, должны сохраняться на значении сброса.



### Биты 2:0 TRP[2:0]: Ожидается запрос на передачу

Каждый буфер Тх имеет свой собственный бит ожидания запроса передачи. Биты устанавливаются через регистр FDCAN\_TXBAR. Биты очищаются после завершения запрошенной передачи или отмены через регистр FDCAN\_TXBCR.

После установки бита FDCAN\_TXBRP запускается сканирование Тх для проверки ожидающего запроса Тх с наивысшим приоритетом (буфер Тх с наименьшим идентификатором сообщения).

Запрос отмены сбрасывает соответствующий бит ожидания запроса передачи регистра FDCAN\_TXBRP. В случае, если передача уже была начата, когда запрашивается отмена, это делается в конце передачи, независимо от того, была ли передача успешной или нет. Биты запроса отмены напрямую

После запроса на отмену сигнал о завершении отмены подается через FDCAN\_TXBCF в следующих случаях:

после успешной передачи вместе с соответствующим битом ТХВТО

когда передача еще не началась в момент отмены когда передача была прервана из-за проигранного арбитража

когда произошла ошибка во время передачи кадра

очищаются после очистки соответствующего бита FDCAN TXBRP.

В режиме DAR все передачи автоматически отменяются, если они неуспешны. Соответствующий бит FDCAN\_TXBCF устанавливается для всех неудачных передач.

0: Запрос на передачу не ожидается

1: Ожидается запрос на передачу

Биты FDCAN\_TXBRP, установленные во время сканирования Тх, не учитываются во время этого сканирования Тх. В случае запроса отмены для такого буфера Тх этот запрос на добавление немедленно отменяется. Соответствующий бит FDCAN\_TXBRP очищается.

### 44.4.29 Регистр запроса на добавление буфера передачи FDCAN (FDCAN TXBAR)

Смещение адреса: 0x00СС

Значение сброса: 0x0000 0000

| 31         | 30         | 29         | 28         | 27             | 26         | 25        | 24            | 23               | 22               | 21        | 20        | 19            | 18   | 17           | 16   |
|------------|------------|------------|------------|----------------|------------|-----------|---------------|------------------|------------------|-----------|-----------|---------------|------|--------------|------|
| Рез.       | Рез.       | Рез.       | Рез.       | Рез.           | Рез.       | Рез.      | Рез.          | Рез.             | Рез.             | Рез.      | Рез.      | Рез.          | Рез. | Рез.         | Рез. |
|            |            |            |            |                |            |           |               |                  |                  |           |           |               |      |              |      |
|            |            |            |            |                |            |           |               |                  |                  |           |           |               |      |              |      |
| 15         | 14         | 13         | 12         | 11             | 10         | 9         | 8             | 7                | 6                | 5         | 4         | 3             | 2    | 1            | 0    |
| 15<br>Pes. | 14<br>Pes. | 13<br>Pes. | 12<br>Pes. | <b>11</b> Pes. | 10<br>Pes. | 9<br>Pes. | <b>8</b> Pes. | <b>7</b><br>Pes. | <b>6</b><br>Pes. | 5<br>Pes. | 4<br>Pes. | <b>3</b> Pes. | 2    | 1<br>AP[2:0] | 0    |

Биты 31:3 зарезервированы, должны сохраняться на значении сброса.

Биты 2:0 AR[2:0]: Добавить запрос

Каждый буфер Тх имеет свой собственный бит запроса на добавление. Запись 1 устанавливает соответствующий бит запроса на добавление; запись 0 не оказывает никакого влияния. Это позволяет хосту устанавливать запросы на передачу для нескольких буферов Тх с помощью одной записи в FDCAN\_TXBAR. Если сканирование Тх не выполняется, биты немедленно очищаются, в противном случае биты остаются установленными до завершения процесса сканирования Тх.

- 0: Запрос на передачу не добавлен
- 1: Запрошенная передача добавлена.

Если запрос на добавление применяется к буферу Tx с ожидающим запросом на передачу (соответствующий бит FDCAN\_TXBRP уже установлен), запрос игнорируется.

577

# 44.4.30 Регистр запроса отмены буфера Tx FDCAN (FDCAN\_TXBCR)

Смещение адреса: 0x00D0

Значение сброса: 0х0000 0000

| 31         | 30         | 29             | 28                | 27                | 26         | 25        | 24               | 23               | 22               | 21        | 20               | 19               | 18   | 17           | 16   |
|------------|------------|----------------|-------------------|-------------------|------------|-----------|------------------|------------------|------------------|-----------|------------------|------------------|------|--------------|------|
| Рез.       | Рез.       | Рез.           | Рез.              | Рез.              | Рез.       | Рез.      | Рез.             | Рез.             | Рез.             | Рез.      | Рез.             | Рез.             | Рез. | Рез.         | Рез. |
|            |            |                |                   |                   |            |           |                  |                  |                  |           |                  |                  |      |              |      |
|            |            |                |                   |                   |            |           |                  |                  |                  |           |                  |                  |      |              |      |
| 15         | 14         | 13             | 12                | 11                | 10         | 9         | 8                | 7                | 6                | 5         | 4                | 3                | 2    | 1            | 0    |
| 15<br>Pes. | 14<br>Pes. | <b>13</b> Pes. | <b>12</b><br>Pes. | <b>11</b><br>Pes. | 10<br>Pes. | 9<br>Pes. | <b>8</b><br>Pes. | <b>7</b><br>Pes. | <b>6</b><br>Рез. | 5<br>Pes. | <b>4</b><br>Pes. | <b>3</b><br>Pes. | 2    | 1<br>KP[2:0] | 0    |

Биты 31:3 зарезервированы, должны сохраняться на значении сброса.

Биты 2:0 CR[2:0]: Запрос на отмену

Каждый буфер Тх имеет свой собственный бит запроса отмены. Запись 1 устанавливает соответствующий бит CR; запись 0 не оказывает никакого влияния.

Это позволяет хосту устанавливать запросы отмены для нескольких буферов Tx с одной записью в FDCAN\_TXBCR.

Биты остаются установленными до тех пор, пока соответствующий бит FDCAN\_TXBRP не будет очищен.

0: Ожидается отмена бронирования

1: Ожидается отмена

# 44.4.31 Регистр произошедшей передачи буфера FDCAN Tx (FDCAN\_TXBTO)

Смещение адреса: 0x00D4

Значение сброса: 0х0000 0000

| 31   | 30   | 29   | 28   | 27         | 26         | 25        | 24   | 23        | 22   | 21   | 20   | 19   | 18   | 17           | 16   |
|------|------|------|------|------------|------------|-----------|------|-----------|------|------|------|------|------|--------------|------|
| Рез. | Рез. | Рез. | Рез. | Рез.       | Рез.       | Рез.      | Рез. | Рез.      | Рез. | Рез. | Рез. | Рез. | Рез. | Рез.         | Рез. |
|      |      |      |      |            |            |           |      |           |      |      |      |      |      |              |      |
| 15   |      |      |      |            |            |           |      |           |      |      |      |      |      |              |      |
| 13   | 14   | 13   | 12   | 11         | 10         | 9         | 8    | 7         | 6    | 5    | 4    | 3    | 2    | 1            | 0    |
| Pes. | Pe3. | Pes. | Pes. | 11<br>Pes. | 10<br>Pes. | 9<br>Pes. | Pes. | 7<br>Pes. | Pes. | Pes. | Pes. | Pes. | 2    | 1<br>TO[2:0] | 0    |

Биты 31:3 зарезервированы, должны сохраняться на значении сброса.

Биты 2:0 ТО[2:0]: Передача произошла.

Каждый буфер Тх имеет свой собственный бит ТО. Биты устанавливаются, когда соответствующий бит FDCAN\_TXBRP очищается после успешной передачи. Биты очищаются, когда начинается новая передача

запрашивается путем записи 1 в соответствующий бит регистра FDCAN\_TXBAR.

0: Передача не произошла

1: Передача произошла

# 44.4.32 Регистр завершения отмены буфера передачи FDCAN (FDCAN\_TXBCF)

Смещение адреса: 0x00D8

Значение сброса: 0х0000 0000

| 31         | 30         | 29         | 28                | 27                | 26         | 25        | 24        | 23               | 22        | 21               | 20               | 19        | 18   | 17           | 16   |
|------------|------------|------------|-------------------|-------------------|------------|-----------|-----------|------------------|-----------|------------------|------------------|-----------|------|--------------|------|
| Рез.       | Рез.       | Рез.       | Рез.              | Рез.              | Рез.       | Рез.      | Рез.      | Рез.             | Рез.      | Рез.             | Рез.             | Рез.      | Рез. | Рез.         | Рез. |
|            |            |            |                   |                   |            |           |           |                  |           |                  |                  |           |      |              |      |
|            |            |            |                   |                   |            |           |           |                  |           |                  |                  |           |      |              |      |
| 15         | 14         | 13         | 12                | 11                | 10         | 9         | 8         | 7                | 6         | 5                | 4                | 3         | 2    | 1            | 0    |
| 15<br>Pes. | 14<br>Pes. | 13<br>Pes. | <b>12</b><br>Pes. | <b>11</b><br>Pes. | 10<br>Pes. | 9<br>Pes. | 8<br>Pes. | <b>7</b><br>Pes. | 6<br>Pes. | <b>5</b><br>Рез. | <b>4</b><br>Pes. | 3<br>Pes. | 2    | 1<br>ΚΦ[2:0] | 0    |

Биты 31:3 зарезервированы, должны сохраняться на значении сброса.

Биты 2:0 CF[2:0]: Отмена завершена

Каждый буфер Тх имеет свой собственный бит СF. Биты устанавливаются, когда соответствующий бит FDCAN\_TXBCR. В случае, если соответствующий бит FDCAN\_TXBCR. В случае, если соответствующий бит FDCAN\_TXBRP не был установлен в точке отмены, СF устанавливается немедленно. Биты очищаются, когда запрашивается новая передача путем записи 1 в соответствующий бит регистра FDCAN TXBAR.

0: Нет отмены буфера передачи

# 44.4.33 Регистр разрешения прерывания передачи буфера FDCAN Tx (FDCAN\_TXBTIE)

Смещение адреса: 0x00DC

Значение сброса: 0х0000 0000

| 31         | 30         | 29         | 28         | 27         | 26         | 25        | 24        | 23               | 22        | 21        | 20        | 19        | 18   | 17              | 16   |
|------------|------------|------------|------------|------------|------------|-----------|-----------|------------------|-----------|-----------|-----------|-----------|------|-----------------|------|
| Рез.       | Рез.       | Рез.       | Рез.       | Рез.       | Рез.       | Рез.      | Рез.      | Рез.             | Рез.      | Рез.      | Рез.      | Рез.      | Рез. | Рез.            | Рез. |
|            |            |            |            |            |            |           |           |                  |           |           |           |           |      |                 |      |
|            |            |            |            |            |            |           |           |                  |           |           |           |           |      |                 |      |
| 15         | 14         | 13         | 12         | 11         | 10         | 9         | 8         | 7                | 6         | 5         | 4         | 3         | 2    | 1               | 0    |
| 15<br>Pes. | 14<br>Pes. | 13<br>Pes. | 12<br>Pes. | 11<br>Pes. | 10<br>Pes. | 9<br>Pes. | 8<br>Pes. | <b>7</b><br>Pes. | 6<br>Pes. | 5<br>Pes. | 4<br>Pes. | 3<br>Pes. | 2    | 1<br>ничья[2:0] | 0    |

Биты 31:3 зарезервированы, должны сохраняться на значении сброса.

Биты 2:0 TIE[2:0]: разрешение прерывания передачи

Каждый буфер Тх имеет свой собственный бит TIE.

0: Прерывание передачи отключено

1: Разрешение прерывания передачи

<sup>1:</sup> Очистка буфера передачи завершена

# 44.4.34 Регистр разрешения прерывания завершения отмены буфера передачи FDCAN (FDCAN TXBCIE)

Смещение адреса: 0x00E0

Значение сброса: 0х0000 0000

| 31         | 30         | 29         | 28         | 27         | 26         | 25        | 24        | 23               | 22        | 21        | 20        | 19        | 18   | 17             | 16   |
|------------|------------|------------|------------|------------|------------|-----------|-----------|------------------|-----------|-----------|-----------|-----------|------|----------------|------|
| Рез.       | Рез.       | Рез.       | Рез.       | Рез.       | Рез.       | Рез.      | Рез.      | Рез.             | Рез.      | Рез.      | Рез.      | Рез.      | Рез. | Рез.           | Рез. |
|            |            |            |            |            |            |           |           |                  |           |           |           |           |      |                |      |
|            |            |            |            |            |            |           |           |                  |           |           |           |           |      |                |      |
| 15         | 14         | 13         | 12         | 11         | 10         | 9         | 8         | 7                | 6         | 5         | 4         | 3         | 2    | 1              | 0    |
| 15<br>Pes. | 14<br>Pes. | 13<br>Pes. | 12<br>Pes. | 11<br>Pes. | 10<br>Pes. | 9<br>Pes. | 8<br>Pes. | <b>7</b><br>Pes. | 6<br>Pes. | 5<br>Pes. | 4<br>Pes. | 3<br>Pes. | 2    | 1<br>КФИЕ[2:0] | 0    |

Биты 31:3 зарезервированы, должны сохраняться на значении сброса.

Биты 2:0 CFIE(2:0): Отмена завершения разрешения прерывания.

Каждый буфер Тх имеет свой собственный бит CFIE.

0: Отмена завершенного прерывания отключена

1: Отмена завершена, прерывание включено

# 44.4.35 Регистр состояния FIFO-события FDCAN Tx (FDCAN\_TXEFS)

Смещение адреса: 0x00E4

Значение сброса: 0х0000 0000

| 31   | 30   | 29   | 28   | 27   | 26       | 25         | 24     | 23   | 22   | 21   | 20   | 19   | 18   | 17        | 16     |
|------|------|------|------|------|----------|------------|--------|------|------|------|------|------|------|-----------|--------|
| Рез. | Рез. | Рез. | Рез. | Рез. | Pes. TER | L EFF Pes. |        |      | Рез. | Рез. | Рез. | Рез. | Рез. | ЭФП       | ۸[1:0] |
|      |      |      |      |      |          | г          | г      |      |      |      |      |      |      | г         | г      |
| 15   | 14   | 13   | 12   | 11   | 10       | 9          | 8      | 7    | 6    | 5    | 4    | 3    | 2    | 1         | 0      |
| Рез. | Рез. | Рез. | Рез. | Рез. | Рез.     | ΕΦΓΙ       | I[1:0] | Рез. | Рез. | Рез. | Рез. | Рез. |      | ЭФФЛ[2:0] |        |
|      |      |      |      |      |          | г          | г      |      |      |      |      |      | г    | Г         | г      |

Биты 31:26 Зарезервированы, должны сохраняться на значении сброса.

Бит 25 TEFL: потеря элемента FIFO события Тх

Этот бит является копией флага прерывания TEFL FDCAN\_IR. Когда TEFL очищается, этот бит также очищается.

0 Нет события Тх FIFO элемент потерян

1 Элемент FIFO события Тх потерян, также устанавливается после попытки записи в FIFO события Тх размером 0.

Бит 24 EFF: Событие FIFO заполнено

0: FIFO события Тх не заполнен

1: Событие Тх FIFO заполнено

Биты 23:18 Зарезервированы, должны сохраняться на значении сброса.

Биты 17:16 EFPI[1:0]: Событие FIFO put index

Указатель индекса записи события FIFO Tx.

Диапазон: от 0 до 3.

Биты 15:10 зарезервированы, должны сохраняться на значении сброса.



Биты 9:8 EFGI[1:0]: событие FIFO получить индекс

Указатель индекса чтения события FIFO Tx.

Диапазон: от 0 до 3.

Биты 7:3 зарезервированы, должны сохраняться на значении сброса.

Биты 2:0 EFFL[2:0]: Уровень заполнения FIFO событий

Количество элементов, хранящихся в FIFO событий Тх.

Диапазон: от 0 до 3.

# 44.4.36 Регистр подтверждения FIFO события FDCAN Tx (FDCAN\_TXEFA)

Смещение адреса: 0x00E8

Значение сброса: 0х0000 0000

| 31   | 30   | 29   | 28   | 27   | 26   | 25   | 24   | 23   | 22   | 21   | 20   | 19   | 18   | 17   | 16     |
|------|------|------|------|------|------|------|------|------|------|------|------|------|------|------|--------|
| Рез.   |
|      |      |      |      |      |      |      |      |      |      |      |      |      |      |      |        |
| 15   | 14   | 13   | 12   | 11   | 10   | 9    | 8    | 7    | 6    | 5    | 4    | 3    | 2    | 1    | 0      |
| Рез. | Рез. | Рез. | Pes. | Pes. | Рез. | ЭФАІ | ۸[1:0] |
|      |      |      |      |      |      |      |      |      |      |      |      |      |      |      |        |

Биты 31:2 зарезервированы, должны сохраняться на значении сброса.

Биты 1:0 EFAI[1:0]: индекс подтверждения события FIFO

После того, как хост прочитал элемент или последовательность элементов из FIFO события Тх, он должен записать индекс последнего элемента, считанного из FIFO события Тх, в EFAI[1:0]. Это устанавливает индекс получения FIFO события Тх (EFGI[1:0] из FDCAN\_TXEFS) в EFAI[1:0] + 1 и обновляет FIFO 0

уровень заполнения (EFFL[2:0] из FDCAN\_TXEFS).

# 44.4.37 Регистр делителя тактовой частоты FDCAN CFG (FDCAN\_CKDIV)

Смещение адреса: 0x0100

Значение сброса: 0х0000 0000

| 31         | 30         | 29         | 28         | 27         | 26         | 25        | 24        | 23               | 22        | 21        | 20        | 19   | 18        | 17   | 16   |
|------------|------------|------------|------------|------------|------------|-----------|-----------|------------------|-----------|-----------|-----------|------|-----------|------|------|
| Рез.       | Рез.       | Рез.       | Рез.       | Рез.       | Рез.       | Рез.      | Рез.      | Рез.             | Рез.      | Рез.      | Рез.      | Рез. | Рез.      | Рез. | Рез. |
|            |            |            |            |            |            |           |           |                  |           |           |           |      |           |      |      |
|            |            |            |            |            |            |           |           |                  |           |           |           |      |           |      |      |
| 15         | 14         | 13         | 12         | 11         | 10         | 9         | 8         | 7                | 6         | 5         | 4         | 3    | 2         | 1    | 0    |
| 15<br>Pes. | 14<br>Pes. | 13<br>Pes. | 12<br>Pes. | 11<br>Pes. | 10<br>Pes. | 9<br>Pes. | 8<br>Pes. | <b>7</b><br>Pes. | 6<br>Pes. | 5<br>Pes. | 4<br>Pes. | 3    | 2<br>ПДИІ | 1    | 0    |

Биты 31:4 зарезервированы, должны сохраняться на значении сброса.



Биты 3:0 PDIV(3:01: делитель входного тактового сигнала

Частота ядра CAN может быть разделена до использования подсистемой CAN. Скорость должна быть рассчитана с использованием выходной частоты делителя.

0000: Разделить на 1

0001: Разделить на 2

0010: Разделить на 4

0011: Разделить на 6

0100: Разделить на 8

0101: Разлелить на 10

0110: Разделить на 12

0111: Разделить на 14

1000: Разделить на 16

1001: Разделить на 18

1010: Разделить на 20

1011: Разделить на 22

1100: Разделить на 24

1101: Разделить на 26

1110: Разделить на 28

1111: Разделить на 30

Это битовое поле защищено от записи (Р): это означает, что доступ для записи возможен только в том случае, если установлены биты ССЕ и INIT регистра FDCAN\_CCCR.

Примечание: делитель часов является общим для всех экземпляров FDCAN. Только экземпляр FDCAN1 имеет Peructp FDCAN\_CKDIV, который изменяет делитель тактовой частоты для всех экземпляров.

# 44.4.38 Карта регистров FDCAN

Таблица 415. Карта регистра FDCAN и значения сброса

| Регистр с | мещения           | R    |       | 8            | 88   | 23    |       | 22       | 24   | 23   |      | 2        | , 8 | ā   |           | 17        | 16   | 5    |     |      | 12  | 9    |             |      |     |     |              |            |      |            |           |            |      |
|-----------|-------------------|------|-------|--------------|------|-------|-------|----------|------|------|------|----------|-----|-----|-----------|-----------|------|------|-----|------|-----|------|-------------|------|-----|-----|--------------|------------|------|------------|-----------|------------|------|
| 0x0000    | FDCAN_CREL        |      |       | OTHORNOOT ST |      |       |       | MAI[3:0] |      |      |      | (BOMENAT |     |     |           | I 04[3:0] |      |      |     |      |     | []HI |             |      |     |     |              |            | E    | /demb[7:0] |           |            |      |
|           | Сброс значения 0  | 000  | 0 0 0 | 1            |      |       |       |          |      | 1 1  | 110  | 1 (      | 10  | 0 1 | 1 0       | 1 1       | 1    |      |     |      |     |      |             |      | 1   | 1   | <b>0</b> 1 d | 0 0        | 1 0  |            |           |            | П    |
| 0x0004    | FDCAN_ENDN        |      |       |              |      |       |       |          |      |      |      |          |     |     |           | 3         | TB[  | 31:0 | )]  |      |     |      |             |      |     |     |              |            |      |            |           |            |      |
| 0.0004    | Сброс значения 1  | 000  | 011   |              |      |       |       |          | 1 (  | 11   | 0 0  | 10       | 1 0 | 10  | 00        | 0 1       |      |      |     |      |     |      |             |      | 1   | 0 ' | 0 0          | 0 0        | 1    |            |           |            |      |
| 0x0008    | Сдержанный        |      |       |              |      |       |       |          |      |      |      |          |     | _   |           |           | держ | аннь | ιй  |      |     |      |             |      |     |     |              |            |      |            |           |            |      |
| 0x000C    | FDCAN_DBTP        | Peak | Peak  | Pes.         | Pes. | Pes.  | Pos.  | Pos.     | Pos. | DAT  | Pos. | Pess     |     |     | DBRP[4:0] |           |      | Pes. | Pes | Pes. |     |      | ATC3F1[4:0] |      |     |     | DITC TC 2023 | DISEG23:0] |      |            | TO CAPAGO | โกะรไฟโรเก |      |
|           | Сбросить значение |      |       |              |      |       |       |          |      | 0 (  | 000  | 0.0      | 0 0 |     |           |           |      |      |     |      | 0 ' | 0 1  | 0.0         | 0 1  |     |     |              |            | 1 (  | 0 0 1      |           |            | 1    |
| 0x0010    | FDCAN_TEST        | Pex  | Pex   | Pex          | Pex  | Pes   | Pex   | Pex      | Pex  | Pea  | Pen  | Pes      | Pes | Pes | Pes       | Pen       | Pes  | Pess | Pes | Pes  | Pes | Pes  | Pes         | Pess | Pes | ĕ   |              | ar chi     | ЛБКК | Pes.       | Pes.      | Pes.       | Pea. |
|           | Сбросить значение |      |       |              |      |       |       |          |      |      |      |          |     |     |           |           |      |      |     |      |     |      |             |      |     | 0 ( | 00           |            |      |            |           |            |      |
| 0x0014    | FDCAN_RWD         | Pess | Pass  | Pes          | Pes  | P est | P.O.Y | Pen.     | Pex  | P ex | Pes  | Pen      | Pen | Pen | P ex      | Pes       | Pes  |      |     | Е    | ДВ  | 7:0] |             |      |     |     |              | В          | кд[  | 7:0]       |           |            |      |
|           | Сбросить значение |      |       |              |      |       |       |          |      |      |      |          |     |     |           |           |      | 0 (  | 000 | 0 0  | 0 0 | 0 0  | οо          | þо   | φo  |     |              |            |      |            |           |            |      |



Таблица 415. Карта регистра FDCAN и значения сброса (продолжение) Регистр смещения FDCAN\_CCCR 0x0018 Ξ FDCAN\_NBTP NSJW[6:0] НБРП[8:0] NTSEG1[7:0] NTSEG2[6:0] 0x001C FDCAN\_TSCC VTQ130] 0x0020 FDCAN\_TSCV CK[15:01 0x0024 FDCAN\_TOCC TOT[15:0] HOC 0x0028 Сдержанный 0x003C FDCAN\_ECR КЭЛ[7:0] T3K[7:0] ЗАПИСЬ[6:0] 딥 0x0040 FDCAN\_PSR RBRSRESI1 DCV[6:0] PΕДЛ 13K[2;0] ž PECM 9B FE 0x0044 FDCAN\_TDCR ТДКО[6:0] **ТДКФ[6:0]** 0x0048 FDCAN IR CBX НФ€ PФ0Ф PФ0H 표 ФФ€ MUH ФФ1Ф ПЭД ПМР 9 ЭВ 9 9/10 ΕΦ1 Φ2L 0x0050 FDCAN\_IE TOOE ΓΕΦ/JE ГЕФФЕ ТЕФНЕ ΤΦEE 빌 HPME PФ1/IE РФ1ФЕ PΦ1HE PΦ0/JE РФОФЕ P Ф OHE 9,003 TCBE APAE WDIE 38 3HE 0x0054 RXFIF O0 FDCAN\_ILS RXFIF01 BEPP ТФЕРР ПЕРР CMCF 0x0058



Таблица 415. Карта регистра FDCAN и значения сброса (продолжение)

|                   |                   | Iа   | ЬЛΙ  | 1ца   | 41    | 5. I  | Кар  | та        | per        | ИC   | тра  | FL   | CA    | Nν   | 1 3F      | Іач   | ені         | ия і  | сбр  | oca   | а (п | po,  | цол       | же    | ни        | e)   |          |       |           |      | _         |            | _     |
|-------------------|-------------------|------|------|-------|-------|-------|------|-----------|------------|------|------|------|-------|------|-----------|-------|-------------|-------|------|-------|------|------|-----------|-------|-----------|------|----------|-------|-----------|------|-----------|------------|-------|
| Регистр           | смещения          | R    |      | 8     | 8     | 15    |      | 52        | 24         | 2    |      | 21   | 8     | . 65 |           | -11   | · 4         | =     |      |       | 12   | 8    |           |       |           |      |          |       | 4         |      |           |            |       |
| 0x005C            | FDCAN_ILE         | Per  | Pea  | Peg   | Pea   | Pea   | Pea  | Pea       | Pea        | Pea  | Pea  | Pea  | Pec   | Pea  | Pea       | Pea   | Pea         | Pea   | Pea  | Pea   | Pea  | Pea  | Pea       | Pea   | Pea       | Pes  | Pea      | Pes   | Pea       | Pea  | Pen       | EINT1      | EINTO |
|                   | Сбросить значение |      |      |       |       |       |      |           |            |      |      |      |       |      |           |       |             |       |      |       |      |      |           |       |           |      | Γ        |       |           |      | П         | 00         | Г     |
| 0x0060-<br>0x007C | Сдержанный        |      |      |       |       |       |      |           |            |      |      |      |       |      |           | (     | Сдерж       | санны | ıй   |       |      |      |           |       |           |      |          |       |           |      |           |            |       |
| 0x0080            | ФДКАН<br>_RXGFC   | Pea. | Pea  | Pen.  | Pen.  |       |      | J06(3.0). |            | Pea  | Pea  | Pea  |       |      | JUCC[4:0] |       |             | Pea   | Pea  | Pea   | Pea  | Pea  | Pea       | WO OD | WO LO     | Pea  | Pea      |       | AHΦC[1:0] |      | AHΦE[1:0] | PP-0C      | PPΦE  |
|                   | Сбросить значение |      |      |       |       | 0 (   | 00   |           |            |      |      |      | 0 (   | 00   | 0         |       |             |       |      |       |      |      |           | 0 (   |           |      |          | 0     | 00        | 000  |           |            |       |
| 0x0084            | ФДКАН<br>_КСИДАМ  | Pea  | Pea  | Pea   |       |       |      |           |            |      |      |      | •     | •    |           |       |             | ЭИ    | цм[2 | 28:0] |      |      |           | •     |           |      |          |       |           |      |           |            |       |
|                   | Сбросить значение |      |      |       | 1     | 1     | 1 1  |           | 1          | 1    | 11   |      | 1     | 1    | 11        |       | 1           | 1     | 1 1  |       | 1    | 1    | l 1       |       | 1         | 1    | 1 1      |       | 1         | 1    | 1 1       |            | 1     |
| 0x0088            | FDCAN_HPMS        | Pes. | Per. | Pes.  | Pes.  | Pes.  | Pen. | Pes.      | Pezs.      | Na.  | Pes. | Pes. | Pen.  | Pes. | Pes.      | Na.   | Pes,        | 004   | Pes. | Pes,  |      |      | FIDM 4:0] |       |           |      | MCM[1:0] | Pes.  | Pea.      | Pea. |           | 6v4kq20]   |       |
|                   | Сбросить значение |      |      |       |       |       |      |           |            |      |      |      |       |      |           |       |             | 0     |      |       | 0 (  | 00   | 0 0       | 0     |           |      | Π        |       |           |      | ***       |            | Г     |
| 0x0090            | ФДКАН<br>_RXF0S   | Pea  | Pea  | Pea   | Pea   | Pes   | Pea  | P¢on      | 400        | Pea  | Pes  | Pes  | Pea   | Pea  | Pea       |       | (0:L)N(100  | Pex   | Pea  | Pea   | Pea  | Pea  | Pea       |       | F0G1[1:0] | Pea  | Pea      | Pea   | Pea.      |      |           | e0au[3:0]  |       |
|                   | Сбросить значение | T    |      |       |       |       |      | 0 (       | )          |      |      |      |       |      |           | 00    |             |       |      |       |      |      |           | 00    |           |      | T        |       |           |      | П         |            | Г     |
| 0x0094            | ФДКАН<br>_RXF0A   | No.  | Pen. | Pen.  | Pen.  | Peo.  | ž.   | No.       | No.        | Pes. | Pes. | Pes. | i i   | Peo. | Pes.      | Pes.  | ź           | Pes   | Pes, | 98    | 8    | Pes, | Pes.      | á     | Pes.      | 2    | 8        | 2     | ź         | á    | F0.       | AI[2       | 2:0]  |
|                   | Сбросить значение |      |      |       |       |       |      |           |            |      |      |      |       |      |           |       |             |       |      |       |      |      |           |       |           |      |          |       |           |      | 0.0       | 0          | Г     |
| 0x0098            | ФДКАН<br>_RXF1S   | Pes. | Pea. | Peri. | Peri. | Pess. | Pes. | PΦ1/I     | <b>010</b> | Pes. | Pes. | Pes. | Pes.  | Pes. | Pes.      |       | (0:1)M(1:0) | Pea.  | Pea. | Pea.  | Pea. | Pea. | Peg.      |       | @1FM[1:0] | Peg. | Pea.     | Peg.  | Pea.      |      |           | @1@7(3:0)  |       |
|                   | Сбросить значение |      |      |       |       |       |      | 0 (       | )          |      |      |      |       |      |           | 00    |             |       |      |       |      |      |           | 00    |           |      |          |       |           |      |           |            |       |
| 0x009C            | ФДКАН<br>_RXF1A   | Pes  | Pes  | Pes   | Pes   | Pea   | Pex  | Pea       | Pen        | Pes  | Pea  | Pea  | Pex   | Pea  | Pex       | Pes   | Pes         | Pes   | Pes  | Pes   | Pes  | Pes  | Pess      | Pes   | Pes       | Pes  | Pes      | Pes   | Pes       | Pes  | F1.       | AI[2       | 2:0]  |
|                   | Сбросить значение |      |      |       |       |       |      |           |            |      |      |      |       |      |           |       |             |       |      |       |      |      |           |       |           |      |          |       |           |      | 0.0       | 0          |       |
| 0x00A0-<br>0x00BC | Сдержанный        |      | •    |       |       |       | •    |           |            |      |      | •    | •     | •    | •         | (     | Сдерж       | саннь | ıй   | •     | •    |      |           | •     |           |      |          |       |           |      |           |            |       |
| 0x00C0            | ФДКАН<br>_TXBC    | Peg. | Peg. | Peg.  | Peg.  | Pea.  | Peo. | Pes.      | TFQM       | Pes. | Pea. | Pea. | Plea. | Pea. | Pea.      | Pess. | Pea.        | Pea.  | Pes. | Peg.  | Peg. | Peg. | Peg.      | Pies. | Pea.      | Pig. | Pes.     | Pico. | Pea.      | Peo. | Peg.      | Peg.       | Pes.  |
|                   | Сбросить значение |      |      |       |       |       |      |           | 00         |      |      |      |       |      |           |       |             |       |      |       |      |      |           |       |           |      |          |       |           |      | П         |            |       |
| 0x00C4            | ФДКАН<br>_TXFQS   | Pes. | Pea. | Pea.  | Pess. | Pes.  | Pes. | Pes.      | Pes.       | Pes. | Pes. | Teke | Pes.  | Pes. | Pes.      |       | T@KT[1:0]   | Pea.  | Pea. | Pea.  | Pea. | Pea. | Pea.      |       | T&M(1:0]  | Pro. | Pea.     | Pro.  | Pea.      | Pea. |           | Tee/I[2:0] |       |
|                   | Сбросить значение |      |      |       |       |       |      |           |            |      |      | 0    |       |      |           | 00    |             |       |      |       |      |      |           | 0 (   | þ         |      | Γ        |       |           |      | 0 1       |            | 1     |
| 0x00C8            | ФДКАН<br>_TXBRP   | Pea. | Pes. | Pea.  | Pea.  | Pes.  | Pes. | Pes.      | Pers.      | Pes. | Pes. | Pes. | Pes.  | Pes. | Pes.      | Pes.  | Pea.        | Pes.  | Pes. | Pea.  | Pea. | Peg. | Pea.      | Pea.  | Pes.      | Pes. | Pea.     | Pes.  | Pea.      | Pea. | TPI12     | TPILI      | TPID  |
|                   | Сбросить значение |      | Γ    |       |       |       |      |           |            |      |      |      |       |      |           |       |             |       |      |       |      |      |           |       |           |      | Γ        |       |           |      | ***       |            | Г     |



Таблица 415. Карта регистра FDCAN и значения сброса (продолжение)

|           |                   | 1    |      | 1Ца  |      | J    | I    |      | P C . |      | . pu |      |      |      |      |      |           | .,,  | 1    |      | . (  |      | ,    |      |          |      | _    | _    |      | _    |       |           | _          |
|-----------|-------------------|------|------|------|------|------|------|------|-------|------|------|------|------|------|------|------|-----------|------|------|------|------|------|------|------|----------|------|------|------|------|------|-------|-----------|------------|
| Регистр ( | мещения           | 8    |      | R    | 78   | 28   |      | 52   | 24    | 2    |      | 21   | 8    | ā    |      | 17   | . 91      | =    |      |      | - 21 | ę    |      |      |          |      |      |      |      | -    |       |           |            |
| 0x00CC    | ФДКАН<br>_TXBAR   | Pes.  | Pes. | Pes. | Pes. | Pes. | Pes. | Pes. | Peg. | Pes.      | Pes. | Pes. | Pes. | Peg. | Peg. | Peg. | Pes. | Pes.     | Pes. | Pes. | Pes. | Pes. | Peg. | AR2   | AR1       | ABO        |
|           | Сбросить значение |      |      |      |      |      |      |      |       |      |      |      |      |      |      |      |           |      |      |      |      |      |      |      |          |      |      |      |      |      | ***   |           |            |
| 0x00D0    | ФДКАН<br>_TXBCR   | Pes  | Pes  | Pea  | Pes  | Pes  | Pes  | Pes  | Pea   | Pes  | Pes  | Pes  | Pes  | Pes  | Pea  | Pes  | Pea       | Pes  | Pes  | Pea  | Pez  | Pez  | Pez  | Pes  | Pes      | Pes  | Pes  | Pea  | Pex  | Pez  | CR2   | CR1       | CRO        |
|           | Сбросить значение |      |      |      |      |      |      |      |       |      |      |      |      |      |      |      |           |      |      |      |      |      |      |      |          |      |      |      |      |      | 0 0   | 0 (       |            |
| 0x00D4    | ФДКАН<br>_TXBTO   | Pes.  | Pes. | Pes. | Pes. | Pes. | Pes. | Pes. | Pes. | Pes.      | Pes. | Pes. | Pes. | Pes. | Pes. | Pes. | Pes. | Pes.     | Pes. | Pes. | Pes. | Pes. | Pes. | T02   | 101       | 100        |
|           | Сбросить значение |      |      |      |      |      |      |      |       |      |      |      |      |      |      |      |           |      |      |      |      |      |      |      |          |      |      |      |      |      | ***   |           |            |
| 0x00D8    | ФДКАН<br>_TXBCF   | Pes  | Pes  | Pex  | Pes  | Pes  | Pes  | Pes  | Pes   | Pes  | Pes  | Pes  | Pes  | Pes  | Pez  | Pes  | Pea       | Pea  | Pez  | Pez  | Pea  | Pes  | Pea  | Pea  | Pez      | Pez  | Pez  | Pea  | Pea  | Pea  | CF2   | CF1       | 80         |
|           | Сбросить значение |      |      |      |      |      |      |      |       |      |      |      |      |      |      |      |           |      |      |      |      |      |      |      |          |      |      |      |      |      | ***   |           |            |
| 0x00DC    | ФДКАН<br>_TXBTIE  | Pes  | Pes  | Pes  | Pea  | Pea  | Pes  | Pes  | Pes   | Pea  | Pes  | Pes  | Pea  | Pea  | Pea  | Pes  | Pea       | Pex  | Pea  | Pea  | Pes  | Pes  | Pes  | Pex  | Pea      | Pea  | Pea  | Pea  | Pex  | Pes  | TME2  | TME1      | TEO        |
|           | Сбросить значение |      |      |      |      |      |      |      |       |      |      |      |      |      |      |      |           |      |      |      |      |      |      |      |          |      |      |      |      |      | 0 0   | 0         |            |
| 0x00E0    | ФДКАН<br>_TXBCIE  | Pes.  | Pes. | Pea. | Pes. | Pes. | Pes. | Pez. | Pea. | Pez.      | Pes. | Pes. | Pes. | Pea. | Pes. | Pes. | Pes. | Pes.     | Pes. | Pes. | Pez. | Pea. | Pes. | CFIE2 | CFIE1     | CFIE0      |
|           | Сбросить значение |      |      |      |      |      |      |      |       |      |      |      |      |      |      |      |           |      |      |      |      |      |      |      |          |      |      |      |      |      | ***   |           |            |
| 0x00E4    | ФДКАН<br>_TXEFS   | Pes. | Pes. | Pes. | Pes. | Pes. | Pes. | TERL | 300   | Pes. | Pes. | Pes. | Pes. | Pes. | Pes. |      | 3ФПИ[1:0] | Pes. | Pes. | Pes. | Pes. | Pes. | Pes. |      | E0T[1:0] | Pes. | Pes. | Pes. | Pes. | Pes. |       | 300/[2:0] |            |
|           | Сбросить значение |      |      |      |      |      |      | 0 (  | )     |      |      |      |      |      |      | 0.0  |           |      |      |      |      |      |      | 00   |          |      |      |      |      |      | ***   |           |            |
| 0x00E8    | ФДКАН<br>_TXEFA   | Pes.  | Pes. | Pes. | Pes. | Pes. | Pes. | Pes. | Pes. | Pes.      | Pea. | Pos. | Pos. | Pos. | Pos. | Pos. | Pea. | Pos.     | Pos. | Pos. | Pes. | Pea. | Pos. | Pes.  |           | 36440[1:0] |
|           | Сбросить значение |      | П    |      |      |      | П    | П    |       |      |      |      |      |      | Г    |      | Γ         |      |      | Γ    |      |      |      |      |          |      |      |      | П    |      | П     | 00        | _          |
| 0x0100    | ФДКАН<br>_CKDIV   | Pes  | Pes  | Pes  | Pex  | Pes  | Pez  | Pez  | Pes   | Pes  | Pes  | Pes  | Pes  | Pes  | Pes  | Pes  | Pez       | Pea  | Pos  | Pea  | Pez  | Pez  | Pez  | Pea  | Pos      | Pos  | Pea  | Pez  | Pea  | Г    | ідиі  | B[3:0     | ]          |
|           | Сбросить значение |      |      |      |      |      |      |      |       |      |      |      |      |      |      |      |           |      |      |      |      |      |      |      |          |      |      |      |      | 0 (  | 00    | )         |            |

Адреса границ регистров см. в разделе 2.2 на стр. 81.