#### Politecnico di Milano

Dipartimento di Elettronica, Informazione e Bioingegneria

# Progetto Di Reti Logiche Anno Accademico 2022/2023 Prof. Fabio Salice



# POLITECNICO MILANO 1863

Fiore Donato, codice matricola: 958329 Fornara Alessandro, codice matricola: 955344

### **Indice**

| 1. Introduzione 3                       |
|-----------------------------------------|
| 1.1. Scopo del progetto                 |
| 1.2. Interfaccia del componente         |
| a Anahitattuna                          |
| 2. Architettura 4                       |
| 2.1. Datapath                           |
| 2.2. Segnali interni                    |
| 2.3. Macchina a stati5                  |
| 2.4. Spiegazione generale del circuito  |
| 2.5. Problema del segnale <i>done</i> 6 |
| 3. Risultati Sperimentali 7             |
| 3.1. Componenti circuito sintetizzato   |
| 3.2. Schema circuito sintetizzato       |
| 3.3. Casi di test9                      |
| 4. Conclusioni 10                       |

#### 1.INTRODUZIONE

#### 1.1 SCOPO PROGETTO

La specifica del progetto consiste nel leggere un input seriale suddiviso in due parti: i primi due bit identificano uno di quattro canali di uscita (Zo, Z1, Z2 e Z3), mentre i restanti 0-16 bit rappresentano un indirizzo di memoria di una RAM esterna. L'indirizzo contiene il dato, di lunghezza pari a 8 bit, che verrà poi scritto nel canale di uscita precedentemente individuato.

I contenuti dei quattro canali di uscita saranno visibili solo quando il segnale DONE sarà uguale a '1', mentre quando quest'ultimo è o le uscite mostreranno oxoo.

#### 1.2 INTERFACCIA DEL COMPONENTE

```
entity project reti logiche is
    port (
        i clk : in std logic;
        i_rst : in std logic;
        i start : in std logic;
        i w : in std logic;
        o z0 : out std logic vector(7 downto 0);
        o zl : out std logic vector (7 downto 0);
        o z2 : out std logic vector(7 downto 0);
        o_z3 : out std logic_vector(7 downto 0);
        o done : out std logic;
        o mem addr : out std logic vector(15 downto 0);
        i mem data : in std logic vector(7 downto 0);
        o mem we : out std logic;
        o mem en : out std logic
        );
end project_reti_logiche;
```

#### In particolare:

- *i\_clk* è il segnale di CLOCK in ingresso generato dal Test Bench;
- *i\_rst* è il segnale di RESET che inizializza la macchina pronta per ricevere il primo segnale di START;
- *i\_start* è il segnale di START generato dal Test Bench;
- *i\_w* è il segnale W precedentemente descritto e generato dal Test Bench;
- o\_zo, o\_z1, o\_z2, o\_z3 sono i quattro canali di uscita;
- *o\_done* è il segnale di uscita che comunica la fine dell'elaborazione;
- *o\_mem\_addr* è il segnale (vettore) di uscita che manda l'indirizzo alla memoria;
- *i\_mem\_data* è il segnale (vettore) che arriva dalla memoria in seguito ad una richiesta di lettura;
- *o\_mem\_en* è il segnale di ENABLE da dover mandare alla memoria per poter comunicare (sia in lettura che in scrittura);
- o\_mem\_we è il segnale di WRITE ENABLE da dover mandare alla memoria (=1) per poter scriverci. Per leggere da memoria esso deve essere o.

#### 2. ARCHITETTURA

#### 2.1 DATAPATH



#### 2.2 SEGNALI INTERNI

```
architecture Behavioral of datapath is
-- Segnali Datapath
signal o_regl : STD_LOGIC := '0';
signal o_reg2 : STD LOGIC := '0';
signal o reg3 : STD LOGIC := '0';
signal o_reg4 : STD LOGIC VECTOR (15 downto 0) := (others => '0');
signal mux input : STD LOGIC;
signal mux reg4 : STD LOGIC VECTOR (15 downto 0);
signal sum : STD LOGIC VECTOR (15 downto 0);
signal shift : STD LOGIC VECTOR (15 downto 0);
signal o_reg_addr : STD LOGIC_VECTOR (15 downto 0) := (others => '0');
signal r_z0_load : STD LOGIC;
signal r zl load : STD LOGIC;
signal r z2 load : STD LOGIC;
signal r z3 load : STD LOGIC;
signal o reg z0 : STD LOGIC VECTOR (7 downto 0) := (others => '0');
signal o reg zl : STD LOGIC VECTOR (7 downto 0) := (others => '0');
signal o reg m2 : STD LOGIC VECTOR (7 downto 0) := (others => '0');
signal o reg z3 : STD LOGIC VECTOR (7 downto 0) := (others => '0');
signal mux z0 : STD LOGIC VECTOR ( 7 downto 0);
signal mux z1 : STD LOGIC VECTOR ( 7 downto 0);
signal mux z2 : STD LOGIC VECTOR ( 7 downto 0);
signal mux z3 : STD LOGIC VECTOR ( 7 downto 0);
signal done_sel : STD LOGIC VECTOR (7 downto 0);
```

I segnali del tipo  $o\_reg\_x$ ,  $con x \in \{1; 2; 3; 4; z0; z1; z2; z3\}$ , sono le uscite dei rispettivi registri.

#### In particolare:

- I registri reg1 e reg2 contengono i primi 2 bit letti da input che indicano il canale di uscita Z;
- Il registro reg3 contiene il bit che verrà in seguito sommato per calcolare l'indirizzo finale della memoria;

- Il registro reg4 è inizializzato a oxoooo e in seguito verrà utilizzato per il calcolo dell'indirizzo di memoria;
- Il segnale *mux\_input* è l'uscita del multiplexer controllato da "*input\_sel*", può essere uguale al valore di default 'o' oppure al bit di ingresso letto contenuto in reg3;
- Il segnale  $mux\_reg4$  è l'uscita del multiplexer controllato da " $sum\_sel$ ", può essere uguale al valore di default 'o' oppure all'indirizzo di memoria provvisorio shiftato;
- Il segnale *sum* è l'indirizzo di memoria calcolato ogni ciclo di clock;
- Il segnale *shift* è uguale al segnale sum, ma shiftato di uno a sinistra;
- Il segnale *o req addr* è l'indirizzo di memoria calcolato leggendo l'input;
- I segnali  $r_zo_load$ ,  $r_zl_load$ ,  $r_zl_load$  e  $r_zl_load$  sono le uscite dei multiplexer controllati da "save" e gestiscono il salvataggio di dati nei rispettivi registri  $reg_zo$ ,  $reg_zl$ ,  $reg_zl$  e  $reg_zl$ ;
- I segnali *o\_reg\_zo*, *o\_reg\_z1*, *o\_reg\_z2* e *o\_reg\_z3* sono le eventuali uscite nel caso in cui o\_done fosse 1;
- I segnali *mux\_zo*, *mux\_z1*, *mux\_z2* e *mux\_z3* sono le uscite dei multiplexer controllati da "*output\_sel*" e coincidono rispettivamente con le uscite *o\_Zo*, *o\_Z1*, *o\_Z2* e *o\_Z3*;
- Il segnale done\_sel stabilisce il valore dell'output o\_done.

#### 2.3 MACCHINA A STATI



Sono omesse le transizioni verso So da tutti gli stati quando "i\_rst = 1". Gli stati S2-->S18 dispongono di una transizione verso lo stato S19 quando i\_start diventa o.

#### Qui sono riportati i valori di default dei seguenti segnali:



Versione semplificata della macchina a stati.

#### Descrizione macchina a stati:

 Lo stato So è lo stato di "<u>reset</u>" della macchina e rappresenta lo stato iniziale per ogni lettura di indirizzo;

- Negli stati **S1** e **S2** avviene la lettura dei bit che saranno salvati nei registri reg1 e reg2. Essi indicano il canale di uscita, "*Calcolo canale uscita*";
- Negli stati **S3**, **S4**, **S5**, **S6**, **S7**, **S8**, **S9**, **S10**, **S11**, **S12**, **S13**, **S14**, **S15**, **S16**, **S17** e **S18** avviene il calcolo dell'indirizzo di memoria dal quale leggeremo il dato che verrà scritto nel canale di uscita individuato negli stati precedenti, "*Calcolo indirizzo memoria*";
- Nello stato **S19** l'indirizzo calcolato viene dato in ingresso alla RAM, "<u>Calcolo indirizzo memoria</u>";
- Nello stato S20 la RAM ci restituisce il dato che si trova nell'indirizzo specificato, "<u>Ricevo dato dalla RAM</u>";
- Nello stato **S21** il dato ricevuto dalla RAM viene salvato e scritto nel canale di uscita. In contemporanea l'uscita *o\_done* assume valore 1 per un ciclo di clock, "Scrivo dato in uscita".

#### 2.4 SPIEGAZIONE GENERALE DEL CIRCUITO

Nello stato di reset **So**, i registri reg1, reg2, reg3, reg4 e reg\_addr hanno il proprio segnale di load impostato a 1 e tutti i multiplexer hanno come uscita il valore '0' oppure 0x00. Nel momento in cui *i\_start* diventa 1, il bit letto viene salvato in reg1 e *r1\_load* viene immediatamente posto a '0', in modo tale da non perdere quel bit. La stessa cosa avverrà nel ciclo successivo in cui verrà letto il secondo bit che sarà salvato in reg2 con *r2\_load* che diventerà '0'.

Poiché l'input è seriale, la prima parte del circuito si occupa di salvare correttamente l'indirizzo di memoria in un registro. Supponiamo che *i\_start* rimanga alto e venga dato in ingresso qualche bit dell'indirizzo: il terzo bit letto (primo bit dell'indirizzo) viene



salvato in reg3 e i segnali  $sum\_sel$  e  $input\_sel$  vengono posti a '1'. In questo modo,  $mux\_input$  diventerà uguale a  $o\_reg3$  e sarà sommato al contenuto di  $o\_reg4$ , pari a 0x00. Il risultato sum viene sommato a se stesso per effettuare uno shift a sinistra dell'indirizzo e, nel ciclo di clock successivo, sarà salvato in reg\_addr. La stessa cosa vale per il segnale shift che passerà per il multiplexer ( $sum\_sel$  è '1') e sarà salvato in reg4 al prossimo ciclo di clock. Una volta letto il quarto bit in ingresso, quest'ultimo sarà sommato con il valore salvato in reg4,

ovvero il valore di shift nel ciclo di clock precedente. Da qui in poi il processo verrà iterato fino a quando start non diventerà o; il risultato finale si troverà in reg\_addr.

Il processo appena descritto avviene tra gli stati **S3** e **S18**, ma se l'ingresso dovesse fornire meno di 16 bit per



l'indirizzo di memoria, la macchina a stati si sposterà su **S19** indipendentemente dallo stato in cui si trova. Successivamente il segnale *enable* della memoria viene posto a 1 e nel ciclo di clock successivo, il circuito riceverà dalla RAM il dato. A quel punto il segnale *save* sarà impostato a 1 e i multiplexer controllati da quest'ultimo avranno come uscita le seguenti funzioni:

- r\_zo\_load <= not(o\_reg1) and not(o\_reg2);</pre>
- $r_z1_load \le not(o_reg1)$  and  $o_reg2$ ;
- r\_z2\_load <= o\_reg1 and not(o\_reg2);</p>
- r\_z3\_load <= o\_reg1 and o\_reg2;</li>

Grazie a questi segnali solo uno tra reg\_zo, reg\_z1, reg\_z2 e reg\_z3 avrà load=1 e sarà il registro rappresentato dal valore "o\_reg1" "o\_reg2" (00 -> r\_zo\_load='1', 01 -> r\_z1\_load='1', ...). Il dato

sarà quindi salvato in un registro nel ciclo successivo e *output\_sel* sarà posto a '1', rendendo visibili in uscita i contenuti dei registri e portando *o\_done* a '1' grazie ad un multiplexer.

Infine la macchina a stati tornerà nello stato di reset **So** portando così *output\_sel* a 'o', e di conseguenza *o\_done* a 'o' e le quattro uscite a oxoo. In questo stato il circuito rimane in attesa che il segnale *i\_start* venga posto nuovamente a 1 per ricominciare il suo ciclo.

#### 2.5 IL PROBLEMA DEL "DONE"

Come si può notare dal disegno e dal codice, il segnale *done\_sel*, direttamente collegato ad *output\_sel*, ha una lunghezza di 8 bit e non di 1. Durante le prime fasi di progettazione abbiamo riscontrato un problema riguardo il segnale o\_done. Quando il segnale o\_done tornava al valore 'o', i segnali in uscita (o\_zo, o\_z1, o\_z2 e o\_z3) non venivano posti immediatamente al valore oxoo. Abbiamo ipotizzato che il motivo fosse legato al tempo, ovvero che un segnale da 8 bit fosse più lento di un segnale da 1 bit nel subire un cambiamento.

La prima soluzione che abbiamo trovato è stata quella di utilizzare delle porte logiche OR tra le uscite dei multiplexer per controllare il multiplexer di *o\_done*, in modo tale che quest'ultimo fosse posto a 'o' solo quando il risultato di tutti gli OR fosse oxoo. Grazie a questa soluzione eravamo riusciti a risolvere solo parzialmente il problema, in quanto avevamo inavvertitamente creato un bug, ovvero che, se il primo dato ricevuto dalla RAM fosse stato oxoo, il segnale *o\_done* non sarebbe diventato '1' nel momento giusto. Alla fine ci siamo resi conto che potevamo semplicemente estendere *output\_sel* con 7 zeri nelle posizioni più significative. In questo modo, al cambiamento di *output\_sel* (da 1 bit) corrisponde un cambiamento di *done\_sel* (da 8 bit), risolvendo così il problema.

#### 3. RISULTATI SPERIMENTALI

#### 3.1 COMPONENTI CIRCUITO SINTETIZZATO

| 1 | Site Type             | 1 | Used |   |   |   | Available |   |      | 1 |
|---|-----------------------|---|------|---|---|---|-----------|---|------|---|
| 1 | Slice LUTs*           |   | 85   | 1 | 0 | 1 | 134600    | 1 | 0.06 | 1 |
| 1 | LUT as Logic          | I | 85   | 1 | 0 | I | 134600    | I | 0.06 | I |
| 1 | LUT as Memory         | I | 0    | I | 0 | I | 46200     | 1 | 0.00 | 1 |
| I | Slice Registers       | I | 88   | 1 | 0 | 1 | 269200    | 1 | 0.03 | 1 |
| 1 | Register as Flip Flop | I | 88   | 1 | 0 | I | 269200    | I | 0.03 | ı |
| 1 | Register as Latch     | I | 0    | 1 | 0 | I | 269200    | I | 0.00 | I |
| 1 | F7 Muxes              | I | 0    | 1 | 0 | I | 67300     | 1 | 0.00 | 1 |
| 1 | F8 Muxes              | I | 0    | 1 | 0 | I | 33650     | 1 | 0.00 | 1 |
| 1 |                       |   |      |   |   |   |           |   |      |   |

Il circuito è sintetizzato tramite l'utilizzo di 85 LUT, 88 Flip Flop e o Latch.

In elettronica digitale, il latch (letteralmente "serratura", "chiavistello") è un circuito elettronico bistabile, caratterizzato quindi da almeno due stati stabili, in grado di memorizzare un bit di informazione nei sistemi a logica sequenziale asincrona.

Il latch è un elemento logico che può campionare e contenere (*sample & hold*) un valore binario, molto simile ad un flip-flop. Diversamente dal flip-flop, che è edge-triggered, il latch è level-triggered.

I latch si generano quando si crea un processo combinatorio o un'assegnazione condizionale o un blocco combinatorio con un'uscita che non è assegnata in tutte le possibili condizioni di input. Questo crea ciò che è noto come *assegnazione incompleta* da parte degli strumenti di sintesi. L'assegnazione dell'output non è completa in tutte le possibilità di input.

#### 3.2 SCHEMA CIRCUITO SINTETIZZATO



#### Datapath sintetizzato (zoom del rettangolo azzurro nel disegno qui sopra)



#### 3.3 CASI DI TEST

Qui sotto sono riportati i risultati in Post-Synthesis Functional Simulation di alcuni test creati da noi per verificare il corretto funzionamento del circuito.

#### a. 0 bit di indirizzo



In questo test affrontiamo il caso limite dovuto alla lunghezza nulla dell'indirizzo di memoria ricevuto in input. Il segnale *start* ha valore 1 per 2 cicli di clock, quindi leggiamo solo i 2 bit che indicano il canale di uscita. L'indirizzo di memoria, avendo lunghezza nulla, lo si pone uguale all'indirizzo oxoooo.

#### b. Reset = 1, Start = 1.



In questo test controlliamo il corretto funzionamento del segnale  $i\_rst$ . Quando abbiamo  $i\_rst=1$ , tutte le uscite e i registri vengono re-inizializzati. In questo caso  $i\_rst$  sale durante la 2° lettura (start=1); si può notare come le uscite siano correttamente inizializzate e assumano i corretti valori finali.

#### c. 16 bit di indirizzo



In questo test affrontiamo il caso limite dovuto alla lunghezza dell'indirizzo di memoria ricevuto in input pari a 16 bit (il cui valore è xD8EA nell'immagine riportata).

## d. Stress Test. Input di 17 indirizzi di memoria con 17 lunghezze diverse (0~16 bit)



Questo test è stato realizzato per provare ogni possibile lunghezza dell'indirizzo di memoria in input. Il circuito riceve in ingresso 17 indirizzi, il primo da 0 bit, il secondo da 1 bit e così via fino a 16.

#### e. Dato letto dall'indirizzo di memoria pari a oxoo



Questo test affronta un caso limite un po' diverso dai precedenti, in quanto non dipende dall'input seriale. Può succedere che nell'indirizzo di memoria ricevuto il dato abbia valore nullo (0x00). Questo valore avrebbe potuto crea problemi se il segnale *o\_done* fosse dipeso direttamente dal valore delle uscite o\_zo, o\_z1, o\_z2 e o\_z3.

#### 4. CONCLUSIONI

Riteniamo che siano stati raggiunti gli obiettivi richiesti per la esatta e precisa elaborazione del progetto assegnato, il tutto dopo aver seguito le varie fasi che ci hanno permesso di pervenire al report finale.

Nello specifico, dopo la prima fase del problem finding, con la relativa individuazione di potenziali problemi e lettura dati, siamo passati al setting ed abbiamo sintetizzato, definito e descritto i problemi. Fatto ciò li abbiamo analizzati e scomposti in una serie di problemi secondari più piccoli (analisi scompositiva). Ciò ci ha permesso di affrontare i problemi principali in modo logico e di evidenziare i fattori critici.

Abbiamo proseguito con il riepilogo (decision making) e sintesi delle possibili azioni da intraprendere per poi studiare la soluzione possibile con la individuazione e rimozione delle cause al fine di impedire che si potesse ripresentare in futuro.

Ritieniamo che l'architettura abbia rispecchiato quanto specificamente richiesto nel progetto; inoltre lavorare su questo progetto ci ha permesso di ampliare conoscenze, abilità e competenze sulla tematica assegnata.