

#### Laboratorio 8:

## **Bus IIC**

lectura/escritura de una EPROM

Programación de sistemas y dispositivos

José Manuel Mendías Cuadros

Dpto. Arquitectura de Computadores y Automática Universidad Complutense de Madrid

## Presentación

- Desarrollar 2 capas de firmware para el acceso por IIC a una EPROM
  - Una para el envío/recepción por pooling de bytes por bus IIC
    - Envío: iic\_putByte\_start / iic\_putByte / iic\_putbyte\_stop
    - Recepción: iic\_putByte\_start / iic\_putByte / iic\_putbyte\_stop
    - Inicialización: iic\_init / iic\_open / iic\_close
  - Otra para la lectura/escritura de una EPROM conectada a un bus IIC
    - Lectura/escritura aleatoria de 1 byte: at24c04\_bytewrite / at24c04\_byte\_read
    - Lectura/escritura secuencial de toda la memoria: at24c04\_load / at24c04\_store
    - Inicialización: at24c04\_clear



## **Bus IIC**

- IIC (Inter Integrated Circuits) es un bus serie síncrono multi-master
  - Tiene 2 líneas bidireccionales: SDA (datos serie) y SCL (reloj).
    - Si el bus está libre ambas están en alta.
  - Comunicación master-slave
    - El maestro gobierna el inicio/fin de las transferencia y genera el reloj.
  - o Puede haber varios maestros/esclavos conectados en un mismo bus
    - Existe un mecanismo de arbitraje.
  - Todos los datos transmitidos son de 8 bits (MSB first) y deben ser reconocidos individualmente (ACK).
  - Soporta altas tasas de transferencia (hasta 400 Kb/s)

#### Protocolo básico:

- El maestro inicia la transmisión generando la start condition (transición 1-0 en SDA).
  - todos los esclavos se ponen en alerta
- El maestro envía la dirección del esclavo (7b) y el tipo de operación R/W (1b)
  - todos esclavos comparan la dirección con la suya y el esclavo aludido envía ACK
  - si la dirección es de 10b se envía en 2 trozos
- Se transmiten un número indefinido de datos (8b) reconocidos individualmente (1b).
- o El maestro finaliza la transmisión generando la stop condition (transición 0-1 en SDA)

## Controlador de IIC

#### configuración



o IICADD = X

Frecuencia de transmisión: 250 KHz

o IICCON[6] = 0

IICCLK = MCLK / 16

o IICCON[3:0] = 15

TxCLK = IICCLK / (15+1) = 64 MHz / 256

Modo de transmisión: se define en cada transferencia

O IICSTAT[7:6] = XX

 $\circ$  ICCSTAT[4] = 1

lectura/escritura habilitada

Generación ACK: habilitada

O ICCCON[7] = 1

Interrupciones Tx/Rx: habilitadas

o IICCON[5] = 1

Resumen:

 $\circ$  ICCON = 0xAF (101X.1111)



# Controlador de IIC

#### organigramas de operación



## Controlador de IIC

#### control de operación

- Para arrancar la transmisión/recepción de un byte:
  - Escribir un 0 en ICCCON[4]
  - o El dato a transmitir debe escribirse previamente en ICCDS
  - o El dato recibido estará disponible en ICCDS
- Para conocer el estado de la transmisión/recepción:
  - o Consultar ICCCON[4]: vale 1 si ha finalizado, vale 0 si está en curso
  - o En el caso de transmisión, ésta finaliza cuando se recibe ACK
  - o En el caso de la recepción, ésta finaliza cuando se recibe el dato
- Para generar la start condition en la primera transmisión
  - o Escribir un 1 en ICCSTAT[5] antes de arrancar la transmisión
- Para generar (o no) acknowledge en la recepción de un dato
  - o Escribir un 1 (o un 0) en IICCON[7]
- Para generar la stop condition después de la última recepción
  - Escribir un 0 en ICCSTAT[5]
  - o Escribir un 0 en ICCCON[4] para arrancar la transmisión de la stop condition



# Driver de controlador de IIC



```
#ifndef IIC H
#define IIC H
#include <common types.h>
#define IIC Rx
                            Modos de funcionamiento del controlador actuando como master
#define IIC_Tx
#define RxACK
                   (1)
                            Macros para indicar si en recepción el controlador genera ACK o no
#define NO_RxACK (0)
void iic init( void );
void iic start( uint8 mode, uint8 byte );
void iic_putByte( uint8 byte );
uint8 iic_getByte( uint8 ack );
void iic stop( uint16 ms );
#endif
```



```
void iic start( uint8 mode, uint8 byte )
       = ...; escribe el dato (dirección del dispositivo) en el registro de transmisión
 IICSTAT = ...; ...... fija modo de funcionamiento(mode), genera start condicion, habilita Tx/Rx
 IICCON &= ...; arranca la transmisión del dato
 while( ... ); ...... espera el fin de la transmisión (recepción de ACK)
void iic_putByte( uint8 byte )
       = ...; escribe el dato en el registro de transmisión
 IICDS
 while( ... ); ...... espera el fin de la transmisión (recepción de ACK)
uint8 iic_getByte( uint8 ack )
 IICCON = ...; indica si se genera o no ACK (ack)
 IICCON &= ...; arranca la recepción del dato
 while( ... ); ...... espera la recepción del dato
 return . . . ; . . . . . devuelve el dato
void iic stop( uint16 ms )
 IICCON &= ...; arranca la transmisión del bit de stop
 sw delay_ms( ms ); ..... espera a que haqa efecto la stop condition ya que no se recibe ACK
```

## **IIC EEPROM AT24C04**

#### características



- Memoria EEPROM 4Kb con interfaz IIC (AT24C04)
  - Organizada lógicamente como 512 palabras de 8 bits (32 páginas de 16B)
    - 8 bits de datos y 9 bits de dirección
  - o Frecuencia máxima de transmisión: 400 Kb/s
- Dirección del dispositivo: 1010000
  - 1010: genérico de las EEPROM
  - 000: por la conexión del los pines A0..A2
- 2 tipos de escritura:
  - 1 byte aleatorio
  - 1 página (16B) aleatoria
- 3 tipos de lectura:
  - o 1 byte aleatorio
  - o **Secuencial**
  - Última dirección accedida + 1

## **IIC EEPROM AT24C04**

## cronogramas (i)

- Para hacer una escritura aleatoria de un dato en una dirección dada
  - Es necesario enviar 3 bytes por IIC





dirección del dispositivo

- Se envía la start condition seguida del 1er. byte que incluye:
  - los 6 bits más significativos de la dirección del dispositivo IIC (101000)
  - el bit 8 de la dirección del dato
  - un 0 para indicar la operación de escritura
- Se envía el 2do. byte que incluye los bits 7..0 (8 bits) de la dirección del dato.
- Se envía el 3er. byte que incluye el dato (8 bits)
- Se envía la stop condition.

## **IIC EEPROM AT24C04**

#### cronogramas (ii)



```
#define DEVICE ADDR (( 0xA << 4) | (0 << 1))
#define READ (1)
#define WRITE (0)
void at24c04_bytewrite( uint16 addr, uint8 data )
 uint8 page;
 page = (addr \& 0x100) >> 8; Se queda con el bit 8 de la dirección
 iic start( IIC Tx, DEVICE ADDR | (page << 1) | WRITE );</pre>
 iic putByte( addr & 0xFF ); ...... Envía los bits 7..0 de la dirección
 iic putByte( data );
```

12

## **IIC EEPROM AT24C04**

#### cronogramas (ii)

- Para hacer una escritura de página (16 bytes) desde una dirección dada
  - Es necesario enviar 18 bytes por IIC



- Se envía la start condition seguida del 1er. byte que incluye:
  - los 6 bits más significativos de la dirección del dispositivo IIC (101000)
  - el bit 8 de la dirección del dato
  - un 0 para indicar la operación de escritura
- Se envía el 2do. byte que incluye los bits 7..0 (8 bits) de la dirección del dato.
- Se envían del 3er. al 18vo. byte que incluyen los 16 primeros datos (8 bits cada uno).
- Se envía la stop condition.
- Para escribir la memoria completa el proceso se repite 32 veces

# **IIC EEPROM AT24C04**

#### cronogramas (iii)

- Para hacer una lectura aleatoria de un dato de una dirección dada
  - Es necesario enviar 3 bytes por IIC y recibir 1



- Se envía la start condition seguida del 1er. byte que incluye:
  - los 6 bits más significativos de la dirección del dispositivo IIC (101000)
  - el bit 8 de la dirección del dato
  - un 0 para indicar la operación de escritura (escritura ficticia)
- Se envía el 2do. byte que incluye los bits 7..0 (8 bits) de la dirección del dato.
- Se envía la start condition seguida del 3er. byte que incluye:
  - La misma información que el 1er. byte pero con un 1 final para indicar la operación de lectura
- Se recibe el byte que incluye el dato (sin enviar ACK).
- Se envía la stop condition

## **IIC EEPROM AT24C04**

#### cronogramas (iv)







- Se envía la start condition seguida del 1er. byte que incluye:
  - los 6 bits más significativos de la dirección del dispositivo IIC (101000)
  - el bit 8 de la dirección del dato
  - un 0 para indicar la operación de escritura (escritura ficticia)
- Se envía el 2do. byte que incluye los bits 7..0 (8 bits) de la dirección del dato.
- Se envía la start condition seguida del 3er. byte que incluye:
  - La misma información que el 1er. byte pero con un 1 final para indicar la operación de lectura
- Se reciben n-1 bytes que incluyen los datos (enviando ACK en cada uno)
- Se recibe el último byte que incluye datos (sin enviar ACK).
- Se envía la stop condition.

# **Driver de IIC EEPROM AT24C04**

at24c04.h

```
#ifndef AT24C04 H
#define AT24C04 H
#include <common types.h>
#define AT24C04 WIDTH (8)
#define AT24C04 DEPTH (512)
void at24c04 bytewrite( uint16 addr, uint8 data*);
                                    Lectura/escritura aleatoria
void at24c04_byteread( uint16 addr, uint8 *data );
void at24c04 store( uint8 *buffer );
#endif
```