

#### Laboratorio 9:

# E/S por DMA y bus IIS

reproducción/grabación de sonido con un Audio Codec

Programación de sistemas y dispositivos

#### José Manuel Mendías Cuadros

Dpto. Arquitectura de Computadores y Automática Universidad Complutense de Madrid

# Presentación

- Desarrollar 4 capas de firmware para grabación/reproducción de sonido muestreado usando un audio codec conectado a buses L3 e IIS:
  - Una para el envío de bytes por pooling por bus L3:
    - Envío: L3\_putByte
    - Inicialización: L3\_init
  - Otra para el control de operación de un audio codec conectado a un bus L3:
    - Envío de comandos: uda1341ts\_mute / uda1341ts\_on / uda1341ts\_off / uda1341ts setvol
    - Recuperación de estado: uda1341ts\_status / uda1341ts\_getvol
    - Inicialización: uda1341ts\_init
  - Otra para el envío/recepción de muestras de audio por bus IIS:
    - Envío/recepción de 1 muestra por pooling: iis\_putSample / iis\_getSample
    - Envío/recepción de n muestras por polling/DMA: iis\_playwav / iis\_recwav
    - Control del estado de DMA: iis\_pausewav / iis\_continuewav
    - Recuperación del estado de DMA: iis\_statuswav
    - Inicialización: iis\_init
  - Otra para inicialización de DMA:
    - Inicialización: bdma0\_init/ bdma0\_open / bdma0\_close

# Presentación



Para envío de información de control



Para el envío y/o recepción de sonido muestreado

# Sonido muestreado



Frecuencia de muestreo (fs)

o 8.000 Hz Teléfono

o 44.100 Hz audio CD

o 16.000 Hz Voz IP

o 48.000 Hz DVD

o 32.000 Hz mini DV

o 96.000 Hz HD-DVD

Número de canales:

o 1 (mono) / 2 (stéreo)

Representación de la muestra:

o Enteros (C2): 8...32 bits/muestra

Trabajaremos con sonido muestreado:

- fs = 16KHz, estéreo, 16b
- tasa transferencia = 500 Kbps
- 1s sonido = 62.5 KB

Tasa de transferencia (b/s)

o fs × (num. canales) × (anchura de datos)

Tamaño del sonido (B)

o (duración)  $\times$  f<sub>s</sub>  $\times$  (num. canales)  $\times$  (anchura de datos) / 8

# SII sn

## **Bus IIS**

- ANTIVE TO THE PARTY OF THE PART
- IIS (Integrated Interchip Sound) es un bus serie síncrono para la transmisión de audio stéreo entre dispositivos digitales.
  - o Tiene 2 líneas unidireccionales de datos serie: IISDI (entrada) y IISDO (salida).
    - Permite el envío/recepción simultánea de datos de sonido.
    - Otros datos (p.e. control) deben transmitirse por líneas aparte.
  - Tiene 3 líneas de reloj: SCLK (transmisión de datos serie), LRCLK (selección de canal izquierdo/derecho), CODECLK (reloj principal)
  - Todos los datos transmitidos están codificados en C2 (MSB first) con un número de bits no definido (depende del emisor/receptor).
    - Los datos serán truncados o extendidos con 0 según convenga en el emisor/receptor.

#### Protocolo:

- La transmisión de datos es continua
- o El maestro genera las señales de reloj determinando así implícitamente fs
- Emisor y receptor transmiten las señales de datos de audio alternando muestras del canal izquierdo y derecho.

## **Bus IIS**



- Su funcionamiento se controla por medio de 3 señales de reloj:
  - o CODECLK: determina la frecuencia de funcionamiento del controlador
  - o **LRCK**: indica la muestra (izquierda o derecha) que se está transmitiendo
  - o **SCLK**: sincroniza la transferencia serie de cada uno de los bits de la muestra.



IIS-BUS FORMAT (N=8 or 16)

- Sus frecuencias se definen siempre relativas a la fs:
  - o **LRCK**: fs
  - o **SCLK**: (bits/muestra) × (número de canales) × fs
  - o *CODECLK*: 256 fs / 384 fs / 512fs

#### Trabajaremos con frecuencias:

- LRCK = fs
- SCLK = 32 fs
- CODECCLK = 256 fs

# Controlador de IIS

#### configuración



o IISMOD[3] = 1

16b

 $\circ$  IISMOD[4] = 0

IIS compatible

Frecuencia de SCLK: 32fs

o IISMOD[1:0] = 1

Frecuencia de CODECLK: 256fs

 $\circ$  IISMOD[2] = 0

Frecuencia de muestreo: fs = 16 KHz (calidad Voz IP)

o  $n = 64 \text{ MHz} / (256 \times 16 \text{ KHz}) = 15,6$ 

o IISPSR[7:4]/IISPSR[3:0] = 7

division factor = 16

Polaridad de LRCLK: O para canal izquierdo

 $\circ$  IISMOD[5] = 0

Generación de LRCLK en inactividad: sí

 $\circ$  IISCON[3] = 0

en transmisión

 $\circ$  IISCON[2] = 0

en recepción



# Controlador de IIS

#### operación por pooling (i)



- o Enviar y recibir simultáneamente (o no) muestras por pooling
  - Idóneo para efectos de audio en tiempo real
- Solo enviar muestras por DMA
  - Idóneo para reproducción de sonido
- Solo recibir muestras por DMA
  - Idóneo para grabación de sonido

#### Cada muestra son 2 datos

- o Correspondientes a los canales izquierdo y derecho que se van alternando.
- Para recibir una muestra por pooling:
  - Esperar a que haya al menos 2 datos en la FIFO Rx (mientras IISFCON[3:0] < 2)</li>
  - Leer 2 veces de IISFIF
- Para enviar una muestra por pooling:
  - Esperar a que haya al menos 2 huecos en la FIFO Tx (mientras IISFCON[7:4] > 6)
  - Escribir 2 veces en IISFIF



# Controlador de IIS

#### operación por pooling (ii)



 $\circ$  IISMOD[8] = 0

o IISMOD[7:6] = 3

O IISCON[1] = 1

o IISCON[0] = 1

master mode

modo transmisión y recepción

prescaler habilitado

interfaz IIS habilitado

FIFO transmisión: habilitada y accedida por pooling

O IISFCON[9] = 1

o IISFCON[11] = 0

 $\circ \quad \mathsf{IISCON}[5] = 0$ 

Tx FIFO enable

normal access mode

Tx DMA request disable

FIFO recepción: habilitada y accedida por pooling

o IISFCON[8] = 1

o IISFCON[10] = 0

 $\circ$  IISCON[4] = 0

Rx FIFO enable

normal access mode

Rx DMA request disable



# Driver de controlador de IIS

#### iis.h



```
#ifndef IIS H
#define IIS H
#include <common types.h>
#define IIS DMA
                             Nemotécnicos para identificar el modo de envío/recepción de muestras
#define IIS POLLING
void iis init( uint8 mode );
inline void iis putSample( int16 ch0, int16 ch1 );
inline void iis getSample( int16 *ch0, int16 *ch1 );
void iis play( int16 *buffer, uint32 length, uint8 loop );
void iis rec( int16 *buffer, uint32 length );
void iis pause( void );
void iis continue( void );
uint8 iis_status( void );
void iis playwawFile( uint8 *fileAddr );
#endif
```

**PSyD** 

# Driver de controlador de IIS

#### iis.c



```
static uint8 iomode;
void iis init( uint8 mode )
  iomode = mode;
  if( mode == IIS_POLLING )
    IISPSR = ...;
    IISMOD =
                        Configura el controlador de IIS para operar por pooling
    IISFCON = .
    IISCON = ...
```

# Driver de controlador de IIS

#### iis.c

```
inline void iis putSample( int16 ch0, int16 ch1 )
 while( ... );
  IISFIF = ch0;
  IISFIF = ch1;
void iis play( int16 *buffer, uint32 length, uint8 loop )
 uint32 i;
  int16 ch1, ch2;
  if( iomode == IIS POLLING )
    for( i=0; i<length/2; )</pre>
      ch1 = buffer[i++];
      ch2 = buffer[i++];
      iis putSample( ch1, ch2 );
```

# Controlador de IIS

#### operación por DMA (i)



- Para enviar/recibir muestras por DMA
  - 1. Configurar el controlador de DMA con las características de la transmisión.
  - 2. Configurar el controlador de IIS para que comience a solicitar peticiones de DMA
  - 3. Cuando la transferencia termina, el controlador de DMA interrumpe
  - 4. La RTI de DMA, debe parar al controlador de IIS para que deje de hacer peticiones
- Además, para parar/reanudar la transmisión de muestras por DMA
  - O IISCON[0] = 0/1
  - o Al parar el controlador, deja de pedir transferencias de DMA.

borra flag de INT pendiente



# Controlador de IIS

#### operación por DMA: solo recepción



o IISMOD[8] = 0

o IISMOD[7:6] = 1

O IISCON[1] = 1

O IISCON[0] = 1

master mode

modo recepción

prescaler habilitado

interfaz IIS habilitado

FIFO transmisión: deshabilitada

 $\circ$  IISFCON[9] = 0

o IISFCON[11] = 0

o IISCON[5] = 0

Tx FIFO deshabilitada

normal access mode

Tx DMA request deshabilitada

FIFO recepción: habilitada y accedida por DMA

o IISFCON[8] = 1

o IISFCON[10] = 1

o IISCON[4] = 1

Rx FIFO habilitada

DMA access mode

Rx DMA request habilitada



# E/S por DMA y bus IIS

# Controlador de IIS

#### operación por DMA: solo transmisión



IISMOD[8] = 0

IISMOD[7:6] = 2

IISCON[1] = 1

IISCON[0] = 1

master mode

modo transmisión

prescaler habilitado

interfaz IIS habilitado

FIFO transmisión: habilitada y accedida por DMA

IISFCON[9] = 1

IISFCON[11] = 1

IISCON[5] = 1

Tx FIFO habilitada

DMA access mode

Tx DMA request habilitada

FIFO recepción: deshabilitada

IISFCON[8] = 0

IISFCON[10] = 0

IISCON[4] = 0

Rx FIFO deshabilitada

normal access mode

Rx DMA request deshabilitada



**PSyD** 

# Controlador de IIS

#### operación por DMA: en reposo





 $\circ$  IISMOD[8] = 0

 $\circ$  IISMOD[7:6] = 0

o IISCON[1] = 0

 $\circ$  IISCON[0] = 0

master mode

no transfer

prescaler deshabilitado

interfaz IIS deshabilitado

FIFO transmisión: deshabilitada

 $\circ$  IISFCON[9] = 0

o IISFCON[11] = 0

o IISCON[5] = 0

Tx FIFO deshabilitada

normal access mode

Tx DMA request deshabilitada

FIFO recepción: deshabilitada

 $\circ$  IISFCON[8] = 0

o IISFCON[10] = 0

 $\circ$  IISCON[4] = 0

Rx FIFO deshabilitada

normal access mode

Rx DMA request deshabilitada

# **Controlador DMA**

#### configuración



o BDICNT0[31:30] = 1

DMA source selection: IIS

o BDCON0[3:2] = 0

DMA request enable

 $\circ$  BDCON0[1:0] = 0

no command

 $\circ$  BCICNT0[20] = 1

DMA enable

Tamaño de datos: 16b

o BDISRC0[31:30] = 1

half word

Opciones de DMA:

 $\circ$  BCICNT0[29:28] = 0

handshake mode

o BCICNT0[27:26] = 1

unit transfer mode

o BCICNT0[25:24] = 0

no on-the-fly mode

Generación de interrupción: al terminar la transferencia DMA

o BCICNT0[23:22] = 3

# **Controlador DMA**

#### operación por DMA: solo transmisión



Sentido de la transferencia: memoria -> IIS

o BDIDES0[31:30] = 1

from external memory to internal peripheral

Dirección origen:

o BDISRC0[29:28] = 1

o BDISRC0[27:0] = DIR

post-incrementada

dirección del buffer

Dirección destino:

o BDIDES0[29:28] = 3

 $\circ$  BDIDES0[27:0] = 0x1D18010

fija

dirección de IISFIF

Número de bytes a transferir:

o BCICNT0[19:0] = LENGTH

tamaño del buffer

Autoreload: según se defina

O BCICNTO[21] = X

# **Controlador DMA**

#### operación por DMA: solo recepción



Sentido de la transferencia: IIS -> memoria

o BDIDES0[31:30] = 2

from internal peripheral to memory

Dirección origen:

 $\circ$  BDISRC0[29:28] = 3

o BDISRC0[27:0] = 0x1D18010

fija

dirección de IISFIF

Dirección destino:

o BDIDES0[29:28] = 1

 $\circ$  BDIDES0[27:0] = DIR

post-incrementada

dirección del buffer

Número de bytes a transferir:

o BCICNT0[19:0] = LENGTH

tamaño del buffer

Autoreload: desactivado

o BCICNTO[21] = 0

# Driver de controlador de IIS

#### iis.c

```
static void isr bdma0( void ) attribute ((interrupt ("IRQ")));
static uint8 flag;
static uint8 iomode;
void iis init( uint8 mode )
  iomode = mode;
  if( mode == IIS DMA )
    IISPSR = ...;
    IISMOD = ...;
                       Configura el controlador de IIS para operar por DMA en modo reposo
    IISFCON = 0;
    IISCON = 0;
    bdma0 init();
    bdma0_open( isr_bdma0 );
    flag = OFF;
```

# Driver de controlador de IIS

#### iis.c

```
void iis rec( int16 *buffer, uint32 length )
  if( iomode == IIS DMA )
    while( flag != OFF );
    BDISRC0 = (1 << 30) | (3 << 28) | (uint32) &IISFIF;
    BDIDES0 = (2 << 30) | (1 << 28) | (uint32) buffer;
    BDCON0 = 0;
    BDICNT0 = (1 << 30) | (1 << 26) | (3 << 22) | (1 << 20) | length;
    IISMOD = \dots;
    IISFCON = ...;  Configura el controlador de IIS para operar por DMA en modo solo recepción
    IISCON = ...;
    flag = ON;
static void isr bdma0( void )
  IISCON &= ~1;
  flag = OFF;
  I ISPC = BIT BDMA0;
```

dma.h

```
#ifndef __DMA_H__
#define __DMA_H__

#include <common_types.h>

void bdma0_init( void );
void bdma0_open( void (*isr)(void) );
void bdma0_close( void );

#endif
```

# Driver de controlador de DMA

#### dma.c

```
#include <s3c44b0x.h>
#include <s3cev40.h>
#include <dma.h>
extern void isr BDMA0 dummy( void );
void bdma0 init( void )
  BDCON0
           = 0;
  BDISRC0 = 0;
  BDIDES0 = 0;
  BDICNT0 = 0;
void bdma0 open( void (*isr)(void) )
                 instala la ISR argumento en la tabla virtual de vectores de IRQ
                 borra flag de interrupción pendiente por fin de BDMA0
  I ISPC
  INTMSK
             &= ...; desenmascara globalmente interrupciones e interrupciones por fin de BDMA0
void bdma0 close( void )
  INTMSK
                       enmascara interrupciones por fin de BDMA0
                 ••• instala isr BDMA0 dummy en la tabla virtual de vectores de interrupción
```

# **Ficheros WAV**



- Un fichero WAV convencional:
  - Dispone de una cabecera con información diversa
  - Las muestras se almacenan sin compresión alternando canales
    - En el chunk identificado como "data"
    - El número de bytes ocupado por las muestras se indica en los 4B siguientes al identificador
- Para reproducir en el audio codec un fichero WAV
  - Deberá estar precargado en memoria
  - Tendrá estar muestreado a 16KHz en estéreo y 16 bits por muestras
  - Deberá enviarse por bus IIS al audio codec:
    - Ignorando la cabecera
    - Al ser un formato no comprimido las muestras podrán transmitirse directamente
- Para cargar un WAV en memoria
  - Desde la consola del depurador teclear el comando

restore <fichero> binary <dir memoria>

# Programa principal

```
efectos en dominio temporal: echo & fade
```

```
void iis playwawFile( uint8 *fileAddr )
 uint32 size;
 while( !( fileAddr[0] == 'd' &&
             fileAddr[1] == 'a' &&

    Busca el identificador del "chunck"

             fileAddr[2] == 't' &&
             fileAddr[3] == 'a') )
    fileAddr++;
 fileAddr += 4; ..... Salta el identificador del "chunck"
 size = (uint32) fileAddr[0];
 size += (uint32) fileAddr[1] << 8;</pre>
                                                Extrae el número de bytes que ocupan las muestras
                                                (el fichero está ordenación little endian)
 size += (uint32) fileAddr[2] << 16;</pre>
 size += (uint32) fileAddr[3] << 24;</pre>
 fileAddr += 4; ..... Salta la indicación de número de bytes
 iis_play( (int16 *)fileAddr, size, OFF );
```

### **Bus L3**



- El interfaz L3 es un bus serie síncrono
  - 1 línea bidireccional de datos: L3DATA
    - Todos los datos transmitidos son de 8 bits (LSB first)
  - 2 líneas de entrada: L3MODE (modo) y L3CLOCK (reloj).
    - Si L3MODE = 0 (address mode), por L3DATA se envían las direcciones del dispositivo (6b) y del registro destino (2b).
    - Si L3MODE = 1 (data mode), por L3DATA se envían/reciben datos.
- El SoC no incluye un controlador de bus L3
  - Las líneas están conectadas directamente a puertos de E/S configurados como salidas:
    - L3DATA = PDATA[9]
    - L3MODE = PDATB[4]
    - L3CLOCK = PDATB[5]
  - Las formas de onda deben generarse por SW respetando ligaduras de tiempo establecidas en los cronogramas
  - Dado que el puerto B está compartido con los leds:
    - Cada vez que escribamos en PDATB para generar las formas de onda de L3MODE y L3DATA hay que sobreescribir el estado de los leds para que no cambien.

26

# Bus L3

#### cronograma (i)



# Driver de bus L3



# Driver de bus L3



```
#define SHORT_DELAY { int8 j; for( j=0; j<4; j++ ); }
void L3 putByte( uint8 byte, uint8 mode )
 uint8 rled, lled;
 rled = !led_status( RIGHT_LED );
                               Almacena en variables el estado de los leds
 lled = !led status( LEFT LED );
 PDATB = . . . ; Indica el modo a transmitir: L3CLOCK=1 y L3MODE=mode
 SHORT DELAY; espera tsu(L3)A > 190 ns
 PDATB = . . . : Baja la señal de reloj: L3CLOCK=0 y L3MODE=mode
   PDATA = . . . ; Pone el bit a transmitir: L3DATA = byte[i]
   SHORT DELAY; espera tCLK(L3)L > 250ns
   PDATB = . . . ; Sube la señal de reloj: L3CLOCK=1 y L3MODE=mode
   SHORT DELAY; espera tCLK(L3)H > 250ns
 PDATB = (rled << 10) | (lled << 9) | (1 << 5) | (1 << 4);
             Deja los leds inalterados
                                  Deja en reposo el bus L3
                                  L3CLOCK=1 y L3MODE=1
```

# **Audio Codec UDA1341TS**

#### control de operación (i)



- Accesibles directamente a través del bus L3
- STATUS (10): permite programar la frecuencia del sistema y el formato de datos IIC
- DATAO (00): permiten realizar ajustes de sonido (volumen, bass, treble, mute...)
- DATA1 (10): permiten conocer peak level del sonido reproducido

#### Dispone de 5 registros secundarios (o extendidos)

- Accesibles indirectamente a través del registro primario DATAO
- MA (000): permite ajustar la atenuación del canal de entrada 1
- MB (001): permite ajustar la atenuación del canal de entrada 2
- MS/MM (010): permite mezclar o seleccionar uno de los canales de entrada
- AG/IG (100): permite activar/desactivar el control automático de ganancia (AGC)
- IG (101): permite ajustar la ganancia del amplificador del canal de entrada 2
- AT/AL (110): permite ajustar parámetros de AGC
- La dirección del Audio Codec es: 000101
- El micrófono está conectado al canal de entrada 1



**PSyD** 

# **Audio Codec UDA1341TS**

#### control de operación (ii)



- Para activar/desactivar el reset el audio codec
  - o STATUS[7]=0 y STATUS[6]=1/0
- Para indicar la frecuencia del sistema y el formato de datos

STATUS[7]=0 y STATUS[5:4]=2

256fs

o STATUS[7]=0 y STATUS[2:0]=0

IIS compatible

Para indicar el canal al que está conectado el micrófono:

o MS/MM[1:0] = 1

canal 1

Para encender/apagar el ADC/DAC con 6dB de ganancia de entrada

o STATUS[7]=1 y STATUS[1:0]=X

valor según corresponda

o STATUS[7]=1 y STATUS[5]=1

6dB de ganancia

- Para activar/desactivar mute
  - $\circ$  DATA0[7:6] = 2 y DATA0[2]=1/0
- Para fijar el volumen de reproducción
  - DATA0[7:6] = 0 y DATA0[5:0]=atenuación (a mayor atenuación, menor volumen)

**PSyD** 

# **Audio Codec UDA1341TS**

#### control de operación (iii)

- Para escribir en un registro primario del codec se envían 2 bytes
  - Se envía el 1er. byte en address mode que incluye:
    - la dirección del dispositivo (000101)
    - la identificación del registro primario a escribir (2 bits)
  - Se envía el 2do. byte en data mode que incluye el dato (8 bits)
- Para escribir en un registro secundario del codec se envían 3 bytes
  - Se envía el 1er. byte en address mode que incluye:
    - la dirección del dispositivo (000101)
    - la identificación del registro DATAO (00)
  - o Se envía el 2do. byte en data mode que incluye:
    - un prefijo constante (11000)
    - la identificación del registro secundario (3 bits)
  - Se envía el 3er. byte en data mode que incluye:
    - un prefijo constante (111)
    - el dato (5 bits)
- No es posible leer registros del CODEC
  - o PDATA[9] (L3DATA) solo puede configurarse como salida y por eso no hemos implementado la función L3 getbyte que sería necesaria.



# **Driver de UDA1341TS**

#### uda1341ts.h

```
#ifndef UDA1341TS H
#define UDA1341TS_H__
#include <common types.h>
#define UDA_DAC (1)
#define UDA_ADC (2)
                         Nemotécnicos para identificar los conversores
#define VOL MAX (0x3F)
#define VOL MED (0x20) - Declara macros para identificar algunos volúmenes
#define VOL MIN (0x0)
#define MUTE_ON
                          Nemotécnicos para identificar el estado del mute
#define MUTE_OFF (0)
void uda1341ts init( void );
void uda1341ts mute( uint8 on );
void uda1341ts on( uint8 converter );
void uda1341ts_off( uint8 converter );
uint8 uda1341ts status( uint8 converter );
void uda1341ts setvol( uint8 vol );
uint8 uda1341ts getvol( void );
#endif
```

PSyD

# **Driver de UDA1341TS**

#### uda1341ts.c

```
#include <13.h>
#include <uda1341ts.h>
#define ADDRESS (0x05)
\#define DATA0 (0x0)
#define DATA1 (0x1)

    Nemotécnicos para identificar los registros primarios

#define STATUS (0x2)
#define EA (0x18 << 3)
                              Nemotécnicos para los prefijos de acceso a los registros secundarios
\#define ED (0x7 << 5)
static uint8 volume;
                              Almacena localmente el volumen y el estado de los ADC/DAC ya que no es
static uint8 state;
                              posible leer los registros de Audio Codec
void uda1341ts init( void )
  L3 init();
  L3_putByte( (ADDRESS << 2) | STATUS, L3_ADDR_MODE
  L3 putByte( (1 << 6), L3 DATA MODE );
  L3 putByte( (2 << 4), L3_DATA_MODE ); ..... Quita el reset y fija frecuencia y formato de IIS
  L3_putByte( (ADDRESS << 2) | DATA0, L3_ADDR_MODE
  L3_putByte( EA | (2), L3_DATA_MODE );
                                                                    Selecciona el canal 1
  L3 putByte( ED | 1, L3 DATA MODE );
  uda1341ts setvol( VOL MAX );
  uda1341ts on( DAC );
  uda1341ts on( ADC );
```

# Programa principal

#### reproducción de sonido tabulado

```
#define LOOKUPTABLE SIZE
                          (36)
const int16 sine[LOOKUPTABLE_SIZE] = ..... Do central (440Hz) tabulado en forma sinusoidal
 0, 157, 314, 472, 579, 689, 779, 846, 887, 900, 887, ...
 0, -157, -314, -472, -579, -689, -779, -846, -887, -900, -887, ...
};
const int16 square[LOOKUPTABLE_SIZE] = ..... Do central (440Hz) tabulado en forma cuadrada
  -900, -900, -900, -900, -900, -900, -900, -900, -900, ...
};
const int16 triangle[LOOKUPTABLE_SIZE] = ...... Do central (440Hz) tabulado en forma triangular
 0, 100, 200, 300, 400, 500, 600, 700, 800, 900, 800, ...
  0, -100, -200, -300, -400, -500, -600, -700, -800, -900, -800, \dots
};
while( ... )
  iis_putSample( square[i], square[i] ); ...... Reproduce de muestras tabuladas
  if( ++i > LOOKUPTABLE_SIZE )
                                          incrementa modularmente el índice de muestras
   i = 0;
```

# Programa principal

#### reproducción a distintas velocidades



```
#define AUDIOBUFFER_SIZE (16000*10) ...... 10s de audio a 16000sps
for( i=0; i<AUDIOBUFFER SIZE; i++ )</pre>
  iis_getSample( &(buffer.ch0[i]), &(buffer.ch1[i]) );
for( i=0; i<AUDIOBUFFER SIZE; i++ )</pre>
                                                               Reproduce de muestras
  iis_putSample( buffer.ch0[i], buffer.ch1[i] );
                                                               a velocidad normal
for( i=0; i<AUDIOBUFFER SIZE; i++ )</pre>
                                                               Reproducción de muestras
  iis putSample([buffer.ch0[i], buffer.ch1[i]]);
                                                               a media velocidad
  iis putSample( buffer.ch0[i], buffer.ch1[i] );
                                                    Cada muestra se reproduce 2 veces
for( i=0; i<AUDIOBUFFER SIZE; i+=2:)</pre>
                                                               Reproducción de muestras
  iis_putSample( buffer.ch0[i], buffer.ch1[i] );
                                                               a doble velocidad
                                                    Se reproduce una muestra sí y otra no
for( i=0; i<AUDIOBUFFER SIZE; i++ )</pre>
  iis putSample(
    buffer.ch0[AUDIOBUFFER SIZE-i],
                                                  Reproducción de muestras al revés
    buffer.ch1[AUDIOBUFFER SIZE-i]
  );
```

# Programa principal

#### efectos en dominio temporal: echo & fade

```
audiodelay init( &delay_buffer, 16000 ); ..... Buffer para retardo de 1s de audio a 16000sps
while( ... )
 iis getSample( &ch0, &ch1 ); ..... Lee la muestra actual
 audiodelay_get( &delay_buffer, &ch0_aux, &ch1_aux ); ....
                                                                  almacenada hace 1 s
 ch0 \ aux = ch0 + (ch0 \ aux >> 1);
                                             Reproduce la suma de la muestra actual y la muestra
 ch1 aux = ch1 + (ch1 aux >> 1);
                                             almacenada hace 1 s atenuada (echo)
 iis_putSample( ch0_aux, ch1_aux );
 audiodelay put( &delay buffer, ch0, ch1 ); ...... Almacena la muestra actual
audiodelay init( &delay buffer, 16000 );
while( ... )
  iis getSample( &ch0, &ch1 );
  audiodelay get( &delay buffer, &ch0 aux, &ch1 aux );
  ch0 = ch0 + (ch0 aux >> 1);
  ch1 = ch1 + (ch1 aux >> 1);
  iis putSample( ch0, ch1 );
  audiodelay_put( &delay_buffer, ch0, ch1 ); ..... Almacena la muestra reproducida
                                                          (echo & fade)
```

# **Tareas**

#### lab9-wav

- 1. Crear el proyecto lab9-wav a partir de una copia de uno anterior.
- 2. Descargar en el directorio lab9-wav el fichero lab9-wav.c
- 3. Descargar en el directorio **BSP/include** los ficheros:
  - o dma.h, 13.h, iis.h y uda1341ts.h
- 4. Codificar en **BSP/source** los ficheros:
  - o dma.c, 13.c, iis.c y uda1341ts.c
- 5. Refrescar los proyectos BSP y lab9-wav
- 6. Compilar primero el proyecto **BSP** y después el proyecto **lab9-wav**
- 7. Crear la configuración de depuración lab9-wav a partir de una anterior.
- 8. Crear un directorio wav16b16K y descargar en él los ficheros:
  - o \*.wav y load\_wav.txt
- 9. Conectar la placa y encenderla.
- 10. Arrancar OpenOCD y Termite.
- 11. Cargar en memoria los BMP ejecutando el script load\_wav.txt
- 12. Arrancar la configuración de depuración lab9-wav

**PSyD** 

# Tareas lab9-efectos

- 1. Crear el proyecto lab9-efectos a partir de una copia de uno anterior.
- 2. Descargar en el directorio lab9-efectos el fichero lab9-efectos.c
- 3. Refrescar el proyecto lab9-efectos
- 4. Compilar el proyecto lab9-efectos
- 5. Crear la configuración de depuración lab9-efectos a partir de una anterior.
- 6. Conectar la placa y encenderla.
- 7. Arrancar OpenOCD y Termite.
- 8. Arrancar la configuración de depuración lab9-wav