# Программирование микроконтроллеров STM32

Прямой доступ к памяти

## Зачем нужен модуль прямого доступа к памяти? (DMA - direct memory access)

- Разгрузить основной процессор
  - Ядро инициирует работу DMA
  - Выполняет свои задачи
  - Получает прерывание по окончанию работы DMA



credits: pcmag.com

#### DMA B STM32

- 5 каналов
- 4 уровня приоритетов между каналами
- Конфигурируемый мин. размер сообщения (слово, полуслово, байт)
- Поддержка кольцевого режима
- 3 флага для всех каналов с прерыванием (через лог. "ИЛИ")
- Передача данных между перифериями, между памятью, между памятью и периферией
- Максимальная длина пакета 65536 сообщений

#### Пример транзакции в DMA





#### DMA. Параметры передачи



Размер сообщения конфигурируется как для источника, так и для получателя: В данном случае: размер сообщения для источника - 1 байт (USART\_RDR), размер сообщения для получателя - 1 байт (SRAM)

### DMA. Параметры передачи

| Source<br>port<br>width | Destination port width | Number<br>of data<br>items to<br>transfer<br>(NDT) | Source content:<br>address / data                | Transfer operations                                                                                                                                                                                                      | Destination<br>content:<br>address / data                                |
|-------------------------|------------------------|----------------------------------------------------|--------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------|
| 8                       | 8                      | 4                                                  | @0x2 / B2                                        | 1: READ B0[7:0] @0x0 then WRITE B0[7:0] @0x0<br>2: READ B1[7:0] @0x1 then WRITE B1[7:0] @0x1<br>3: READ B2[7:0] @0x2 then WRITE B2[7:0] @0x2<br>4: READ B3[7:0] @0x3 then WRITE B3[7:0] @0x3                             | @0x0 / B0<br>@0x1 / B1<br>@0x2 / B2<br>@0x3 / B3                         |
|                         |                        |                                                    |                                                  |                                                                                                                                                                                                                          |                                                                          |
| 8                       | 32                     | 4                                                  | @0x0 / B0<br>@0x1 / B1<br>@0x2 / B2<br>@0x3 / B3 | 1: READ B0[7:0] @0x0 then WRITE 000000B0[31:0] @0x0<br>2: READ B1[7:0] @0x1 then WRITE 000000B1[31:0] @0x4<br>3: READ B2[7:0] @0x2 then WRITE 000000B2[31:0] @0x8<br>4: READ B3[7:0] @0x3 then WRITE 000000B3[31:0] @0xC | @0x0 / 000000B0<br>@0x4 / 000000B1<br>@0x8 / 000000B2<br>@0xC / 000000B3 |
|                         |                        |                                                    | •                                                |                                                                                                                                                                                                                          | •                                                                        |
| 32                      | 8                      | 4                                                  | @0x4 / B7B6B5B4<br>@0x8 / BBBAB9B8               | 1: READ B3B2B1B0[31:0] @0x0 then WRITE B0[7:0] @0x0<br>2: READ B7B6B5B4[31:0] @0x4 then WRITE B4[7:0] @0x1<br>3: READ BBBAB9B8[31:0] @0x8 then WRITE B8[7:0] @0x2<br>4: READ BFBEBDBC[31:0] @0xC then WRITE BC[7:0] @0x3 | @0x0 / B0<br>@0x1 / B4<br>@0x2 / B8<br>@0x3 / BC                         |

#### DMA. Инициализация

- Подача тактирования на модуль DMA
- Указание адреса памяти LL\_DMA\_SetMemoryAddress [CMAR]
- Указание адреса периферии *LL\_DMA\_SetPeriphAddress* [CPAR]
- Настройка направления передачи данных
  - LL\_DMA\_SetDataTransferDirection [CCR]
- Настройка длины пакета LL\_DMA\_SetDataLength [CNDTR]
- Параметры работы с сообщениями
  - LL\_DMA\_SetMemoryIncMode [CCR]
  - LL\_DMA\_SetPeriphIncMode [CCR]
  - LL\_DMA\_SetPeriphSize [CCR]
  - LL\_DMA\_SetMemorySize [CCR]
- Настройка режима DMA *LL\_DMA\_SetMode* [CCR] (кольцевой или нет)
- Включение модуля DMA LL\_DMA\_EnableChannel [CCR]

| Peripherals | Channel 1                                           | Channel 2                                           | Channel 3                                           | Channel 4                                           | Channel 5                                        |
|-------------|-----------------------------------------------------|-----------------------------------------------------|-----------------------------------------------------|-----------------------------------------------------|--------------------------------------------------|
| ADC         | ADC <sup>(1)</sup>                                  | ADC <sup>(2)</sup>                                  | -                                                   | -                                                   | -                                                |
| SPI         | -                                                   | SPI1_RX                                             | SPI1_TX                                             | SPI2_RX                                             | SPI2_TX                                          |
| USART       | -                                                   | USART1_TX <sup>(1)</sup>                            | USART1_RX <sup>(1)</sup>                            | USART1_TX <sup>(2)</sup><br>USART2_TX               | USART1_RX <sup>(2)</sup><br>USART2_RX            |
| I2C         | _                                                   | I2C1_TX                                             | I2C1_RX                                             | I2C2_TX                                             | I2C2_RX                                          |
| TIM1        | -                                                   | TIM1_CH1                                            | TIM1_CH2                                            | TIM1_CH4<br>TIM1_TRIG<br>TIM1_COM                   | TIM1_CH3<br>TIM1_UP                              |
| TIM2        | TIM2_CH3                                            | TIM2_UP                                             | TIM2_CH2                                            | TIM2_CH4                                            | TIM2_CH1                                         |
| TIM3        | -                                                   | ТІМ3_СН3                                            | TIM3_CH4<br>TIM3_UP                                 | TIM3_CH1<br>TIM3_TRIG                               | =                                                |
| TIM6 / DAC  | -                                                   | -                                                   | TIM6_UP<br>DAC_Channel1                             | -                                                   | -                                                |
| TIM15       | -                                                   | -                                                   | -                                                   | -                                                   | TIM15_CH1<br>TIM15_UP<br>TIM15_TRIG<br>TIM15_COM |
| TIM16       | -                                                   | -                                                   | TIM16_CH1 <sup>(1)</sup><br>TIM16_UP <sup>(1)</sup> | TIM16_CH1 <sup>(2)</sup><br>TIM16_UP <sup>(2)</sup> | -                                                |
| TIM17       | TIM17_CH1 <sup>(1)</sup><br>TIM17_UP <sup>(1)</sup> | TIM17_CH1 <sup>(2)</sup><br>TIM17_UP <sup>(2)</sup> | -                                                   | -                                                   | -                                                |

#### **DMA**. Прерывания

| Interrupt event   | Event flag | Enable control bit |  |
|-------------------|------------|--------------------|--|
| Half-transfer     | HTIF       | HTIE               |  |
| Transfer complete | TCIF       | TCIE               |  |
| Transfer error    | TEIF       | TEIE               |  |

- Включение прерывания LL\_DMA\_EnableIT\_TC [CCR]
- Настройка NVIC

DMA1\_Channel1\_IRQHandler DMA1\_Channel2\_3\_IRQHandler DMA1\_Channel4\_5\_IRQHandler

- Проверка флага LL\_DMA\_IsActiveFlag\_TCx [ISR]
- Сброс флага *LL\_DMA\_ClearFlag\_TC5* [IFCR]

#### Репозиторий

https://github.com/edosedgar/stm32f0\_ARM