## Отчёт по проектированию процессора шифрования RSA

### Определение задачи

Задача: спроектировать процессор зашифрования и расшифрования данных по алгоритму RSA с параметризуемыми размерами входных/выходных данных: изучить алгоритм RSA, изучить возможные эффективные методы реализации процессора RSA, получить описание быстродействующего процессора RSA на языке System Verilog, осуществить верификацию полученного описания процессора.

### Алгоритм шифрования RSA

RSA (аббревиатура от фамилий Rivest, Shamir и Adleman) — криптографический алгоритм с открытым ключом, основывающийся на вычислительной сложности задачи факторизации больших целых чисел; создан в 1977 году. На сегодня RSA является открытым для использования во всех странах (патент в США истёк в 2000 году, в других странах не патентовался).

#### Зашифрование RSA:

```
c\!=\!m^e \, mod \, n , где m — шифруемая часть сообщения, такая, что m\!<\!n , n\!=\!p\,q ( p , q — произвольные простые числа) и e — число, взаимно простое с (p\!-\!1)(q\!-\!1) .
```

n и q составляют *открытый ключ*. p , q не должны быть раскрыты.

#### Расшифрование RSA:

$$m\!=\!c^d \bmod n$$
 , где  $d$  — закрытый ключ,  $d\!=\!e^{-1} \bmod ((p\!-\!1)(q\!-\!1))$  .

Таким образом, алгоритм шифрования RSA представляет собой вычислительную задачу вида  $b^p \mod m$  .

#### Анализ вычислительной сложности $b^p \mod m$

Алгоритм RSA как для зашифрования, так и для расшифрования представляет собой возведение основания b в степень p с последующим взятием результата операции по модулю m (т. е. нахождением остатка от деления числа  $b^p$  на m для  $b^p mod m$ ).

Эффективным алгоритмом нахождения степени числа является бинарный алгоритм «справа-налево», в котором степень p представляется в двоичном виде:

$$p = \sum_{i=0}^{n-1} a_i \cdot 2^i$$
 , где  $n-$  число двоичных разрядов, необходимых для представления  $p$  .

Таким образом,

$$b^p = b^{\sum_{i=0}^{n-1} a_i \cdot 2^i} = \prod_{i=0}^{n-1} (b^{2^i})^{a_i}$$
.

Так, 3<sup>10</sup> можно представить как

$$3^{10} = 3^{(1010)_2} = (3)^0 \cdot (3^2)^1 \cdot (3^4)^0 \cdot (3^8)^1$$
.

 $(a \cdot b) \mod m = (a \mod m \cdot b \mod m) \mod m$ ,

согласно которому выражение  $b^p \mod m = b^{\frac{n-1}{p-1}a_i 2^i} \mod m = \prod_{i=0}^{n-1} (b^{2^i})^{a_i} \mod m$  можно представить в виде следующего Алгоритма 0 (взято из В. Schneier, Applied Cryptography).

Алгоритм 0: возведение в степень по модулю по бинарному методу «справа налево» ModExp(base, exponent, modulus) для (base exponent) (mod modulus). result = 1; base = base (mod modulus); while exponent > 0 if (exponent mod 2 == 1) result = (result \* base) (mod modulus); exponent = exponent >> 1; base = (base \* base) (mod modulus); return result;

В Алгоритме 0 выражение (exponent mod 2 == 1) определяет значение текущего разряда степени exponent, а (exponent >> 1) сдвигает следующий разряд экспоненты.

Можно увидеть, что Алгоритм 0 сводится к множественным вычислениям выражений вида х \* у (mod m). Существует классическая схема умножения по модулю, которая сводится к Алгоритму 0.2.

```
Алгоритм 0.2: классическая схема умножения по модулю z = x * y \pmod m. z = 0; for i in n-1 downto 0 begin /\!/ n - число двоичных разрядов в у Z = (2*Z + y_i*x) \pmod m; /\!/ y_i - текущий двоичный разряд у end for; return z;
```

Существенным недостатком Алгоритма 0.2 является само выражение  $(2*Z + y_i*X)$  (mod m), для вычисления которого требуется существенно затратная операция взятия по модулю, сводящаяся, например (в одном из вариантов), к итеративным процедурам вычитания и сравнения.

Для решения этой проблемы был разработан алгоритм Монтгомери, в котором операции по mod  $2^k$ , при использовании которых, как будет показано далее, вычисления существенно упрощаются.

## Алгоритм Монтгомери для вычисления $b^p \mod m$

Алгоритм Монтгомери – алгоритм, позволяющий ускорить выполнение операций умножения и возведения в квадрат по модулю, необходимых при возведении числа в степень по модулю, когда модуль велик. Был предложен в 1985 году Питером Монтгомери в статье «Modular Multiplication Without Trial Division».

Пусть a, b < n, n – k-разрядное число. Тогда  $A = a*r \pmod{n} - n$ -представление числа а по r, где  $r=2^k$ , a HOД(r, n) = 1 (n обязательно нечётное).  $B = b*r \pmod{n} - n$ -представление числа b по r.

Тогда  $Z = A*B*r^{-1} \pmod{n}$  – произведение Монтгомери, где  $r*r^{-1} = 1 \pmod{n}$ . Важным свойством умножения Монтгомери является то, что

$$Z = A*B*r^{-1} \pmod{n} = a*r*b*r*r^{-1} \pmod{n} = (a*b)*r \pmod{n}$$

то есть Z – это *n-npedcmaвление* произведения (a \* b) по r.

Произведение Монтгомери для  $Z * 1 * r^{-1} \pmod{n}$  позволяет получить  $a * b \pmod{n}$ :

$$Z * 1 * r^{-1} \pmod{n} = a * b * r * r^{-1} \pmod{n} = a * b \pmod{n}$$
.

Также полезным свойством для оптимизации вычислений является

$$A * b * r^{-1} \pmod{n} = a * r * b * r^{-1} \pmod{n} = a * b \pmod{n}$$
.

Алгоритм умножения Монтгомери описывает вычисление выражения  $A*B*r^1 \pmod n$  без использования затратных операций вычисления остатка от деления на n. Не считая затрат на получение n-представлений операндов и получения реальных выходных чисел из их n-представлений, используя умножения Монтгомери можно существенно ускорить вычисления вида  $M=C^d \pmod n$  (в частности, RSA), так как такие вычисления содержат большое количество промежуточных умножений по модулю n.

Алгоритм 1 описывает умножение Монтгомери без конечного вычитания для  $r = 2^k$ .

Алгоритм 1: умножение Монтгомери MontMult(A, B, n) без конечного вычитания для  $r = 2^k$ . S[0] = 0:

for i in 0 to k-1 loop // k – число разрядов в A, B, n

 $q_i = (S[i]_0 + A_i * B_0) \mod 2; \ // \mod 2$  эквивалентно взятию  $(S[i]_0 + A_i * B_0)_0$   $S[i+1] = (S[i] + A_i * B + q_i * n) / 2; \ // для всех <math>S: 0 \le S < M+B$ 

end loop; return S[k]; //  $S = (A * B + Q * M) / 2^k = (A * B + Q * M) / r$ 

В Алгоритме 1 двоичный разряд  $q_i$  подобран таким образом, чтобы выражение  $S+a_i*B+q_i*M$  всегда делилось на 2 без остатка. Если определить  $A_i=\sum_{i=0}^i a_j\cdot 2^j$  и

$$Q_i = \sum_{j=0}^i q_j \cdot 2^j$$
 , тогда  $A_i = A_{i-1} + a_i * 2^i$  и  $A_k = A$ . Тогда, раскрывая Алгоритм 1,  $2^{i+1} * S[i] = A_i + A_i * 2^i$ 

 $A_i*B+Q_i*n$ , а по окончании работы алгоритма  $2^k*S[k]=A*B+Q*n$ , или  $S[k]=(A*B+Q*n) / 2^k=(A*B+Q*n) / r$ , причём (A\*B+Q\*n) делится на r без остатка.

Можно показать, что выражение  $(A*B+Q*M) / r \equiv A*B*r^1 \pmod n$ , где  $A*B*r^1 \pmod n$  является умножением Монтгомери по определению. Так,  $(A*B+Q*n) / r \pmod n = (A*B+Q*n) * r * r^1 / r \pmod n = (A*B+Q*M) * r^1 \pmod n$ .

В статье «Montgomery Exponentiation Needs No Final Subtractions» К. Уолтер показал, что при условиях (A < 2n), (B < 2n) и ( $2^{k-1} > 2n$ ) является верным неравенство (S[k] < 2n), то есть результатом *полного* умножения Монтгомери  $Z = A*B*r^1 \pmod{n}$  будет являться либо S[k], либо (S[k] - n). При (S[k] < 2n) ввиду свойства  $(a-n) \mod n = a \mod n$  при последовательном умножении чисел по модулю можно довольствоваться передачей значения S[k] в качестве входных данных (т. е. новых A или B) без потери корректности алгоритма. Также можно показать, что при получении искомого выходного числа из его n-представления на конечном этапе последовательности умножений (MontMult(Z, 1, n)) верно неравенство ( $S[k] \le n$ ), а значит S[k] или 0 является искомым результатом и нет необходимости находить (S[k] - n). Таким образом, перейдя к Монтгомери-образам входных чисел и имея на каждом последующем этапе лишь неполный результат умножения Монтгомери S[k] с оконечным МоntMult(Z, 1, n) можно безошибочно вычислить любую последовательность умножений по модулю, такую как, например, возведение в степень по модулю.

Важно отметить, что условие  $(2^{k-1} > 2n)$  требует выбирать число разрядов k как минимум на 2 большим, чем эффективное число разрядов  $ext{b}$   $ext{b}$ 

```
Пример: вычисление MontMult(2, 1, 511). A = 2 = (0\ 0000\ 0010)_2; B = 1 = (0\ 0000\ 0001)_2;
```

```
n = 511 = (1\ 1111\ 1111)_2, значит: (2^{k-1} > 2n), (2^{k-1} > 11\ 1111\ 1110), (2^{10} > 11\ 1111\ 1110), (k-1=10), k=11, где k-1
число разрядов для А, В, п.
Отсюда r = 2^k = 2^{11} = 2048.
r^*r^{-1} = 1 \pmod{511}, r^{-1} = 128 \text{ T. K. } 2048 * 128 = 1 \pmod{511}.
0. S[0] = 0.
От i = 0 до i = k-1 = 10:
1. i = 0.
  q_0 = (0 + 0*1) \mod 2 = 0;
  S[1] = (0 + 0*1 + 0*511) / 2 = 0;
2. i = 1.
  q_1 = (0 + 1*1) \mod 2 = 1;
  S[2] = (0 + 1*1 + 1*511) / 2 = 512 / 2 = 256;
3. i = 2.
  q_2 = (0 + 0*1) \mod 2 = 0;
  S[3] = (256 + 0*1 + 0*511) / 2 = 256 / 2 = 128;
4. i = 3.
  q_3 = (0 + 0*1) \mod 2 = 0;
  S[4] = (128 + 0*1 + 0*511) / 2 = 128 / 2 = 64;
5. i = 4. q_4 = 0; S[5] = 32;
6. i = 5. q_5 = 0; S[6] = 16;
7. i = 6. q_6 = 0; S[7] = 8;
8. i = 7. q_7 = 0; S[8] = 4;
9. i = 8. q_8 = 0; S[9] = 2;
10. i = 9.
    q_9 = (0 + 0*1) \mod 2 = 0;
    S[10] = (2 + 0*1 + 0*511) / 2 = 1;
11. i = 10.
    q_{10} = (1 + 0*1) \mod 2 = 1;
    S[11] = (1 + 0*1 + 1*511) / 2 = 512 / 2 = 256;
12. return S[11];
Результат: MontMult(2, 1, 511) = S[11] = 256.
С другой стороны, MontMult(2, 1, 511) \equiv A*B*r^1 \pmod{511}, (A*B)*r^1 \pmod{511} = (2*1)*128 \pmod{511} = 256.
```

Алгоритм 2 описывает возведение в степень с использованием операции умножения Монтгомери и позволяет получить значение  $m = c^d \pmod{n}$ . Алгоритм 2 реализует вариант бинарной схемы возведения в степень по модулю «справа налево» (Алгоритм 0), в котором классические умножения и возведения в квадрат по модулю заменяются на неполные умножения Монтгомери.

```
Алгоритм 2: возведение в степень по модулю с использованием операции умножения Монтгомери MontExp(c, d, n). 
 K = 2^{2k} \pmod{n} = r^2 \pmod{n}; // Вычисляется внешне.
```

Раскрывая Алгоритм 2 аналитически, например, для  $m=c^3 \pmod n=c^{(11)_2} \pmod n$ , t=2, можно убедиться в правильности алгоритма.

```
K = 2^{2k} \pmod{n} = r^2 \pmod{n};
1. R[0] = MontMult(K, 1, n) = r^2 * 1 * r^{-1} \pmod{n} = r \pmod{n};
   P[0] = MontMult(K, c, n) = MontMult(r^2, c, n) = r^2 * c * r^1 \pmod{n} = c * r \pmod{n} = C.
От i = 0 до i = 2 - 1 = 1:
2. i = 0, e_0 = 1;
   R[1] = MontMult(R[0], P[0], n) = r * C * r^{-1} \pmod{n} = C \pmod{n};
   P[1] = MontMult(P[0], P[0], n) = C * C * r^{-1} = C^{2} * r^{-1} \pmod{n};
3. i = 1, e_1 = 1;
   R[2] = MontMult(R[1], P[1], n) = C * C^2 * r^{-1} * r^{-1} \pmod{n} = C^3 * r^{-2} \pmod{n};
5. R[3] = MontMult(R[2], 1, n) = C^3 * r^2 * 1 * r^1 = C^3 * r^3 (mod n):
6. return m = R[3] = C^3 * r^3 \pmod{n}.
Результат m = C^3 * r^3 \pmod{n}, но C^3 * r^3 \pmod{n} = (C * r^1)^3 \pmod{n} = c^3 \pmod{n}. т. к C * r^1
(\text{mod } n) = c * r * r^{-1} (\text{mod } n) = c (\text{mod } n). Таким образом m = c^3 (\text{mod } n).
Пример: вычисление 2^8 \pmod{511} с применением MontExp(2, 8, 511).
c = 2;
d = 8 = (1000)_2; отсюда t = 4;
n = 511 = (1\ 1111\ 1111)_2, 3HAYUT: (2^{k-1} > 2n), (2^{k-1} > 11\ 1111\ 1110), (2^{k-1} > 11\ 1111\ 1110), (2^{k-1} > 11\ 1111\ 1110), (k-1)
10), k = 11, где k – число разрядов для c, d, n.
Отсюда r = 2^k = 2^{11} = 2048.
r^*r^{-1} = 1 \pmod{511}, r^{-1} = 128 \text{ T. K. } 2048 * 128 = 1 \pmod{511}.

K = 2^{2k} \pmod{n} = 2^{2*11} \pmod{n} = 2^{22} \pmod{511} = 16;
0. R[0] = MontMult(16, 1, 511) = 16 * 1 * 128 (mod 511) = 256 (mod 511) = 4;
  P[0] = MontMult(16, 2, 511) = 16 * 2 * 128 \pmod{511} = 8;
От i = 0 до i = 4 - 1 = 3
1. i = 0, d_0 = 0;
  P[1] = MontMult(8, 8, 511) = 8 * 8 * 128 (mod 511) = 16;
2. i = 1, d_1 = 0;
  P[2] = MontMult(16, 16, 511) = 16 * 16 * 128 \pmod{511} = 64;
3. i = 2, d_2 = 0;
  P[3] = MontMult(64, 64, 511) = 64 * 64 * 128 \pmod{511} = 2;
4. i = 3, d_3 = 1;
  R[4] = MontMult(4, 2, 511) = 4 * 2 * 128 \pmod{511} = 2;
5. R[5] = MontMult(2, 1, 511) = 2 * 1 * 128 (mod 511) = 256;
6. return M = R[5] = 256;
Результат: MontExp(2, 8, 511) = R[5] = 256.
С другой стороны, MontExp(2, 8, 511) = 2^8 \pmod{511} = 256 \pmod{511} = 256.
```

## Реализация процессора шифрования RSA с использованием алгоритма Монтгомери

По Алгоритму 2 очевидно, что основными вычислительными блоками процессора шифрования RSA будут являться умножители Монтгомери, реализующие Алгоритм 1 (MontMult).

Рассматривая Алгоритм 1 (MontMult) можно заключить, что при реализации умножителя Монтгомери в аппаратуре основная схемная задержка будет представлена в логике, реализующей выражение  $S[i+1] = (S[i] + A_i * B + q_i * n) / 2$ . Вычисление данного выражения требует суммирования чисел очень большой разрядности, и если это вычисление реализовать с помощью обычного сумматора, то задержка прихода переноса к старшему разряду сумматора будет очень существенной, учитывая то, что разрядность операнда может составлять k = 1024 разряда и более.

Однако существует вид сумматора, в котором задержка переноса отсутствует как класс. Таким сумматором является сумматор с сохранением переноса, или ССП (carry-save adder или CSA). В ССП есть три входа x1, x2, x3 с одинаковой разрядностью k, и два выхода с разрядностью k+1 – k0, k1 – k2 и k3 в ССП выход суммы k4 с = k5 ж 2 хог k7, а выход переноса k6 с = k8 с = k9 х 2 хог k9.

Учитывая, что результирующей суммой в ССП является два числа s и c, а не одно, и что в алгоритме MontExp результаты двух вычислений MontMult попадают на вход одного MontMult, то одним из оптимальных вариантов представления выражения  $S[i+1] = (S[i] + A_i * B + q_i * n) / 2$  будут являться схемы, показанные на рис. 1 и на рис. 2. В этом представлении S = S0 + S1, A = A0 + A1, B = B0 + B1. Так как для  $A_i$  необходимо знать знать полную сумму A = A0 + A1, то одноразрядный полный сумматор, показанный на рис. 2, будет предоставлять необходимое в текущем такте значение  $A_i$ .

Таким образом, используя схему с каскадом ССП (рис. 1) и схему сумматора (рис. 2) можно представить Алгоритм 1 MontMult как показано в Алгоритме 3.

```
Алгоритм 3: умножение Монтгомери с использованием ССП «5 к 2» MontMult(A0, A1, B0, B1, n) S1[0] = 0; S2[0] = 0; for i in 0 to k-1 loop // k — число разрядов в A, B, n q_i = ((S0[i]_0 + S1[i]_0) + (A_i * (B0_0 + B1_0)) \text{ mod 2}; S0[i+1], S1[i+1] = CSA\_5\_2(S0[i] + S1[i] + A_i * (B0 + B1) + q_i * n) / 2; end loop; return S0[k], S1[k];
```

Число тактов для выполнения Алгоритма 3 можно записать как N=(k+1), где k-1 полное число разрядов в представлении n.

Нетрудно увидеть, что в Алгоритме 2 MontExp выражения R[i+1] = MontMult(R[i], P[i], n) и P[i+1] = MontMult(P[i], P[i], n) полностью независимы и могут быть вычислены параллельно. Поэтому для ускорения вычислений в процессоре RSA будет рациональным использовать два умножителя Монтгомери.



Рис. 1 – схема ССП «5 к 2» / 2 для реализации MontMult



Рис. 2 – схема поразрядного сумматора для реализации MontMult

В Алгоритме 4 показан модифицированный вариант MontExp с использованием MontMult на базе ССП «5 к 2», описанного в Алгоритме 3.

Алгоритм 4: возведение в степень по модулю с использованием операции умножения Монтгомери с использованием ССП «5 к 2» MontExp(c, d, n).

```
K = 2^{2k} \pmod{n}; // Вычисляется внешне.
P0[0], P1[0] = MontMult(K, 0, c, 0, n);
R0[0], R1[0] = MontMult(K, 0, 1, 0, n);
for i in 0 to t-1 loop // t – эффективное число разрядов в d.
        if (d[i] = 1) then
                 R0[i+1], R1[i+1] = MontMult(R0[i], R1[i], P0[i], P1[i], n);
        end if:
        if (i != t-1) then
                 P0[i+1], P1[i+1] = MontMult(P0[i], P1[i], P0[i], P1[i], n);
        end if:
end loop;
R0[t+1], R1[t+1] = MontMult(R0[t], R1[t], 1, 0, n)
m = R0[t+1] + R1[t+1];
if (m == n) then
        m = 0;
end if:
return m:
```

Ввиду того, что в Алгоритме 4 используется одна и та же функция MontMult на разных этапах алгоритма, и того, что выражения внутри цикла независимы и могут быть вычислены параллельно, то Алгоритм 4 рационально реализовать как два модуля MontMult с мультиплексорами (коммутационной логикой), настраиваемыми в соответствии с этапом алгоритма (рис. 3).

Последний этап алгоритма реализуется как поразрядный сумматор (как на рис. 2), независимый по данным от модулей MontMult, при этом модули MontMult остаются свободны. Значит, данный этап можно реализовать одновременно с этапом поступления новых данных на модули MontMult, получив двухступенчатый конвейер. Таким образом, время обработки данных при непрерывном потоке данных будет определяться временем работы модулей MontMult.

Число тактов для выполнения Алгоритма 4 можно записать как N=(k+1)\*(t+3), где k – полное число разрядов в представлении n, а t – эффективное число разрядов в d.



Рис. 3 – укрупнённая схема процессора RSA (mod\_exp)

## Возможность построения быстрого процессора расшифрования алгоритма RSA на основе Китайской теоремы об остатках

Рассмотрим Алгоритм 4, который реализуется в  $\operatorname{mod}_{-}\exp$ . Как было указано ранее, Алгоритм 4 может вычислить как зашифрование RSA  $c = m^e \operatorname{mod} n$ , так и расшифрование RSA  $m = c^d \operatorname{mod} n$  (е и d здесь и далее называются экспонентами). Однако экспонента зашифрования е обычно выбирается с небольшой эффективной разрядностью, например е = 3 или е = 65537 (типовые значения е). При этом для процесса зашифрования RSA, как видно из записи Алгоритма 4, число внутренних циклов для і от 0 до t-1 (где t — эффективное число разрядов в экспоненте) будет, соответственно, небольшим. В случае же небольших экспонент зашифрования е их соответствующие экспоненты расшифрования d, напротив, получаются с очень большой эффективной разрядностью.

Таким образом, Алгоритм 4 хоть и способен осуществлять как зашифрование, так и расшифрование, но скорость выполнения расшифрования будет на столько же медленнее, на сколько больше эффективных разрядов в d по сравнению с е. Как было указано ранее, для выполнения Алгоритма 4 необходимо число тактов N=(k+1)\*(t+3), где k — число разрядов в модуле n, а t — эффективное число разрядов в d. Для одного из вариантов конфигурации RSA выберем k = 512, p = 137, q = 131, n = p\*q = 137\*131 = 17947, e = 3, e = 3, e = 11787. Число двоичных разрядов в е для зашифрования равно 2, значит e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e = e =

Таким образом, если иметь в распоряжении по одному модулю mod\_exp как для зашифрования, так и для расшифрования, и при этом оба модуля работают на одинаковых частотах, то невозможно обеспечить одинаковую пропускную способность для зашифрования и для расшифрования, так как скорость расшифрования будет существенно ниже.

Однако существует способ, позволяющий существенно ускорить процесс расшифрования RSA, основанный на использовании обеих экспонент (е и d) в модуле расшифрователя. Зашифрователь RSA лишён возможности использовать этот способ, так как зашифрователь (в общем случае) не может содержать закрытый ключ d, в то время как расшифрователь может содержать как d, так и открытую экспоненту e.

В данном методе быстрого расшифрования RSA используется один из вариантов Китайской теоремы об остатках. Как известно, для RSA модуль n = p\*q. Для метода быстрого расшифрования предварительно необходимо вычислить значения dP, dQ и qInv:

```
dP = d mod (p-1);
dQ = d mod (q-1);
qInv = q<sup>-1</sup> mod p.
```

dP, dQ и qInv являются, по сути, формой представления d и могут быть предварительно рассчитаны для d. Далее необходимо осуществить следующие вычисления:

$$m_1 = c^{dP} \mod p;$$
  
 $m_2 = c^{dQ} \mod q;$   
 $h = qInv * (m_1 - m_2) \mod p;$   
 $m = m_2 + (h * q).$ 

В случае, если  $(m_1 < m_2)$ ,  $h = qInv * (m_1 + ceil(q/p)*p - m_2) mod p (для получения сопоставимого по модулю, но положительного, а не отрицательного числа).$ 

Можно увидеть, что вычисления  $m_1$  и  $m_2$  независимы, а значит могут быть выполнены параллельно. Можно заметить, что вычисления  $m_1$  и  $m_2$  можно реализовать на модуле  $\operatorname{mod}_{-}\exp(m=c^d \operatorname{mod} n)$ , представленном ранее, причём в данном случае p, q < n, а экспоненты dP, dQ < d, значит  $m_1$  и  $m_2$  можно вычислить гораздо быстрее, чем прямое  $m=c^d \operatorname{mod} n$  с помощью  $\operatorname{mod}_{-}\exp$ . Фактически вычисления  $m_1$  и  $m_2$  являются вычислениями половинной сложности относительно  $m=c^d \operatorname{mod} n$ .

С учётом конечных операций по вычислению h и затем m число тактов, необходимое для выполнения расшифрования, можно записать как N=(k/2+1)(t/2+3), где k – число разрядов в модуле n, а t – эффективное число разрядов в d. Для ранее указанной конфигурации RSA (k=512, p=137, q=131, n=p\*q=137\*131=17947, e=3, d=11787), как было найдено ранее для процесса зашифрования,  $N_{\text{заш}}=2565$ . Число двоичных разрядов в d для расшифрования paвно 14, значит для быстрого расшифрования RSA с использованием Китайской теоремы об остатках можно найти  $N_{\text{расш.быстр.}}=(k/2+1)(t/2+3)=(512/2+1)*(14/2+3)=2570$ .  $N_{\text{расш.быстр.}}/N_{\text{заш}}=2570$  / 2565=1,002.

Таким образом, используя метод быстрого расшифрования на основе Китайской теоремы об остатках, можно существенно ускорить процесс расшифрования, и приблизить пропускную способность расшифрователя RSA к пропускной способности зашифрователя RSA, в котором использование Китайской теоремы об остатках невозможно.

### Интерфейс компонента возведения в степень по модулю mod\_exp

Ниже представлено описание интерфейса mod\_exp на Verilog / System Verilog.

```
//% mod exp is designated for RSA encryption or decryption class m = (c \land d) \mod n, where
//% c < n and n is odd. Odd n is the limitation of mod exp due to the underlying fast
//% Montgomery multiplication algorithm.
module mod exp #(parameter DATA WIDTH = (`CONFIG DATA WIDTH))
   input clk,
                                         //% Clock.
   input ce,
                                         //% Clock enable.
   input rst,
                                         //% Reset.
   input start,
                                         //% Starts encryption/decryption
                                         //% process (only if in ready state).
                                         //% Input to encrypt/decrypt.
   input [(DATA WIDTH-1):0] c,
   //% d, but minus 1.
   //% = ((2^{(2+DATA WIDTH)})^2) \mod n.
                                        //% Modulus n: n must be odd.
   input [(DATA WIDTH-1):0] n,
                                        //% Denotes readiness for new
   output ready,
                                         //% data input (the new c,
                                         //% d, t sub 1, r2 mod n, and n).
                                         //% Output of
   output [(DATA WIDTH-1):0] m,
                                         //% encryption/decryption.
                                         //% Denotes m as m = (c ^ d) mod n
   output done
                                         //% (completion of operation).
);
```

Компонент mod\_exp реализует процесс возведения в степень по модулю (схема на рис. 3), или, с другой стороны, процесс зашифрования или же расшифрования RSA. Модуль mod\_exp является параметризуемым и поддерживает значения DATA\_WIDTH от 4 и выше. Таким образом, на базе mod\_exp можно задать процессор RSA для входного операнда input [(DATA\_WIDTH-1):0] с, п размерностью от 4 разрядов и выше. На практике же для RSA ширина input [(DATA\_WIDTH-1):0] с, п составляет как минимум несколько сотен бит.

Под эффективной разрядностью числа здесь и далее понимается минимальное число

разрядов, необходимых для представления числа. Например, эффективной разрядностью числа (0 0000 1010)₂ является 4, хотя в представлении используется 9 разрядов.

Важно отметить, что для зашифрования RSA  $m=c^d \mod n$ , где c- шифруемый текст, mакой, что c < n . Это значит, что для корректной работы процесса зашифрования необходимо обеспечить (c<n) для любых с. Так как входные данные для зашифрования в общем случае являются случайными и не любой блок текста input [(DATA WIDTH-1):0] с будет меньше n, то наиболее рациональным способом обеспечить (c<n) является сокращение максимального эффективного числа разрядов input [(DATA WIDTH-1):0] с на единицу относительно максимального эффективного числа разрядов input [(DATA\_WIDTH-1):0] n (желательно, чтобы эффективная разрядность п совпадала с максимальной разрядностью input [(DATA WIDTH-1):0] n). Другими словами, для зашифрования RSA средствами mod\_exp для любых input [(DATA\_WIDTH-1):0] с должно быть всегда справедливым равенство (0 ==  $c[DATA\_WIDTH-1]$ ), а c[(K-4):0] должно содержать входной текст. Тем не менее, при такой входной схеме максимальная эффективная разрядность выходного шифротекста output [(DATA WIDTH-1):0] m будет на единицу больше максимальной эффективной разрядности входного текста input [(DATA\_WIDTH-1):0] с. Этот факт создаёт определённые особенности при построении интерфейсов сопряжения в системе с шифрованием потока данных: после зашифрования выходной шифротекст будет иметь на один разряд больше, чем входной текст.

Для процесса расшифрования RSA  $c=m^e \mod n$  показанная выше схема сокращения на один разряд входных данных относительно выходных данных уже не нужна, так как m является результатом вычисления по mod n (  $m=c^d \mod n$  ), а значит m<n по определению, даже если эффективная разрядность m совпадает с эффективной разрядностью n. Однако для mod\_exp для выходного значения текста m всегда будет справедливо равенство (0 == m[DATA\_WIDTH-1]), если при шифровании использовалась схема с меньшей на разряд шириной входных данных. В таком случае при расшифровании RSA средствами mod\_exp m[(K-4):0] будет содержать исходный незашифрованный текст, а это значит, что входной шифротекст на разряд больше выходного текста.

Модуль mod\_exp устанавливает output ready = 1, когда первая ступень конвейера свободна для получения новых входных данных. Регистрируя output ready = 1, внешний управляющий модуль на один такт подаёт сигнал input start = 1 и одновременно выставляет новые значения на шинах input c, input d, input t\_sub\_1 и input r2\_mod\_n, после чего output ready  $1 \to 0$ , а mod\_exp начинает работу. После того, как первая ступень конвейера заканчивает работу, внутренние данные передаются на вторую ступень конвейера, а первая ступень конвейера обозначается свободной с помощью output ready  $0 \to 1$ .

Вторая (заключительная) ступень конвейера поэтапно подсчитывает конечную сумму output m, причём готовое значение output m обозначается как результат  $m = c^d \mod n$  с выставлением output done = 1 на один такт.

Значение  $r2\_mod\_n$  — это предрассчитанное значение  $(r^2)$  mod  $n=((2^K)^2)$  mod n. Если подразумевать, что вычисление параметров RSA (p, q, n=p\*q, e, d) будет производиться на центральном процессоре (ЦП), и считать, что в ходе работы  $mod\_exp$  значение n меняется не часто, то такое же редкое дополнительное затратное вычисление  $mod\_exp$  пна ЦП также не может представить сложности.

# Выбор оптимальной разрядности входных данных для процессора шифрования алгоритма RSA

Согласно Alfred J. Menezes и др. из «Handbook of Applied Cryptography, **1996**»: "Recommended size of modulus. Given the latest progress in algorithms for factoring integers, a **512-bit modulus n provides only marginal security** from concerted attack. As of 1996, in order to foil the powerful quadratic sieve and number field sieve factoring algorithms, **a modulus n of at least 768 bits is recommended**. For long-term security, 1024-bit or larger moduli should be used."

Некоторые современные IP-ядра с RSA-процессорами:

EXP-T6421 - High Performance PKA/RSA/ECC Security Processor, April **2015**. http://www.design-reuse.com/sip/high-performance-pka-rsa-ecc-security-processor-ip-30128/ "Capable of over 12,000 RSA-1024 and over 5,000 RSA-2048 operations per second (at >566 MHz)".

BA414EP - Public Key crypto engine for RSA, ECC, ECDSA and ECDH, **2015**. http://www.barco-silex.com/ip-cores/encryption-engine/Public-Key-Crypto-Engine "RSA, CRT, DH, DSA (Digital Signature Algorithm) up to 4096 bits".

IPX-RSA - RSA Public Key Cryptography Exponentiation Accelerator, **2015**. http://www.design-reuse.com/sip/rsa-public-key-cryptography-exponentiation-accelerator-ip-15804/"2048-bit length inputs".

eSi-RSA - RSA public key cryptography APB peripheral, **2015**. http://www.ensilica.com/wp-content/uploads/eSi-RSA.pdf "The peripheral can be configured for between 512 and 4096-bit maximum key size to keep the resource requirements as low as possible".

RSA1-E - RSA Public Key Exponentiation Accelerator, **2015**. http://www.ipcores.com/rsa\_ip\_core "Support for RSA binary fields of configurable bit sizes up to 2048".

#### Некоторые статьи:

Researcher: RSA 1024-bit Encryption not Enough, **2011**. http://www.pcworld.com/article/132184/article.html

"Arjen Lenstra, a cryptology professor at the École polytechnique fédérale de Lausanne (EPFL) in Switzerland, said the distributed computation project, conducted over 11 months, achieved the equivalent in difficulty of cracking a 700-bit RSA encryption key, so it doesn't mean transactions are at risk, yet".

Researchers: 307-digit key crack endangers 1024-bit RSA, 2007.

http://arstechnica.com/uncategorized/2007/05/researchers-307-digit-key-crack-endangers-1024-bit-rsa/ "[...] experienced attackers might not have such a hard time. Getting the computing power to crack a 1024-bit key could be as easy as employing a decent-sized botnet or two".

Таким образом, относительно безопасным размером модуля n для RSA сейчас является 1024 разряда, то есть RSA-1024 можно считать минимально безопасным для любых применений.

Насколько сильно можно уменьшить разрядность ключа для шифрования потока данных по радиоканалу остаётся открытым вопросом.

## Предварительная верификация компонента mod\_exp средствами ModelSim/Questa

Для моделирования и верификации компонента mod\_exp была использована САПР Mentor Graphics Questa Sim -64 10.2c Revision: 2013.07, являющаяся версией продукта Model Sim -64 10.2c с поддержкой ряда новых технологий (в частности, UPF), причём в Model Sim поддержка таких технологий изначально не планируется разработчиком.

Модуль mod\_exp является процессором, производящим вычисления вида  $m=c^d \mod n$ , где c<n и n обязательно нечётное. В частности, mod\_exp может вычислять как зашифрование RSA, так и расшифрование RSA, если для выбранной конфигурации RSA модуль n является нечётным. Очевидно, что для проверки правильности работы модуля mod\_exp вообще нет необходимости проектировать криптосистему RSA, выбирая p, q, n = p\*q, е и d, а достаточно лишь подготовить некоторое количество тестовых наборов данных {n, c, d, t\_sub\_1, r2\_mod\_n}, таких, что: n нечётное, c0, d1, d2, d3, d4, d6, d7, d8, d8, d8, d9, d

Также ввиду того, что модуль mod\_exp является параметризуемым, было необходимо убедиться, что HDL-описание модуля корректно для различных актуальных значений K.

Начальная отладка mod\_exp осуществлялась для DATA\_WIDTH = 9, K = 11 для шести наборов входных данных (файл mod\_exp\_tb.sv). В ходе теста были проверены вычисления (255<sup>4</sup>) mod 511 = 32, (56<sup>5</sup>) mod 509 = 393, (56<sup>1</sup>) mod 509 = 56, (0<sup>1</sup>) mod 509 = 0, (1<sup>1</sup>) mod 509 = 1, (45<sup>1529</sup>) mod 225 = 0. Результаты m для mod\_exp сошлись c расчётными, как отображено на рис. 4.



Рис. 4 – Результаты моделирования mod\_exp c DATA\_WIDTH = 9 в ModelSim/Questa

Дальнейшая проверка mod\_exp осуществлена для DATA\_WIDTH = (64+1), K = 67, что является конфигурацией для зашифрования 64-разрядных входных значений текста c и 65-разрядных выходных значений шифротекста m, или 65-разрядных входных значений шифротекста c и 65-разрядных (или 64-разрядных для частного случая) выходных значений текста m.

Для верификации mod\_exp для DATA\_WIDTH = (64+1) были проверены следующие вычисления:

- 2. m = (64'h\_FBFF\_FAFF\_FFFC\_FF3F ^ 3'd\_5) mod 65'h\_1\_FFBF\_FFAF\_FFFF\_FCFF = 65'h\_0\_7510\_1EEA\_011D\_4B47;
- 3. m = (64'h\_0FFA\_34FF\_FF4C\_F230 ^ 2'd\_3) mod 65'h\_1\_A5FF\_F6FF\_BF1F\_FFC1 = 65'h\_1\_1133\_288D\_E07E\_7C07;
- 4. m = (64'h\_BAAD\_F00D\_BAAD\_F00D ^ 2'd\_3) mod 65'h\_1\_1CEB\_00DA\_1CEB\_00DD = 65'h\_0\_57DF\_720D\_D7B9\_B1F6;
- 5. m = (65'h\_1\_FFFF\_CAFE\_D00D\_FFFE ^ 2'd\_3) mod 65'h\_1\_FFFF\_CAFE\_D00D\_FFFF = 65'h 1 FFFF CAFE D00D FFFE;
- 6. m = (64'h\_DEAD\_FEED\_DEAD\_FEED ^ 3'd\_4) mod 65'h\_1\_FACE\_FEED\_FACE\_FEED = 65'h\_1\_525F\_7F69\_9561\_2A53;
- 7. m = (64'h\_000F\_F1CE\_000F\_F1CE ^ 2'd\_3) mod 65'h\_1\_1BAD\_B002\_1BAD\_B001 = 65'h\_0\_818E\_AFD0\_818E\_AFD0;
- 8.  $m = (64'h_1010_1010_1010_1010_1010 \land 2'd_3) \mod 65'h_1_0101_0101_0101_0101 = 65'h_0_F101_0101_0101_0101;$
- 9. m = (64'h\_0\_0000\_00FF\_0FF1\_01F1 ^ 3'd\_5) mod 65'h\_0\_0000\_01F1\_A1F1\_A1F1 = 65'h\_0\_0000\_00DD\_239F\_DBE5;
- 10. m = (64'h\_00BA\_B10C\_FEE1\_FA11 ^ 3'd\_7) mod 65'h\_1\_CAFE\_BABE\_BADD\_BEAF = 65'h\_1\_72AC\_7839\_8A86\_C805.

Все результаты m работы mod\_exp сошлись с расчётными, как показано на рис. 5, 6, 7 (файл mod\_exp\_tb\_2.sv).



Рис. 5 – Результаты моделирования mod\_exp c DATA\_WIDTH = (64+1) в ModelSim/Questa (1)



Рис. 6 – Результаты моделирования mod\_exp с DATA\_WIDTH = (64+1) в ModelSim/Questa (2)



Рис. 7 – Результаты моделирования mod\_exp c DATA\_WIDTH = (64+1) в ModelSim/Questa (3)

## Автоматизированная верификация компонента mod\_exp средствами System Verilog в ModelSim/Questa

Тестовые последовательности, указанные в предыдущих разделах, имеют существенное ограничение: данные тесты хоть и необходимы на начальном этапе отладки, но тестовое покрытие по входным данным (coverage) для них незначительно, а значит после успешного прохождения этих тестов компонент ещё нельзя считать доверительноверифицированным. Дальнейшая верификация требует создания автоматизированного генератора тестовых последовательностей, использующего методологию ограниченнослучайной верификации (Constrained Random Verification). Такой тест-генератор был описан в файле mod\_exp\_tb\_3.sv.

При автоматической генерации тестовых последовательностей теоретически можно добиться стопроцентного покрытия по входным данным, но на практике при верификации компонента в симуляторе достижение стопроцентного покрытия может потребовать огромного ресурса вычислительного времени. В таком случае выбирается некоторое доверительное тестовое покрытие, или, другими словами, некоторое доверительное число прохождений тестов со случайными наборами входных данных, но при этом должно быть обеспечено качество такого набора тестов, т. е. наличие в этом наборе всех ключевых граничных случаев. После прохождения тестового набора, удовлетворяющего вышеуказанным требованиям, компонент по договорённости считается прошедшим процесс верификации на этапе симуляции.

Основным инструментом описываемого автоматизированного теста (mod\_exp\_tb\_3.sv) является класс mod\_exp\_dataset\_c. Данный класс предназначен, в частности, для генерации случайных (rand) входных данных для mod\_exp (rand c, rand d, rand n) согласно указанным ограничениям (constraint c1), а также для расчёта входных данных для mod\_exp, зависящих от c, d, n (r2\_mod\_n, t\_sub\_1). Класс mod\_exp\_dataset\_c также содержит метод для расчёта эталонного model\_m = ( $c \land d$ ) mod n.

Mетод calc\_r2\_mod\_n() предназначен для генерации r2\_mod\_n для случайно сгенерированного ранее n. Mетод calc\_t\_sub\_1() генерирует t\_sub\_1 по случайно сгенерированному ранее d.

Метод calc\_model\_m() предназначен для расчёта эталонного model\_m: model\_m = (c ^ d) mod n, причём для расчёта model\_m используется классический (и менее быстродействующий) метод возведения в степень по модулю по схеме справа-налево (Алгоритм 0). Значение model\_m используется для проверяющего сопоставления model\_m и m, рассчитанного тестируемым mod\_exp. Ввиду того, что быстродействующий алгоритм Монтгомери возведения в степень по модулю, используемый в верифицируемом компоненте mod\_exp, существенно отличается от Алгоритма 0 (и даже имеет дополнительное относительно Алгоритма 0 ограничение на нечётное п), Алгоритм 0 является рациональным выбором для расчёта эталонного model\_m. Это подтверждается тем, что ввиду сильных различий в реализации проверяемого и проверяющего алгоритмов [возведения в степень по модулю] наименее вероятна ситуация, при которой (m == model\_m), но ни m, ни model\_m не являются верным результатом вычисления (с ^ d) mod n. Таким образом, выбор различных реализаций проверяемого и проверяющего алгоритмов является одним из важнейших методов, позволяющих достичь более высокого качества верификации.

Meтод display\_contents() предназначен для отображения значений c, d, n, r2\_mod\_n, t\_sub\_1 и model\_m в случае возникновения ошибки (m != model\_m).

Метод copy(ref mod\_exp\_dataset\_c other) предназначен для копирования атрибутов c, d, n, r2\_mod\_n, t\_sub\_1 и model\_m из другого объекта класса mod\_exp\_dataset\_c. Метод копирования необходим в ситуации, при которой нужно сохранить старые значения атрибутов объекта перед тем, как в объекте ограниченно-случайным образом обновятся атрибуты (что и происходит в описываемом тесте).

Mетод post\_randomize() вызывается в System-Verilog-симуляторе автоматически (неявно) после выполнения вызова mod\_exp\_dataset\_c\_object.randomize(). После выполнения

вызова mod\_exp\_dataset\_c\_object.randomize() все атрибуты объекта mod\_exp\_dataset\_c\_object, помеченные как рандомизируемые (rand) получают новые случайные значения (с равномерным распределением), но при этом эти случайные значения обязательно удовлетворяют всем заданным ограничениям (constraints). В классе mod\_exp\_dataset\_c метод post\_randomize() функционально предназначен для расчёта r2\_mod\_n и t\_sub\_1, зависящих от рандомизируемых c, d, n, а также для расчёта model\_m, также определяемого через ограниченно-случайные c, d, n.

Группа функционального покрытия cg\_all\_valid\_mod\_exp\_inputs класса mod\_exp\_dataset\_c предназначена для автоматизированного подсчёта покрытия списка всех допустимых различных входных данных для mod\_exp. Число корзин покрытия  $N \approx ((2^{DATA\_WIDTH})^3 / 4))$ , описанное таблицей пересечений valid\_c\_d\_n\_cross в cg\_all\_valid\_mod\_exp\_inputs, соответствует списку всех допустимых различных входных данных для mod\_exp.

Автоматизированный тест для верификации mod\_exp записан в двух процессах тестирующего компонента module mod exp tb 3.

Процесс initial auto\_test подаёт ограниченно-рандомизированные входные данные на mod\_exp, после чего процесс ожидает готовности mod\_exp получать новые входные данные (1 == ready). После (1 == ready) тест сохраняет текущие значения входного тестового набора (prev\_mod\_exp\_dataset.copy(mod\_exp\_dataset)), так как готовность принимать новые данные в mod\_exp наступает чуть раньше, чем готов результат m (но результат m готов всегда раньше, чем настанет очередная готовность принимать входные данные). Затем цикл for переходит на следующую итерацию, в начале которой снова генерируются новые входные данные (mod\_exp\_dataset.randomize()).

Процесс always check\_m ожидает (1 == done), после чего сравнивает m и prev\_mod\_exp\_dataset.model\_m: в случае ошибки (m != model\_m) симуляция приостанавливается и процесс дополнительно отображает текущие значения входных данных, для которых возникла ошибка.

Число ошибок содержится в счётчике number\_of\_run\_errors: это число выводится процессом initial auto\_test по окончании всех тестов.

Автоматизированный тест настраивается двумя параметрами: DATA\_WIDTH (задаёт размерность c, d, n; должно выполняться DATA\_WIDTH >= 4) и NUMBER\_OF\_TEST\_RUNS (задаёт число генерируемых тестов или, другими словами, число итераций).

Особый интерес с точки зрения практической верификации mod ехр представляют тесты с небольшим DATA WIDTH и большим NUMBER OF TEST RUNS. Это обусловлено следующими соображениями. Во-первых, для небольших DATA WIDTH время выполнения одной итерации относительно небольшое, а, значит, можно за короткое время выполнить очень большое число итераций. Во-вторых, большое число итераций означает большее покрытие всех возможных входных тестовых данных. В-третьих, ввиду небольших и одинаковых разрядностей у c, d, n, обусловленных малым DATA\_WIDTH, число N возможных отличных друг от друга входных наборов данных относительно невелико (по сравнению с числом различных тестовых наборов входных данных для больших DATA\_WIDTH, т. к. при DATA\_WIDTH-разрядных c, d, n число  $N \sim (2^{DATA\_WIDTH})^3$  без учёта поправок на (c < n) и нечётное n, или  $N \approx ((2^{DATA\_WIDTH})^3 / 4))$ . Следовательно, для малых значений DATA WIDTH с большими значениями NUMBER OF TEST RUNS в качестве настроек автоматизированного теста, можно на практике за короткое время выполнения обеспечить более полное покрытие (или вообще стопроцентное покрытие), а, значит, и сгенерировать большее число редких граничных случаев входных данных, для которых вероятны ошибки работы mod exp. Здесь особенно интересны те граничные наборы входных данных, которые могут выявить ошибки, не обусловленные только разрядностью mod exp. Таким образом, вместе с верификацией mod\_exp для целевого (и, возможно, очень большого) DATA\_WIDTH имеет смысл предварительно осуществить автоматизированную верификацию mod\_exp с очень большим числом итераций NUMBER\_OF\_TEST\_RUNS для малого DATA\_WIDTH.

Верификация компонента mod\_exp была осуществлена для различных DATA\_WIDTH и NUMBER\_OF\_TEST\_RUNS.

Сначала была пройдена верификация для DATA\_WIDTH = (4+1) и NUMBER\_OF\_TEST\_RUNS = 100'000. Тест был пройден без ошибок:

```
[...]
# test #
                   0
# test #
                   1
# test #
                   2
[...]
               99991
# test #
               99992
# test #
               99993
# test #
               99994
# test #
               99995
# test #
# test #
               99996
# test #
               99997
# test #
               99998
# test #
               99999
# TEST FINISHED
# NUMBER OF RUN ERRORS OCCURED:
# Break in NamedBeginStat auto test at .../RSA/Project/src/tb/mod exp tb 3.sv
line 258
# Simulation Breakpoint: Break in NamedBeginStat auto test at
.../Project/src/tb/mod_exp_tb_3.sv line 258
# MACRO ...\Project\run mod exp tb 3 no wave.do PAUSED at line 6
```

По окончании теста для DATA\_WIDTH = (4+1) по входным данным было обеспечено покрытие 100% (рис. 8).



Рис. 8 – Подсчёт покрытия для mod exp c DATA WIDTH = (4+1) в ModelSim/Questa

Далее была пройдена верификация для DATA\_WIDTH = (5+1) и NUMBER\_OF\_TEST\_RUNS = 1'000'000. Тест был пройден без ошибок:

```
[...]
                   0
# test #
# test #
                   1
                   2
# test #
[...]
# test #
              999991
              999992
 test #
 test #
              999993
#
 test #
              999994
#
 test #
              999995
 test #
              999996
#
 test #
              999997
#
# test #
              999998
# test #
              999999
# TEST FINISHED
# NUMBER OF RUN ERRORS OCCURED:
                                            0
# Break in NamedBeginStat auto_test at .../src/tb/mod_exp_tb_3.sv line 258
# Simulation Breakpoint: Break in NamedBeginStat auto test at
.../Project/src/tb/mod exp tb 3.sv line 258
# MACRO ...\run mod exp tb 3 no wave.do PAUSED at line 6
[...]
```

По окончании теста для DATA\_WIDTH = (5+1) по входным данным было обеспечено покрытие 100% (рис. 9).



Рис. 9 – Подсчёт покрытия для mod\_exp c DATA\_WIDTH = (5+1) в ModelSim/Questa

Ввиду ограничений симулятора Questa Sim -64 10.2c дальнейший подсчёт покрытия для DATA\_WIDTH > (5+1) оказался технически невозможен, так как число корзин покрытия (bins) для таких DATA\_WIDTH оказалось слишком велико.

Далее была пройдена верификация для DATA\_WIDTH = (8+1) и NUMBER\_OF\_TEST\_RUNS = 10'000'000. Тест был пройден без ошибок:

```
[...]
                        0
# test #
# test #
                        1
# test #
[...]
# test # 9999991
# test # 9999993
# test # 9999993
# test # 9999994
# test # 9999995
# test # 9999996
# test # 9999997
# test # 9999999
# test # 9999999
# TEST FINISHED
# NUMBER_OF_RUN_ERRORS_OCCURED:
# Break in NamedBeginStat auto_test at .../src/tb/mod_exp_tb_3.sv line 215
# Simulation Breakpoint: Break in NamedBeginStat auto test at
.../src/tb/mod exp tb 3.sv line 215
# MACRO ...\run\run mod exp tb 3 no wave.do PAUSED at line 6
[...]
```

Далее была пройдена верификация для DATA\_WIDTH = (64+1) и NUMBER\_OF\_TEST\_RUNS = 1'000'000. Тест был пройден без ошибок:

```
[...]
# test #
                      0
# test #
                     1
 # test #
[...]
# test # 999989
              999990
# test #
999991

"cest # 999992

# test # 999993

# test # 999994

# test # 999995

# test # 990000
              999998
 # test #
# test # 999999
 # TEST FINISHED
 # NUMBER_OF_RUN_ERRORS_OCCURED:
# Break in NamedBeginStat auto_test at .../src/tb/mod_exp_tb_3.sv line 215
 # Simulation Breakpoint: Break in NamedBeginStat auto test at
 .../Project/src/tb/mod exp tb 3.sv line 215
 # MACRO ...\run\run mod exp tb 3 no wave.do PAUSED at line 6
 [...]
```

Автоматизированные тесты запускались также с параметрами DATA\_WIDTH = 257, 513, 1025, 2049, 4097. Успешное прохождение ряда итераций для каждого из указанных DATA\_WIDTH говорит о работоспособности параметризуемого System-Verilog-описания компонента mod\_exp для любых актуальных размерностей входных данных.

Очевидно, что число итераций, необходимых для полного покрытия по входным данным, возрастает с увеличением DATA\_WIDTH, так как для больших DATA\_WIDTH число всех возможных входных данных  $N \approx ((2^{DATA\_WIDTH})^3/4)$  возрастает. Время выполнения каждой итерации также возрастает с увеличением DATA\_WIDTH. Таким образом, для больших DATA\_WIDTH обеспечение хотя бы (предполагаемо) нескольких процентов покрытия по входным данным уже занимает огромное время выполнения симуляции, а это значит, что на практике полная верификация mod\_exp для больших DATA\_WIDTH невозможна только средствами ModelSim/Questa.

Ввиду того, что вышеуказанные автоматизированные тесты были пройдены без ошибок, можно заключить, что:

- компонент  $mod_{exp}$  можно считать **полностью** верифицированным для  $((3+1) \le DATA_{uid} = (5+1));$
- компонент mod\_exp допустимо считать **доверительно-верифицированным** для всех допустимых DATA\_WIDTH.

### Результаты синтеза для mod exp в Synopsys Synplify для FPGA

Для синтеза модуля mod\_exp была использована CAПP Synopsys Synplify Pro G-2012.09. Целевой FPGA для синтеза была выбрана Xilinx Virtex 6 : XC6VLX240T : FF784 : -1. Результаты синтеза для mod\_exp #(parameter DATA\_WIDTH = (`CONFIG\_DATA\_WIDTH)) показаны на рис. 10, 11, 12.



| Project Name          | proj_1 | Implementation Name              | rev_1 |  |  |  |  |  |
|-----------------------|--------|----------------------------------|-------|--|--|--|--|--|
| Top Module            | [auto] | Pipelining                       | 0     |  |  |  |  |  |
| Retiming              | 0      | Resource Sharing                 | 0     |  |  |  |  |  |
| Use Xilinx Xflow      | 0      | Fanout Guide                     | 10000 |  |  |  |  |  |
| Disable I/O Insertion | 0      | Disable Sequential Optimizations | 0     |  |  |  |  |  |
| Clock Conversion      | 1      | Use Xilinx Partition Flow        | 0     |  |  |  |  |  |

| ⊝                                |          |           |             |   | Run Status |           |        |                        |
|----------------------------------|----------|-----------|-------------|---|------------|-----------|--------|------------------------|
| Job Name                         | Status   | n         | $\triangle$ | 0 | CPU Time   | Real Time | Memory | Date/Time              |
| Compile Input<br>Detailed report | Complete | <u>16</u> | 0           | 0 | -          | 0m:09s    | -      | 15.02.2016<br>14:14:54 |
| Premap<br>Detailed report        | Complete | 3         | 1           | 0 | 0m:08s     | 0m:08s    | 311MB  | 15.02.2016<br>14:15:04 |
| Map & Optimize  Detailed report  | Complete | 143       | <u>6</u>    | 0 | 03m:07s    | 03m:08s   | 497MB  | 15.02.2016<br>14:18:12 |

| I/O ports         | 5142    | Non I/O Register bits    | 26139 (8%)  |  |  |  |  |  |
|-------------------|---------|--------------------------|-------------|--|--|--|--|--|
| I/O Register bits | 0       | Block Rams               | 0 (416)     |  |  |  |  |  |
| DSP48s            | 0 (768) | LUTs                     | 23859 (15%) |  |  |  |  |  |
| Detailed report   |         | Hierarchical Area report |             |  |  |  |  |  |

| Timing Summary  |                         |           |        |  |  |  |  |  |  |
|-----------------|-------------------------|-----------|--------|--|--|--|--|--|--|
| Clock Name      | Req Freq Est Freq Slack |           |        |  |  |  |  |  |  |
| mod_exp clk     | 500.0 MHz               | 309.7 MHz | -1.229 |  |  |  |  |  |  |
| Detailed report |                         |           |        |  |  |  |  |  |  |

| Optimizat                 | tions Summary |            |
|---------------------------|---------------|------------|
| Combined Clock Conversion |               | 1 / 0 more |

Рис. 10 – Результаты синтеза mod\_exp c (`CONFIG\_DATA\_WIDTH = 1024+1) для Xilinx Virtex 6 : XC6VLX240T : FF784 : -1

| 9                                                              |           |            |    |   | Project Sett             | ings              |                   |       |                        |  |
|----------------------------------------------------------------|-----------|------------|----|---|--------------------------|-------------------|-------------------|-------|------------------------|--|
| Project Name proj_1                                            |           |            |    |   | mplementation N          | rev_1             |                   |       |                        |  |
| Top Module                                                     |           | [auto]     |    |   | Pipelining               | 0                 |                   |       |                        |  |
| Retiming                                                       |           | 0          |    | R | lesource Sharin          | g                 |                   |       | 0                      |  |
| Use Xilinx Xflow                                               |           | 0          |    | F | anout Guide              |                   |                   |       | 10000                  |  |
| Disable I/O Insertio                                           | n         | 0          |    |   | isable Sequent           | ial Optimizations |                   |       | 0                      |  |
| Clock Conversion                                               |           | 1          |    | U | lse Xilinx Partiti       | on Flow           |                   |       | 0                      |  |
| $\odot$                                                        |           |            |    |   | Run Statu                | ıs                |                   |       |                        |  |
| Job Name                                                       | Status    | n          | 1  | 0 | CPU Time                 | Real Time         | Memo              | ry    | Date/Time              |  |
| Compile Input<br>Detailed report                               | Complete  | <u>16</u>  | 0  | 0 | -                        | 0m:02s            | -                 |       | 15.02.2016<br>14:22:40 |  |
| Premap<br>Detailed report                                      | Complete  | 3          | 1  | 0 | 0m:01s                   | 0m:01s            | 220ME             | 3     | 15.02.2016<br>14:22:43 |  |
| Map & Optimize<br>Detailed report                              | Complete  | <u>156</u> | 4  | 0 | 01m:09s                  | 01m:09s           | 428ME             | 3     | 15.02.2016<br>14:23:53 |  |
| $\Theta$                                                       |           |            |    |   | Area Summ                | агу               |                   |       |                        |  |
| I/O ports                                                      |           | 2581       |    |   | Non I/O Regist           | er bits           |                   | 1335  | 7 (4%)                 |  |
| I/O Register bits                                              |           | 0          |    |   | Block Rams               | 6)                |                   |       |                        |  |
| DSP48s                                                         |           | 0 (768     | 3) |   | LUTs                     | 8 (7%)            |                   |       |                        |  |
| Detailed report                                                |           |            |    |   | Hierarchical Area report |                   |                   |       |                        |  |
|                                                                |           |            |    |   |                          |                   |                   |       |                        |  |
| 0                                                              |           |            |    |   | Timing Sum               | mary              |                   |       |                        |  |
| Clock Name                                                     |           |            |    |   |                          |                   |                   | Slack |                        |  |
| mod_exp clk         500.0 MHz         372.4 MHz         -0.685 |           |            |    |   |                          |                   |                   |       |                        |  |
| Detailed report                                                |           |            | _  |   |                          |                   |                   |       |                        |  |
| $\odot$                                                        |           |            |    | 0 | ptimizations S           | ummary            |                   |       |                        |  |
| Combined Clock Co                                              | onversion |            |    |   |                          | 1                 | I / 0 <u>more</u> |       |                        |  |

Рис. 11 — Результаты синтеза mod\_exp c (`CONFIG\_DATA\_WIDTH = 512+1) для Xilinx Virtex 6: XC6VLX240T: FF784: -1

| $\odot$                           |           |           |                |                 | Project Settin      | gs            |             |     |                        |  |
|-----------------------------------|-----------|-----------|----------------|-----------------|---------------------|---------------|-------------|-----|------------------------|--|
| Project Name                      | proj_1    |           |                | Ir              | nplementation Na    | rev_1         |             |     |                        |  |
| Top Module                        |           | [auto]    |                |                 | ipelining           |               |             |     | 0                      |  |
| Retiming 0                        |           |           | R              | esource Sharing |                     |               |             | 0   |                        |  |
| Use Xilinx Xflow 0                |           |           | 0 Fanout Guide |                 |                     |               |             |     | 10000                  |  |
| Disable I/O Insertio              | n         | 0         |                | D               | isable Sequential   | Optimizations | <b>3</b>    |     | 0                      |  |
| Clock Conversion                  |           | 1         |                | U               | se Xilinx Partition | Flow          |             |     | 0                      |  |
| $\Theta$                          |           |           |                |                 | Run Status          |               |             |     |                        |  |
| Job Name                          | Status    | n         | <u> </u>       | 0               | CPU Time            | Real Time     | Memory      |     | Date/Time              |  |
| Compile Input<br>Detailed report  | Complete  | <u>16</u> | 0              | 0               | -                   | 0m:01s        | -           |     | 15.02.2016<br>14:29:18 |  |
| Premap<br>Detailed report         | Complete  | <u>3</u>  | 1              | 0               | 0m:00s              | 0m:00s        | 199MB       |     | 15.02.2016<br>14:29:20 |  |
| Map & Optimize<br>Detailed report | Complete  | <u>54</u> | 4              | 0               | 0m:14s              | 0m:15s        | 234MB       |     | 15.02.2016<br>14:29:35 |  |
| $\odot$                           |           |           |                |                 | Area Summa          | гу            |             |     |                        |  |
| I/O ports                         |           | 338       |                |                 | Non I/O Registe     | r bits        |             | 181 | 10 (0%)                |  |
| I/O Register bits                 |           | 0         |                |                 | Block Rams 0 (416)  |               |             |     | 116)                   |  |
| DSP48s                            |           | 0 (76     | 8)             |                 | LUTs                | 17 (1%)       |             |     |                        |  |
| Detailed report                   |           |           |                |                 | Hierarchical Are    | a report      |             |     |                        |  |
| $\odot$                           |           |           |                |                 | Timing Summa        | arv           |             |     |                        |  |
| Clock Name                        |           | Rec       | Fre            | a               | g oanni             | Est Freq      |             |     | Slack                  |  |
| mod explclk                       |           | _         | ).0 M          | •               |                     | 406.3 MHz     |             |     | -0.461                 |  |
| Detailed report                   |           |           |                |                 |                     |               |             |     |                        |  |
|                                   |           |           |                | 0               | ptimizations Sur    | nmary         |             |     |                        |  |
| Combined Clock C                  | onversion |           |                | 0               | pullicutions out    |               | 1 / 0 more  |     |                        |  |
| Combined Clock C                  | OHVERSION |           |                |                 |                     |               | 17 0 IIIOIE |     |                        |  |

Рис. 12 — Результаты синтеза mod\_exp c (`CONFIG\_DATA\_WIDTH = 64+1) для Xilinx Virtex 6 : XC6VLX240T : FF784 : -1

Для полученных результатов для FPGA Xilinx Virtex 6: XC6VLX240T: FF784: -1 можно рассчитать максимальную пропускную способность компонента mod\_exp. Учитывая, что для поточного (непрерывного) режима скорость шифрования очередного блока будет определяться скоростью отработки ступени конвейера mod\_exp с блоками MontMult, то из Алгоритма 4 можно выразить необходимое число тактов для одного зашифрования/расшифрования как N = (k+1)\*(t+2), где k+1- число тактов, необходимое для вычисления MontMult с полной разрядностью п равной k, а t- эффективное число разрядов в k.

Важно отметить, что для каждого нового значения t число N будет отличаться, поэтому расчёт проведён для одного из типовых значений d, а именно для d=65537, для которого t=17.

Для процессора RSA с **`CONFIG\_DATA\_WIDTH = 1024+1**: k = 2+1024+1, N = (2+1024+1+1)\*(17+2) = 19532. Имея полученную максимальную частоту 309,7 МГц, пропускная способность v = 309,7\*1024 / 19532 = 16,237 Мбит/с.

Для процессора RSA с **`CONFIG\_DATA\_WIDTH = 512+1**: k = 2+512+1, N = (2+512+1+1)\*(17+2) = 9804. Имея полученную максимальную частоту 372,4 МГц, пропускная способность v = 372,4\*512 / 9804 = 19,448 Мбит/с.

Для процессора RSA с **`CONFIG\_DATA\_WIDTH = 64+1**: k = 2+64+1, N = (2+64+1+1)\*(17+2) = 1292. Имея полученную максимальную частоту 406,3 МГц, пропускная способность v = 406,3\*64/1292 = 20,126 Мбит/с.

# Проектирование подсистемы отключения питания для процессора RSA с использованием средств UPF

Ввиду того, что использование компонента процессора шифрования RSA предполагается в системе на кристалле широкого назначения, в которой процессор RSA будет использоваться не во всех режимах работы, данный модуль процессора шифрования имеет смысл реализовать с функцией отключения питания. Проектирование такой функциональности предполагает дополнительное определение компонентов подсистемы питания, таких как схема управления питанием (на RTL) и не-RTL элементы, такие, как порты и цепи питания, блоки изоляции и ключ выключения и включения питания (см. «Проектирование цифровых систем с пониженным энергопотреблением с применением технологии UPF описания подсистемы питания», Журнал Информатика №3(47) июльсентябрь 2015, Объединенный институт проблем информатики НАН Беларуси, Минск).

Процессор шифрования RSA с возможностью отключения питания описан в двух дополняющих друг друга файлах: rsa\_top.sv (System Verilog RTL) и rsa\_top\_power\_intent.upf (UPF). Файл tb\rsa\_top\_tb.sv содержит тест, проверяющий работоспособность включения и выключения питания модуля rsa\_top. Симуляция проекта проводилась средствами Mentor Graphics Questa Sim -64 10.2c в режиме Power-Aware Simulation (данный режим не поддерживается в Model Sim). Использованные сценарии запуска симуляции содержатся в файлах run\_rsa\_top\_tb\_opt.do и run\_rsa\_top\_tb.do. Укрупнённая схема модуля rsa\_top, полученная средствами Questa Sim, показана на рис. 13 (цветовое кодирование схемы позволяет различать элементы, находящиеся в разных доменах питания).

RTL-файл rsa\_top.sv, описывающий модуль rsa\_top содержит компонент mod\_exp\_0 (являющийся ядром процессора шифрования) в качестве основного и одновременно в качестве единственного отключаемого от питания компонента. В свою очередь файл rsa\_top\_power\_intent.upf определяет компонент mod\_exp\_0 файла rsa\_top.sv как единственный элемент, находящийся в отключаемом домене питания PD\_sw (на рис. 13 закрашено фиолетовым); все остальные элементы модуля rsa\_top определены как находящиеся в домене PD\_top (на рис. 13 синий цвет), который является не отключаемым со стороны rsa\_top. Отключение домена PD\_sw со стороны rsa\_top осуществляется по сигналу w\_sw\_disable (определён в rsa\_top.sv). В файле rsa\_top\_power\_intent.upf данный сигнал подключён как управляющий для ключа питания SW. Асинхронный сигнал w\_sw\_ack, уведомляющий о включении или выключении SW, принимается в rsa\_top.sv через синхронизирующую цепочку (сигнал d2\_w\_sw\_ack) для предотвращения метастабильности в основной части схемы.

Ввиду того, что  $mod_exp_0$  является отключаемым от питания, на схеме установлен блок выключения сигнала синхронизации на основе защёлки (выходной сигнал clk\_gated, сигнал управления выключением clk\_disable), который запрещает подачу синхросигнала в период, когда  $mod_exp_0$  выключен. Важно отметить, что подача сигнала отключения синхросигнала ( $mod_exp_0$ .ce = 0) в период выключенного питания не имеет никакого воздействия, так как  $mod_exp_0$  отключается от питания целиком, что и обуславливает необходимость внешнего блока выключения сигнала синхронизации.

С целью предотвращения передачи неопределённых случайных выходных сигналов из отключённого домена питания PD\_sw во включённые домены питания, файл rsa\_top\_power\_intent.upf задаёт стратегию автоматической расстановки блоков изоляции (сигнал включения по уровню w\_iso\_en, выходной сигнал изолированного сигнала 0). Таким образом, описанный в файле rsa\_top.sv сигнал w\_iso\_en подключается в файле rsa\_top\_power\_intent.upf как сигнал включения изоляции. После применения UPF-стратегии изоляции RTL-сигналы w\_ready, w\_m, w\_done автоматически получают блоки изоляции (на рис. 13 обозначены бирюзовым цветом). Так как сигнал включения изоляции не должен изменять состояние сигналов выхода изоляции, компонент mod\_exp\_0 по сигналу w\_outputs\_force\_zero форсирует значения выходных сигналов mod\_exp\_0 в 0 ещё до включения изоляции (компонент mod\_exp\_wrapper является обёрткой mod\_exp, где сигнал

w\_outputs\_force\_zero форсирует выходные для mod\_exp сигналы в 0).

Компонент rsa\_power\_control\_0 содержит конечный автомат, который обеспечивает правильную последовательность сигналов управления питанием во времени (это сигналы w\_outputs\_force\_zero, w\_iso\_en, w\_sw\_disable, w\_reset\_on\_enable, w\_clk\_disable). Входные сигналы req\_disable и req\_enable являются внешними командами для смены режима питания, а сигнал w\_mode\_change\_ack сигнализирует об окончании процесса смены режима питания.

Внутренний сигнал power\_enabled модуля rsa\_top используется для формирования сигнала ready, который при отключённом питании для mod\_exp\_0 должен быть форсирован в 0.



Рис. 13 – Укрупнённая схема модуля rsa\_top

Для целей верификации файл rsa\_top\_power\_intent.upf содержит таблицу всех возможных разрешённых состояний питания для rsa\_top:

На рис 14. показана визуализация этой таблицы средствами Questa Sim.



Рис. 14 – Граф состояний питания rsa\_top

Результат симуляции модуля rsa\_top, описанного файлами rsa\_top.sv и rsa\_top\_power\_intent.upf с использованием теста tb\rsa\_top\_tb.sv и run\_rsa\_top\_tb.do показан на рис. 15.



Рис. 15 – Временная диаграмма для теста tb\rsa\_top\_tb.sv

Целью теста tb\rsa\_top\_tb.sv является проверка работоспособности именно подсистемы питания, так как ядро mod\_exp было верифицировано ранее. В ходе теста домен PD\_sw после периода работы был выключен, а через какое-то время снова включён. Точками интереса на рис. 15 являются периоды времени симуляции в окрестностях включения и выключения питания, а также сам период выключенного питания для домена PD\_sw.

Как видно на временной диаграмме, в режиме Power-Aware Simulation имеют место дополнительные обозначения, связанные с питанием. Так, сигналы \*\_UPF\_ISO, показанные в группе Isolated, всегда имеют определённые значения, в то время как входы изоляции получают неопределённые значения ввиду отсутствия питания; но ввиду того, что данные сигналы пропускаются через блок изоляции, Questa Sim отображает для них период изоляции зелёной полупрозрачной заливкой. Те драйвера сигналов домена PD\_sw, которые получают неопределённые значения ввиду отключения питания, на диаграмме также получают на период отключения питания заливку красной диагональной решёткой. Порты и цепи питания, описанные только в файле rsa\_top\_power\_intent.upf (и не являющиеся частью RTL-описания) отображаются в симуляторе значками с буквой и (от UPF).

Одним из основных инструментов при верификации работы подсистемы питания средствами Questa Sim являются многочисленные автоматические проверки, результаты которых выводятся как в файлы отчётов (папка /report), так и в окно вывода сообщений Transcript. Сначала Questa Sim осуществляет *статические* проверки элементов подсистемы питания на этапе оптимизации (vopt). Например, блоки изоляции считаются *статически* необходимыми, если существуют сигналы между двумя доменами, один из которых (источник) *может* быть отключен, пока включён другой (необходимость определяется по таблице разрешённых состояний питания RSA\_PST):

```
# -- Analyzing UPF for Power Aware Static Checks...
# -- Analysis of Power Aware Static Checks Complete.
# -- Power Aware Static Checks status:
# ** Note: (vopt-9857) [ UPF_ISO_STATIC_CHK ] Found Total 11 Valid isolation cells.
```

#### Динамические уведомления и проверки осуществляются уже по ходу работы симуляции:

```
# ** Note: (vsim-8902) MSPA_PD_STATUS_INFO: Time: 2000000 ps, Power domain 'PD_sw' is
powered down.
# ** Error: (vsim-PA-8908) MSPA_PD_OFF_ACT : Time: 4020000 ps,
rsa_top_tb.dut.mod_exp_0.ce toggled during power down of power domain: PD_sw
# ** Error: (vsim-PA-8908) MSPA_PD_OFF_ACT : Time: 4020000 ps,
rsa_top_tb.dut.mod_exp_0.rst toggled during power down of power domain: PD_sw
# ** Error: (vsim-PA-8908) MSPA_PD_OFF_ACT : Time: 4020000 ps,
rsa_top_tb.dut.mod_exp_0.outputs_force_zero toggled during power down of power domain:
PD_sw
# ** Note: (vsim-8902) MSPA_PD_STATUS_INFO: Time: 4020000 ps, Power domain 'PD_sw' is
powered up.
```

Как видно из отчёта, в ходе работы теста произошли события включения и выключения питания (Notes), а также некоторые проверки завершились ошибкой (Errors). В данном случае эти проверки можно проигнорировать, так как все ошибочные события имеют метку 4020000 рѕ и происходят в одно и то же время [симуляции] с включением питания, но событие включения питания происходит позже по времени выполнения, из-за чего и возникает ошибка проверки. Если, например, задержать время подачи сброса rst хотя бы на один такт, то возникнут множественные ошибки вида «# \*\* Error: (vsim-8912) MSPA\_NRET\_ASYNCFF: Time: 12 ns, Asynchronous(set/reset) control for the following flop(s) of power domain 'PD1' is not asserted at power up: # /tb/top inst/out1. # File: test.upf, Line: 4, Power Domain:PD1».

Таким образом, с использованием UPF-описания компонентов подсистемы питания с использованием средств Questa Sim была осуществлена логическая симуляция и верификация RTL-логики отключения питания для модуля rsa\_top. Дальнейшая разработка полученного смешанного RTL/UPF-описания предполагает отображение абстрактных моделей ключа питания и блоков изоляции на конкретные библиотечные блоки, после чего может быть осуществлено проектирование топологии части системы на кристалле, реализующей процессор RSA.