### А.С. Шашков

# ПРОЕКТИРОВАНИЕ ЦИФРОВЫХ СИСТЕМ С ПОНИЖЕННЫМ ЭНЕРГОПОТРЕБЛЕНИЕМ С ПРИМЕНЕНИЕМ ТЕХНОЛОГИИ UPF ОПИСАНИЯ ПОДСИСТЕМЫ ПИТАНИЯ

Рассматривается проблема проектирования энергетически эффективных цифровых систем. Рассматриваются различные методы понижения энергопотребления для таких систем. Объясняется необходимость дополнительных средств формального поведенческого описания доменной подсистемы питания. Рассмотрены элементы доменной подсистемы питания, этапы проектирования цифровой системы с учётом её разделения на домены питания. В качестве средств описания подсистемы питания представлен формат Unified Power Format (UPF). Рассмотрен пример описания системы с применением этого формата.

#### Введение

Проблема проектирования энергетически эффективных (с пониженным энергопотреблением) вычислительных систем всегда была одной из основных в индустрии микроэлектронных систем. Однако на сегодня по целому ряду причин эта проблема стала наиболее остро [1]. Потребности в удешевлении микросхем и увеличении их компактности, обусловленные как широким распространением всё усложняющейся мобильной электроники, так и потребностью в высокоэффективных центрах обработки данных, вынесли проблему энергосбережения на новый уровень. Так, производительность систем на кристалле стала существенно ограничиваться возможностями автономных источников питания для мобильных систем, в то время как многочисленные центры обработки данных стало затруднительно и затратно эксплуатировать и расширять ввиду ограниченного ресурса электроэнергии [2]. Одной из актуальных проблем также является проектирование эффективных и компактных средств отвода тепла как в мобильных, так и в стационарных системах. В таких условиях из числа всех целей проектирования компьютерных систем на одно из первых мест встало увеличение производительности, приходящейся на единицу рассеиваемой мощности. Всё это обусловило активное развитие методов и технологий, позволяющих снижать энергопотребление интегральных схем при сохранении их высокой производительности [2–6].

# 1. Обзор методов понижения энергопотребления для однокристальных систем

Рассеяние мощности интегральной микросхемы состоит из двух составляющих: динамическая мощность и статическая мощность. Динамическая мощность пропорциональна квадрату напряжения питания, частоте переключений элементов и эффективной ёмкости элементов. Статическое энергопотребление характеризуется величиной токов утечки, которые возрастают с ростом напряжения питания, уменьшением пороговых напряжений переключения транзисторов и с увеличением ширины транзисторов [1, 5]. С другой стороны, понижение напряжения питания, увеличение пороговых напряжений, уменьшение частоты переключений приводят к снижению вычислительной производительности микросхемы.

При технологических процессах производства микросхем более 90 нм динамическая составляющая мощности является существенно преобладающей. Для снижения динамической мощности были разработаны следующие методы [1]:

- оптимизация цепей синхросигнала и управление пропусканием синхросигнала;
- изоляция операндов;
- реструктуризация логики;
- оптимизация размеров транзисторов;
- использование буферов для минимизации времени переключения вентилей;
- обмен выводами (выбор выводов с наименьшей ёмкостной нагрузкой).

Исследования показывают [1], что оптимизация цепей синхросигнала позволяет снизить динамическую мощность до 20%. Другие перечисленные методы позволяют снизить динамическую мощность до 5% каждый.

Методы снижения динамической мощности эффективно реализуются в САПР при синтезе проекта в автоматическом режиме. Часть задач по оптимизации логики может быть решена разработчиком на уровне в RTL-описаний. Таким образом, использование методов снижения динамической мощности предполагает следующие входные данные:

- RTL-описание проекта;
- задание параметров оптимизации энергопотребления для САПР.

С уменьшением технологических процессов пороговое напряжение переключения транзисторов уменьшается, что обуславливает существенный рост токов утечки, а значит и увеличение статической мощности [3]. Современные массовые технологические процессы производства микросхем уже давно перешагнули пороговый рубеж в 65 нм, после которого статическая мощность микросхем стала превышать динамическую мощность [1]. Также с уменьшением технологических процессов значительно возросла и плотность рассеиваемой мощности кристаллов [6], что затруднило отвод тепла. Всё это обусловило острую потребность в методах, позволяющих наряду с уменьшением динамической мощности в первую очередь уменьшать статическую мощность всей системы на кристалле:

- использование нескольких доменов (областей кристалла) с различными напряжениями питания;
  - использование отключаемых доменов питания;
  - динамическое изменение напряжений питания;
  - динамическое изменение частоты сигнала синхронизации;
- распределение памяти на блоки, расположенные в разных доменах питания (часть памяти может отключаться или переводиться в режим удержания данных без возможности чтения и записи);
- использование библиотек логических вентилей с разными порогами переключения (реализуется автоматически в САПР);
- использование технологии смещения напряжения подложки транзисторов в режимах высокого и низкого энергопотребления (требует дополнительного источника питания).

Исследования показывают [1], что для технологических процессов от 65 нм и ниже при комбинировании всех современных технологий энергосбережения систем на кристалле наибольший вклад в сохранение энергии вносит технология отключаемых доменов питания, позволяющая сократить среднюю мощность токов утечки до 50 раз. Технологии динамического изменения напряжения питания и частоты синхросигнала позволяют снизить динамическую мощность до 70%, а статическую мощность до трёх раз.

Доменные методы энергосбережения не представляется возможным эффективно реализовать автоматически ввиду того, что, фактически, эти методы являются задачами логического проектирования активной доменной сети или задачами, сопряжёнными с логической составляющей проекта. Таким образом, использование вышеперечисленных методов предполагает следующие входные данные для синтеза проекта:

- RTL-описание логической иерархии проекта;
- описание доменов и других элементов сети питания;
- описание логики управления активной частью сети питания (также реализуется средствами RTL).

Анализируя входные данные, необходимые для описания энергетически эффективных систем на кристалле можно заключить, что часть описания энергетически эффективной системы можно выполнить привычными средствами HDL (Hardware Description Language, язык описания аппаратуры), такими как VHDL [7] или System Verilog [8], дополняя их выбором настроек оптимизации проекта в САПР. Однако описание активной сети доменов питания и других элементов доменной системы невозможно с помощью только VHDL или System Verilog ввиду того, что эти языки изначально не были предназначены для этих целей. Отсюда возникла проблема формального описания

проектов цифровых систем с учётом обеспечения их энергетической эффективности уже на начальном этапе их проектирования, т.е. на уровне разработки исходных HDL-описаний.

#### 3. Элементы доменных систем питания

В общем случае для описания системы с управляемым питанием на поведенческом уровне можно выделить следующие основные элементы [1, 9, 10].

- 1. Описание логической составляющей проекта. Непосредственно RTL-описания модулей, составляющих логическую часть иерархии проекта.
- 2. Порты и цепи питания (Supply Ports, Supply Nets). Цепи питания и земли, подключённые к соответствующим портам питания и земли, обеспечивают питание для соответствующих элементов проекта: как чисто-логические элементы, так и элементы обеспечения энергетической эффективности имеют свои источники питания. Цепи питания могут характеризоваться не только параметром включения/выключения, но и уровнем напряжения. Недостаточное напряжение питания неизбежно приводит к ненормальной работе питаемого компонента системы.
- 3. Домены питания (Power Domains). Логические элементы проекта (RTL-модули) распределяются в соответствующие обособленные домены питания. Домены могут быть вложенными в другие домены, несколько доменов могут быть вложены в один домен. Таким образом, проект будет иметь не только иерархию логических модулей, но и иерархию доменов питания. Разделение системы на домены питания позволяет выделить участки системы с общей стратегией питания (с единым набором правил питания). Так, разные домены могут питаться от различных цепей питания, имеющих различные напряжения. Домены могут иметь несколько различных источников питания: основной для логических элементов и специальные для элементов обеспечения энергетической эффективности.
- 4. Переключатели питания (Power Switches). Одним из элементов стратегии питания для домена может являться возможность отключения всех логических элементов домена с помощью переключателя: в этом случае как динамическое, так и статическое потребление энергии элементами домена сводится к минимуму. Переключатели также могут иметь несколько входных портов питания при одном выходном порте питания. Переключатели питания управляются специальными внешними логическими сигналами.
- 5. Регистры сохранения состояния для выключаемых доменов (State Retention). Отключение питания от элемента памяти (регистра) приводит к потере его состояния. Регистры сохранения по сигналам управления сохраняют и восстанавливают содержимое целевых регистров в процессе выключения-включения основного питания. Регистры сохранения состояния имеют отдельные источники питания, отличные от основных (и отключаемых) источников питания для домена. Регистры сохранения также позволяют ускорить процесс инициализации модуля после его очередного включения. Таким образом, проектировщик конкретного RTL-модуля должен выделить некоторое подмножество регистров, для которых необходимы регистры сохранения. После очередного включения домена и восстановления данных из регистров сохранения должна быть гарантирована нормальная логическая работоспособность подсхем этого домена.
- 6. Средства изоляции сигналов, исходящих из отключаемых доменов (Isolation). В процессе отключения питания все сигналы, выходящие из домена, переходят в неопределённое (плавающее) состояние. Принимающий данный сигнал модуль, входящий в состав одного из включённых доменов, может нарушить свою логическую работу из-за случайного переключения данного входного для себя сигнала. Нежелательный промежуточный уровень сигнала также может привести к высокому потреблению тока по данной линии сигнала. Для решения этих проблем выходные сигналы отключаемого домена пропускаются через блоки изоляции. По управляющему сигналу включения блок изоляции выдаёт вместо входного неопределённого сигнала задаваемое разработчиком выходное значение сигнала: 0, 1, Z или защёлкнутое в регистр предыдущее значение входного сигнала.
- 7. Средства изменения уровня напряжения сигналов, проходящих между доменами с различными уровнями напряжения (Level Shifters). На границах доменов, имеющих различные напряжения питания, устанавливаются блоки изменения уровня напряжения сигналов. Таким образом напряже-

ние единицы для выходного сигнала одного домена будет однозначно восприниматься как напряжение единицы в любом другом домене с другим напряжением питания, который принимает данный сигнал.

- 8. Средства логического управления элементами обеспечения энергетической эффективности. Как было описано выше, такие элементы доменной системы питания как переключатели питания доменов, блоки изоляции доменов, регистры сохранения управляются некоторыми специальными сигналами. За формирование этих сигналов может отвечать либо отдельное устройство (модуль управления питанием), либо же сигналы управления могут быть формируемы несколькими устройствами. Таким образом система управления питанием может быть централизованной или распределённой, что задаётся разработчиком. Для перевода домена из включённого состояния в выключенное может потребоваться определённая разрозненная во времени последовательность управляющих сигналов. Так, сначала домен необходимо изолировать от внешних для него доменов. Затем необходимо сохранить содержимое определённых регистров в соответствующие регистры сохранения. Только после этого на переключатель питания домена можно подать сигнал выключения питания. Процедура включения домена должна идти в логически обратном порядке: включение питания, возможно, сброс логических элементов домена, затем восстановление состояния регистров из регистров сохранения, затем отключение блоков изоляции. Также управляющая сменой режима питания домена последовательность может быть дополнена сигналами включения и выключения пропускания синхросигнала.
- 8. Список энергетических состояний системы. Стратегия управления состояниями энергопотребления характеризуется списком всех возможных для конкретной системы глобальных состояний питания («включено», «сон», «выключено» и т.п.). Каждое состояние питания определяется неизменным набором состояний всех доменов системы для такого состояния. Состояние домена определяется состоянием портов и цепей питания домена (включено, выключено, текущее напряжение). Изменение списка энергетических состояний может потребовать изменения набора необходимых элементов обеспечения энергетической эффективности: например, нет необходимости в блоках изоляции между доменами, которые отключаются одновременно для любого глобального состояния энергопотребления системы.

Представленное выше описание элементов системы с разделением на домены предполагает некоторую обособленность и независимость логической составляющей проекта от элементов, обеспечивающих работу подсистемы питания. Однако если разработка логических компонентов проекта осуществляется с учётом последующего внедрения в доменную структуру питания, то конечная структура логического компонента, изначально целостного, может быть впоследствии разделена на составляющие, предназначенные для разных доменов: часть структуры компонента может быть отключаема или может питаться от другого источника питания.

В общем случае процесс разработки поведенческого описания энергетически эффективной доменной системы может иметь следующие этапы [10].

- 1. Спецификация логики средствами RTL и индивидуальная верификация RTL-компонентов.
- 2. Определение доменов питания и распределение логических элементов в них.
- 3. Спецификация списка режимов питания.
- 4. Спецификация необходимых элементов обеспечения энергетической эффективности для доменов (переключатели, изоляция, регистры сохранения и т.п.).
- 5. Спецификация компонентов логики управления (описанной на RTL) для элементов обеспечения энергетической эффективности.
- 6. Верификация всей системы с учётом всех компонентов как логической, так и энергетической составляющей проекта.

## 4. Основные положения технологии UPF

Представленные выше элементы, позволяющие описать доменную структуру проекта, являются, по сути, поведенческими элементами, описывающими логическую структуру энергетической подсистемы проекта. Эта структура, в свою очередь, тесно связана с логической составляющей проекта: с одной стороны, подсистема питания управляется логической составляющей, с другой сто-

роны состояния элементов подсистемы питания влияют на работоспособность логической составляющей проекта. Однако текущие версии языков проектирования логических схем VHDL и System Verilog не имеют никаких специальных средств для описания (а значит верификации и синтеза) проекта с учётом цепей питания. Ввиду тесной взаимосвязанности логической (HDL) и энергетической составляющих уже на поведенческом уровне описания системы очевидна необходимость введения специального расширения языка, позволяющего описать такую систему уже на одном уровне с RTL.

Язык (формат) описания Unified Power Format (далее UPF), решающий данную проблему, был впервые представлен в стандарте UPF 1.0 [11] организацией Accellera Systems Initiative в 2007 году. В 2009 году организация IEEE дополнила формат UPF в стандарте IEEE 1801-2009 (UPF 2.0) [12]. Последней версией стандарта является IEEE 1801-2013 (UPF 2.1) [13].

Формат описания UPF является специальным форматом, предназначенным для поведенческого описания энергетической составляющей проекта электронной системы или её компонентов. Формат предоставляет возможность описания сети питания проекта: цепей питания, энергетических доменов, переключателей, средств изоляции, средств сохранения состояния и других элементов, относящихся к энергетической составляющей проекта, непосредственно задаваемой разработчиком. UPF позволяет формально описать элементы подсистемы питания в их взаимосвязи с логическими элементами, описанными на языках проектирования VHDL и System Verilog. Важно отметить, что стандарт UPF идейно не предназначен для описания всей совокупности схемотехнических и электрических подробностей цепей питания, необходимых для аналоговой симуляции и верификации синтезированного проекта: UPF описывает структуру питания на поведенческом уровне. Однако UPF-описания в связке с HDL-описаниями могут быть использованы как входные данные как при симуляции и верификации проекта [9, 14], так и при синтезе проекта (рис. 1 [13]). При синтезе проекта абстрактные модели объектов подсистемы питания отображаются на соответствующие физические ячейки.



Рис. 1. Процесс проектирования системы с применением UPF-описаний

Стандарт UPF описывает четыре основные составляющие [10].

1. Команды описания энергетической составляющей (Commands). Команды языка UPF представляют собой расширение сценарного языка программирования Tcl [15]. Последовательность компактных команд-директив, записанная в файл UPF-описания с расширением «.upf», поэтапно (инкрементально) описывает все элементы архитектуры энергетической составляющей проекта. Ключевой особенностью UPF-описаний является то, что данные описания никаким образом не изменяют HDL-описания логических элементов системы. Логические HDL-компоненты можно по-

прежнему верифицировать индивидуально и отдельно от энергетической составляющей. С другой стороны, для одного и того же HDL-компонента или набора компонентов можно иметь несколько возможных UPF-описаний для различных случаев использования.

- 2. <u>Команды запроса информации о состоянии энергетической архитектуры проекта</u> (Queries). Данные Tcl-команды, позволяющие облегчить процесс отладки UPF-описаний, генерируют детальные отчёты о состоянии UPF-элементов проекта.
- 3. <u>Пакем UPF</u> (Package UPF). Пакет UPF, описанный как для VHDL, так и для System Verilog, определяет типы и функции, необходимые для описания тестов, которые управляют как логическими портами, так и портами питания тестируемого модуля. Эти типы и функции также используются для проектирования HDL-моделей, описывающих поведение энергетической составляющей проекта. Так, используя типы и функции из пакета UPF, можно описать поведенчески, например, специфическую HDL-модель переключателя питания, входными и выходными портами которого являются порты питания наравне с логическими портами.

Пакет UPF определяет два основных типа данных, позволяющих моделировать источники питания:

- $state:=(OFF / UNDETERMINED / PARTIAL_ON / FULL_ON)$ . Определяет состояние источника питания.
- *supply\_net\_type* := (*state*, *voltage*). Определяет состояние (*state*) цепи питания в совокупности с уровнем напряжения (*voltage*).

Пакет определяет ряд функций для управления портами и цепями питания и контроля над ними.

Некоторые функции управления состоянием и напряжением порта (Supply Port) питания из теста (заголовки функций отображены в Си-подобном псевдокоде):

- supply\_on(string port\_name, real voltage);
- supply\_off(string port\_name).

Некоторые функции опроса состояния и напряжения порта питания:

- get\_supply\_value(string port\_name), возвращает тип supply\_net\_type;
- get\_supply\_state(supply\_net\_type arg), возвращает тип state;
- get\_supply\_voltage(supply\_net\_type arg), возвращает тип voltage.
- 4. <u>Формат SAIF</u> (Switching Activity Interchange Format). Формат предназначен для стандартизации представления информации об активности переключений элементов, генерируемой симулятором по окончании симуляции (результат помещается в «обратный» backward-SAIF-файл). Этот файл представляет входные данные для программных средств анализа и оптимизации энергопотребления. Программа автоматизации проектирования может предварительно сгенерировать «прямой» forward-SAIF-файл, содержащий некоторые директивы, определяющие содержимое выходного backward-SAIF-файла.

Важнейшей особенностью процесса симуляции проекта с UPF-описаниями является то, что все процессы HDL-логики домена с выключенным основным питанием особым образом завершают процессы симуляции: содержимое регистров становится неопределённым, а все внутренние и выходные сигналы по цепочке переходят в неопределённое состояние (X).

На сегодняшний день технология UPF поддерживается во всех ведущих системах автоматизированного проектирования и симуляции от таких компаний как Mentor Graphics, Synopsys, Cadence Design Systems и других. Однако на данный момент UPF не является единственным поддерживаемым языком описания энергетически эффективных систем: конкуренцию стандарту UPF составляет стандарт Common Power Format [16], который во многом совпадает с UPF, но имеет и некоторые отличия от UPF [3, 17].

# 5. Группы команд UPF

Команды описания энергетической составляющей проекта (Commands) стандарта UPF можно разделить по функциональному назначению на следующие группы (рис. 2) [10].

*Команды навигации* определяют, к какой части HDL-иерархии проекта будут относиться последующие UPF-команды.

<u>Команды доменов</u> используются для сегментирования проекта на раздельные участки питания, определяемые совокупностью логических компонентов (экземпляров компонентов) и совокупностью основного и специальных источников питания.

<u>Команды описания разрешённых состояний</u> энергопотребления используются для автоматизированной верификации энергетической системы.

<u>Команды описания стратегий</u> определяют правила размещения и управления элементами изоляции и элементами изменения уровня напряжения сигналов на границе домена питания, правила размещения и управления элементами сохранения состояния в пределах домена питания.

<u>Команды имплементации</u> определяют, каким образом абстрактные поведенческие элементы подсистемы питания отображаются на заданные библиотечные ячейки элементов питания в процессе автоматического синтеза проекта.

<u>Команды сопряжения с HDL</u> позволяют добавлять в проект UPF-осведомлённые проверочные утверждения, а также эти команды предназначены для операций преобразования типов портов питания в логические типы HDL и наоборот.

<u>Команды статуса симуляции</u> (Simstate-команды) добавлены в UPF 2.0 для расширения возможностей по детальному определению статуса объектов симуляции (добавлены частично-рабочие состояния доменов и сетей питания).



Рис. 2. Группы команд UPF

<u>Команды групп и атрибутов цепей питания</u> (Supply-Sets-команды) добавлены в UPF 2.0 для оптимизации описания и подключения сетей питания.

<u>Команды описания логики управления</u> добавлены в UPF 2.0 для некоторых ситуаций моделирования, в которых удобнее описывать логические сигналы управления элементами энергетической составляющей проекта в пределах UPF-файлов вместо HDL-файлов (команды не предназначены для полной замены HDL-описаний).

Важно отметить, что часть команд, представленных или дополненных в UPF 2.0, замещает по функциональности некоторые устаревшие команды из подмножества команд, представленных в UPF 1.0. В UPF 2.1 данные устаревшие команды полностью исключены, в связи чем полная обратная совместимость с предыдущими версиями невозможна. Ввиду новизны стандарта UPF 2.1 актуальной версией можно считать UPF 2.0 [10], однако крайне не рекомендуется использовать команды UPF 2.0, исключённые из UPF 2.1.

# 6. Пример разработки проекта с применением технологии UPF

Для демонстрации принципов проектирования энергетически эффективной системы с применением UPF-описаний был разработан демонстрационный проект. Файлы RTL-описаний (System-Verilog-файлы upf\_demo.sv и tb.sv) и UPF-описание (upf\_demo.upf), а также файл сценария запуска «run.do» для среды Mentor Graphics QuestaSim 10.2 [18] доступны по ссылке [19]. Схема исходного проекта без энергетической составляющей показана на рис. 3. Схема проекта с учётом энергетической составляющей изображена на рис. 4. При разработке проекта использовалась методика, представленная в разделе 3. Моделирование проекта с учётом энергетической составляющей осуществлено на поведенческом уровне.

Под регистром здесь и далее понимается элемент памяти произвольной разрядности.

Основой энергетически эффективной электронной системы является иерархия его логической части, которая некоторым оптимальным образом распределяется в отдельные домены с различными стратегиями питания. Логическая структура исходного проекта (без энергетической составляющей – системы питания) представлена модулем  $source\_design$  (экземпляр  $source\_design\_instance$ ) и вложенными в него компонентами (рис. 3). Основным логическим компонентом демонстрационного проекта выбран модуль  $sum\_acc$ , который по фронту сигнала синхронизации при en=1 прибавляет входные данные порта in к текущему содержимому внутреннего регистра acc[7:0]. Содержимое регистра acc выводится в порт out[7:0]. Вывод  $en\_delay$  является задержанным на один такт значением входного порта en (внутренний регистр  $en\_d$ ). Экземпляры модуля  $sum\_acc\_u$ 0 и  $sum\_acc\_u$ 1 поставлены в каскад, где выход  $sum\_acc\_u$ 0. Осиг подключён к входному порту in экземпляра  $sum\_acc\_u$ 1, а выходной порт  $sum\_acc\_u$ 2. Мультиплексор  $sum\_u$ 3 по сигналу от порта  $source\_u$ 4 выходному порту  $sum\_u$ 6 по сигналу от порта  $source\_u$ 6 выбирает (через порт  $sum\_u$ 6. выход  $sum\_u$ 7 по сигналу от порта  $source\_u$ 6 будет направлен на общий вывод  $source\_u$ 6 выбирает (через порт  $sum\_u$ 6. выход  $sum\_u$ 6 по сигналу  $sum\_u$ 6 будет направлен на общий вывод  $source\_u$ 6  $sum\_u$ 6.



Рис. 3. Логическая схема

Таким образом, при  $source\_design\_instance.mode = 1$  и после изменения регистра acc экзем-пляра  $sum\_acc\_0$  в следующем такте ввиду  $w\_en\_delay = 1$  значение регистра acc экземпляра  $sum\_acc\_1$  будет увеличено на очередное значение perистра  $sum\_acc\_0.acc$ , а новое значение  $sum\_acc\_1.acc$  будет подано на вывод  $source\_design\_instance.out$ .

В режиме  $source\_design\_instance.mode = 0$ , при котором на выход  $source\_design\_instance.out$  передаётся значение  $sum\_acc\_0.out$ , элемент И, к которому подключён к  $sum\_acc\_0.en\_delay$ , обеспечивает сохранение состояния регистра  $sum\_acc\_1.acc$ . Таким образом, в режиме mode = 0 экземпляр  $sum\_acc\_1$  полностью не задействован, а значит  $sum\_acc\_1$  является частным случаем компонента, который может быть отключён от питания в одном из режимов работы (при условии сохранения содержимого  $sum\_acc\_1.acc$ ).

После получения основной логической части RTL-описания проекта, представленной в модуле  $source\_design$  на рис. 3 (и дополнительных условий его функционирования) проект можно разделить на следующие домены (рис. 4): выключаемый домен  $PD\_sw$ , содержащий экземпляр  $sum\_acc\_1$ , и не выключаемый домен  $PD\_top$ , содержащий все остальные логические компоненты  $source\_design$ . В демонстрационных целях (для необходимости установки блоков изменения уровня сигнала) домены питания проекта с энергетической составляющей используют различные источники напряжения питания: 1.0 V для  $PD\_top$  (порт питания  $VDD\_1$ ) и 2.0 V для  $PD\_sw$  (порт питания  $VDD\_2$ ). Для  $PD\_sw$  представлен переключатель питания (ключ)  $sw\_2$  с выходным портом питания  $SW\_OUT$ . Входной порт ключа  $SW\_IN$  питается от напряжения 2.0 V ( $VDD\_2$ ).  $SW\_OUT$  является основным источником питания для  $PD\_sw$ , а  $VDD\_1$  является основным источником питания для  $PD\_top$ . Оба домена используют общий порт земли GND.

После выделения доменов питания системы необходимо составить таблицу всех возможных одновременных состояний доменов системы (таблица 1). По таблице всех допустимых состояний питания, выраженных через состояния портов питания, можно выделить полный набор необходимых элементов обеспечения энергетической эффективности: блоки изоляции, сохранения, изменения уровня напряжения сигналов, блоки отключения синхросигнала. Выключение цепей питания в таблице так же сигнализирует о необходимости постановки переключателей питания.

В режиме питания FULL\_ON домены  $PD\_top$  и  $PD\_sw$  питаются от различных источников напряжения питания. Для правильной интерпретации логических сигналов, связывающих эти домены ("ON 1.0 V"  $\rightarrow$  "ON 2.0 V" и "ON 2.0 V"  $\rightarrow$  "ON 1.0 V"), необходимо ввести блоки изменения уровня напряжения сигнала как для входных, так и для выходных сигналов  $PD\_sw$  ( $ls\_pd\_sw\_in$  и  $ls\_pd\_sw\_out$  на рис. 4). Входы и выходы модулей изменения уровня сигнала питаются от источников питания  $VDD\_1$  и  $VDD\_2$  в соответствии с направлением изменения уровня напряжения сигналов (рис. 4).

Состояния питания

Таблица 1

| Состояния питания | VDD_1<br>(PD_top) | VDD_2    | sw_2/SW_OUT (PD_sw) | GND    |
|-------------------|-------------------|----------|---------------------|--------|
| FULL_ON           | ON 1.0 V          | ON 2.0 V | ON 2.0 V            | ON 0 V |
| PART_ON           | ON 1.0 V          | ON 2.0 V | OFF                 | ON 0 V |
| FULL_OFF          | OFF               | OFF      | OFF                 | ON 0 V |

В режиме питания системы PART\_ON домен  $PD\_sw$  находится в отключённом состоянии. Согласно вышеописанным требованиям, состояние всех внутренних регистров модуля  $sum\_acc\_1$  должно сохраняться, поэтому в домен  $PD\_sw$  необходимо добавить регистры сохранения для  $sum\_acc\_1.acc$  и  $sum\_acc\_1.en\_d$  ( $pd\_sw\_ret$  на рис. 4). Регистры сохранения питаются от включённого порта питания VDD 2.

В режиме питания системы PART\_ON сигналы домена  $PD\_top$  передаются в отключённый домен  $PD\_sw$ . Во избежание негативных эффектов от такого подключения выходной порт  $sum\_acc\_1.out$  подключён к блоку изоляции (сигнал от порта  $sum\_acc\_1.out$  форсируется в значение, которое предшествовало включению изоляции). Выходной порт  $sum\_acc\_1.en\_delay$  является не подключённым, а значит изоляция для него не требуется. Блоки изоляции питаются от порта VDD 1.

Ввиду незадействованности экземпляра  $sum\_acc\_1$  в режиме PART\_ON, сигнал синхронизации clk для этого компонента отключается с помощью блока отключения  $clk\_gate\_0$  (RTL-схема отключения пропускания синхросигнала с защёлкой).



Рис. 4. Логическая схема с учётом добавленной системы питания

После того, как для проекта определены все переключатели питания, элементы изоляции и блоки сохранения, а также блоки отключения сигнала синхронизации, необходимо описать логику управления этими элементами посредством RTL. Модуль  $power\_control\_0$ , показанный на рис. 4, является модулем управления элементами питания для всего  $upf\_demo:dut$ . По сигналу  $mode\_req$  конечный автомат компонента  $power\_control\_0$  начинает, в соответствии с таблицей 1, изменять состояние сигнала выключения переключателя питания  $w\_dl\_sw\_disable$ , включения изоляции  $w\_iso\_en$  и сигналов  $w\_ret\_save$  и  $w\_ret\_restore$  для сохранения и восстановления данных в блоках сохранения. В процессе выключения домена  $PD\_sw$  модуль управления питанием сначала включает изоляцию, затем сохраняет данные в регистры сохранения и только потом выключает  $sw\_2$ . По завершении процесса смены режима питания модуль сигнализирует  $sum_acc\_1$  из регистров сохранения. Для упрощения схемы в качестве сигнала выключения синхросигнала  $sum_acc\_1$  из  $sum_acc\_1$  из регистров сохранения. Для упрощения схемы в качестве сигнала выключения синхросигнала  $sum_acc\_1$  из  $sum_acc\_2$  выбран сигнал  $sum_acc\_3$  из  $sum_acc\_4$  выбран сигнал  $sum_acc\_4$  из  $sum_acc\_4$  из  $sum_acc\_4$  выбран сигнал  $sum_acc\_4$  высты выбран сигнал  $sum_acc\_4$  высты высты высты высты высты высты

Следующим шагом является формальное поведенческое описание полученной выше информации об энергетической составляющей на языке UPF. Полный листинг команд файла upf\_demo.upf [18] с комментариями представлен на рис. 5. Важно отметить, что сигналы  $w_d1_sw_disable$ ,  $w_iso_en$ ,  $w_ret_save$  и  $w_ret_restore$  являются неподключенными сигналами, выходящими из модуля  $power_control_0$  в описании модуля  $upf_demo:dut$  (upf\_demo.sv), но данные сигналы явно подключаются к соответствующим элементам обеспечения энергетической эффективности уже в файле upf\_demo.upf.

```
# Определение главного модуля:
                                                               Создание стратегии по автоматическому
                                                             # добавлению входных для PD sw блоков изменения
set_design_top upf_demo
                                                             # уровня напряжения сигналов:
set scope .
                                                             set_level_shifter ls_pd_sw_in \
                                                                 -domain PD sw \
# Создание домен PD top: все элементы главного
                                                                 -applies_to inputs \
модуля
                                                                 -rule low_to_high \
# включаются PD top:
                                                                 -location self
\verb|create_power_domain PD_top | |
    -include_scope
                                                             # Подключение питания к входным блокам изменения
# Создание домена PD_sw,
                                                             # уровня напряжения сигналов:
# перенос sum acc 1 в домен PD sw:
                                                             associate_supply_set pwr_1_ss
create power domain PD sw \
                                                                 -handle PD_sw.ls_pd_sw_in.input
                                                             associate_supply_set pwr_2_ss \
-handle PD_sw.ls_pd_sw_in.output
    -elements {sum_acc_1}
                                                             # Создание стратегии по автоматическому
# Создание портов питания:
                                                             # добавлению выходных для PD_sw блоков изменения
create supply port VDD 1
                                                             # уровня напряжения сигналов:
create_supply_port VDD_2
                                                             set_level_shifter ls_pd_sw_out \
create_supply_port GND
                                                                 -domain PD sw \
                                                                 -applies_to outputs \
# Создание цепей питания:
                                                                 -rule high_to_low \
create\_supply\_net \ vdd\_1\_n \ \setminus
                                                                 -location parent
    -domain PD_top
                                                             # Подключение питания к выходным блокам изменения
create_supply_net vdd_2_n \
                                                             # уровня напряжения сигналов:
                                                             associate supply set pwr 2 ss
    -domain PD_top
                                                                 -handle PD sw.ls pd sw out.input
create supply net gnd n \
                                                             associate_supply_set_pwr_1_ss \
    -domain PD top
                                                                 -handle PD_sw.ls_pd_sw_out.output
# Подключение цепей питания к портам:
                                                             # Создание стратегии по добавлению блоков изоляции
connect_supply_net vdd_1_n \
                                                             # с точным указанием изолируемых элементов:
    -ports VDD_1
                                                             set_isolation pd_sw_iso \
\verb|connect_supply_net_vdd_2_n| \setminus
                                                                 -domain PD_sw \
    -ports VDD_2
                                                                 -clamp_value latch \
                                                                 -isolation_signal w_iso_en \
connect_supply_net gnd_n \
                                                                 -isolation_sense high \
-location parent \
    -ports GND
                                                                 -elements {sum_acc_1/out}
# Группировка цепей питания в набор pwr 1 ss:
                                                             # Подключение питания к блокам изоляции:
{\tt create\_supply\_set\ pwr\_1\_ss\ } \setminus
                                                             associate_supply_set pwr_1_ss \
    -handle PD_sw.default_isolation
    -function {power vdd_1_n} \
    -function \{ground gnd_n\}
# Назначение группы pwr_1_s в
                                                               Создание стратегии по автоматическому добавлению
# качестве основного набора питания для PD_top:
                                                             # блоков сохранения для всех регистров
associate_supply_set pwr_1_ss \
                                                             # домена PD sw (управление RTL-сигналами
                                                             # w_ret_save и w_ret_restore): set_retention pd_sw_ret \
    -handle PD_top.primary
                                                                 -domain PD_sw
# Группировка цепей питания в набор pwr 2 ss:
                                                                 -save_signal {w_ret_save posedge} \
create_supply_set pwr_2_ss \
    -function {power vdd_2_n} \
                                                                 -restore_signal \
                                                             {w_ret_restore posedge}
# Подключение питания к регистрам сохранения:
associate_supply_set pwr_2_ss \
-handle PD_sw.default_retention
    -function {ground gnd n}
# Создание группы цепей питания
# для подключения к PD sw:
create_supply_net sw_vdd_2_n \
                                                             # Определение состояний портов питания
    -domain PD_top
                                                             #(согласно таблице 1):
                                                             add port state VDD 1 \
create_supply_set sw_pwr_2_ss \
                                                                 -state {ON_1 1.0}
    -function {power sw vdd 2 n} \
                                                                 -state {OFF ST OFF}
    -function {ground gnd_n}
                                                             add_port_state VDD_2 \
-state {ON 2 2.0}
# Назначение группы sw_pwr_2_ss в качестве
\# основного набора питания для PD_sw:
                                                                 -state {OFF_ST OFF}
associate_supply_set sw_pwr_2_ss \
                                                             add port state sw 2/SW OUT \
    -handle PD_sw.primary
                                                                 -state {ON_2 2.0}
                                                                 -state {OFF ST OFF}
# Создание модели ключа sw_2, управляемого
                                                             add_port_state GND \
# RTL-сигналом w_d1_sw_disable:
                                                                 -state {ON 0 0}
                                                             # Описание таблицы 1 в формате UPF (таблица
create_power_switch sw_2 \
                                                              # используется для верификации работы блока
    -domain PD sw \
                                                             # управления питанием):
     -input_supply_port \
                                                             create_pst DEMO_PST \
         {SW IN pwr 2 ss.power} \
                                                             -supplies {VDD_1 VDD_2 sw_2/SW_OUT GND} add_pst_state FULL_ON -pst DEMO_PST \
-state {ON_1 ON_2 ON_2 ON_0}
    -output_supply_port \
{SW_OUT sw_pwr_2_ss.power} \
    -{\tt control\_port}\ \setminus\\
                                                             add pst state PART ON -pst DEMO PST \
        {SW_DIS w_dl_sw_disable} \
                                                                  -state {ON_1 ON_2 OFF_ST ON_0}
    -on_state \
                                                             add_pst_state FULL_OFF -pst DEMO_PST \
                                                                  -state {OFF_ST OFF_ST OFF_ST ON_0}
         {ON_STATE SW_IN {!SW_DIS}} \
    -off_state {OFF_STATE {SW_DIS}}
```

Рис. 5. Описание энергетической составляющей проекта (upf\_demo.upf)



Рис. 6. Временная диаграмма симуляции проекта

Моделирование демонстрационного проекта было осуществлено на поведенческом уровне в среде Mentor Graphics QuestaSim 10.2 в режиме Power Aware Simulation [20]. Временная диаграмма функционирования проекта показана на рис. 6. В ходе теста (System-Verilog-файл tb.sv [18]) система отработала в составе полного каскада (все домены включены). После этого был послан запрос на выключение домена  $PD\_sw$  (сигнал  $mode=0 \rightarrow 1$ ,  $mode\_req=1$ ), после чего система отработала с отключённым от питания модулем sum\_acc\_1. Регистры  $sum\_acc\_1.acc$  и  $sum\_acc\_1.en\_d$  также были отключены от питания (на диаграмме это показано диагональной решёткой). Перед выключением питания состояние этих регистров было сохранено по сигналу  $w\_ret\_save$ , а после включения состояния были восстановлены по сигналу  $w\_ret\_restore$ . Сплошная прозрачная заливка для сигнала от порта  $sum\_acc\_1.out$  на диаграмме показывает включение изоляции: вывод  $sum\_acc\_1.out$  изолируется от всех изменений регистра  $sum\_acc\_1.acc$  в процессе включения и выключения питания.

В данном разделе рассмотрен демонстрационный проект, основная логика которого была спроектирована таким образом, чтобы обусловить возможность разделения проекта на домены питания, причём один из доменов питания был сделан отключаемым. Было осуществлено разделение системы на конкретные домены питания с различными напряжениями питания, определены все возможные состояния этих доменов через сети питания. По таблице состояний был получен список всех переключателей питания, блоков изоляции, сохранения и изменения уровня сигнала. После этого было разработано формальное поведенческое описание энергетической подсистемы проекта в виде UPF-файла. Временная диаграмма, полученная в среде симуляции, показывает специфику изменений сигналов при переключениях энергетических состояний проекта.

Дальнейшая разработка проекта предполагает синтез RTL-логики и отображение абстрактных моделей переключателей питания, изоляции, регистров сохранения и изменения уровня на реальные физические библиотечные ячейки (UPF-команды имплементации "map\_-").

### Заключение

В статье рассмотрена проблема проектирования энергетически эффективных электронных систем, указаны различные методы понижения энергопотребления для таких систем. Показана необходимость дополнительных средств формального поведенческого описания подсистемы питания

ввиду недостаточности возможностей современных версий языков проектирования VHDL и System Verilog. Рассмотрены элементы доменной подсистемы питания, рассмотрены этапы проектирования электронной системы с учётом разделения на домены питания. В качестве средства описания подсистемы питания рассмотрен формат описания UPF, рассмотрен пример описания системы с применением средств этого формата.

# Список литературы

- 1. A Practical Guide to Low–Power Design. User Experience with CPF [Electronic resource]. Si2, 2009. Mode of access: http://www.si2.org/events\_dir/2009/PowerForward/LowPower-Guide09232009/pfi\_lpg\_chapters/lpg\_sect1\_06052009.pdf. Date of access: 19.03.2015.
- 2. Low Power Methodology Manual: For System–on–Chip Design / D. Flynn [et al.]. New York: Springer, 2011. 300 p.
- 3. Chadha, R. An ASIC Low Power Primer: Analysis, Techniques and Specification / R. Chadha, J. Bhasker. New York: Springer, 2015. 232 p.
  - 4. Rabaey, J. Low Power Design Essentials / J. Rabaey. New York: Springer, 2009. 288 p.
- 5. Рабаи, Ж.М. Цифровые интегральные схемы, 2-е изд.: пер. с англ. / Ж.М. Рабаи, А. Чандра-касан, Б. Николич. М.: ООО Изд. Дом Вильямс, 2007. 912 с.
  - 6. Power-efficient System Design / P.R. Panda [et al.]. New York : Springer, 2011. 253 p.
- 7. IEEE Standard VHDL Language Reference Manual. IEEE 1076-2002 [Electronic resource]. IEEE Computer Society, 2002. Mode of access: http://ieeexplore.ieee.org/servlet/opac?punumber=7863. Date of access: 19.03.2015.
- 8. IEEE Standard for SystemVerilog: Unified Hardware Design, Specification, and Verification Language. IEEE 1800-2012 [Electronic resource]. IEEE Computer Society, 2012. Mode of access: http://standards.ieee.org/findstds/standard/1800-2012.html. Date of access: 19.03.2015.
- 9. Bembaron F. Low Power Verification Methodology Using UPF / F. Bembaron [et al.] // DVCon 2011 [Electronic resource]. 2011. Mode of access: http://2011.dvcon.org/file/11.3\_Paper.pdf. Date of access: 19.03.2015.
- 10. Marschner. E. Power Aware Verification / E. Marschner, C. Seeley // Mentor Graphics Verification Academy [Electronic resource]. 2013. Mode of access: https://verification-academy.com/courses/power-aware-verification. Date of access: 19.03.2015.
- 11. Unified Power Format (UPF) Standard. Version 1.0 [Electronic resource]. Accellera Systems Initiative, 2007. Mode of access: http://citeseerx.ist.psu.edu/viewdoc/download;jsessionid=B47D579C08C9E70D33FF5F2A9DA15DEC?doi=10.1.1.133.6194&rep=rep1&type=pdf. Date of access: 19.03.2015.
- 12. IEEE Standard for Design and Verification of Low Power Integrated Circuits: IEEE Std 1801–2009 [Electronic resource]. IEEE Computer Society, 2009. Mode of access: http://ieeexplore.ieee.org/xpl/mostRecentIssue.jsp?reload=true&punumber=4809843. Date of access: 19.03.2015.
- 13. IEEE Standard for Design and Verification of Low Power Integrated Circuits: IEEE Std 1801–2013 [Electronic resource] IEEE Computer Society, 2013. Mode of access: http://standards.ieee.org/getieee/1801/download/1801–2013.pdf. Date of access: 19.03.2015.
- 14. Verification Methodology Manual for Low Power / S. Jadcherla [et al.]. New York : Springer, 2011. 226 p.
- 15. Tcl/Tk Documentation // Tcl Developer Xchange [Electronic resource]. 2015. Режим доступа : http://www.tcl.tk/doc/. Дата доступа : 19.03.2015.
- 16. Si2 Common Power Format (CPF) // Si2 [Electronic resource]. 2009. Mode of access: http://www.si2.org/openeda.si2.org/project/showfiles.php?group\_id=51. Date of access: 19.03.2015.
- 17. Dobre S. Power Intent Formats: Light at the End of the Tunnel? / S. Dobre [et al.] // EETimes [Electronic resource]. -2012. Mode of access: http://www.eetimes.com/document.asp?doc\_id=1279413. Date of access: 19.03.2015.
- 18. Questa Advanced Simulator [Electronic resource]. Mentor Graphics, Inc., 2015. Mode of access: http://www.mentor.com/products/fv/questa/. Date of access: 19.03.2015.
- 19. UPF Demo Project [Electronic resource]. Alexey Shashkov, 2015. Mode of access: https://www.dropbox.com/s/ogty44li1w67pxz/upf\_demo.zip?dl=0. Date of access: 19.03.2015.

20. Power Aware Simulation User's Manual. Questa SIM. Software Version 10.2c [Electronic resource]. — Mentor Graphics, Inc., 2013. — Mode of access: https://www.dropbox.com/s/r43dfuqkgada6r9/questa\_sim\_pa.pdf?dl=0. — Date of access: 19.03.2015.

Объединенный институт проблем информатики НАН Беларуси, Минск, Сурганова, 6 e-mail: alexey.shashkov@gmail.com

#### A.S. Shashkov

# DESIGN OF LOW-POWER ELECTRONIC SYSTEMS USING UPF POWER INTENT SPECIFICATION TECHNOLOGY

The problem of the design of energy-efficient electronic systems is surveyed. Different energy-saving methods are observed. The necessity of additional means of formal behavioral description of the power subsystem of a design is explained. The elements of the power domains energy subsystem are explained, the design stages for the system with power domains are presented. Unified Power Format (UPF) is observed as the means to describe power intent in a low-power system, a demonstration design example with the UPF-description is presented.