# Cache parţial asociativ (1)

- numit și cache asociativ pe seturi
- derivat din cache-ul cu adresare directă
- fiecare linie de cache conţine mai multe seturi de date (4, 8, 16, ...)
- structura unui set
  - bit de validare
  - etichetă
  - date din memoria principală

# Cache parţial asociativ (2)

| $\operatorname{set}_1$    |                       |                   | set <sub>2</sub>          |                       |                   | $\operatorname{set}_{\mathbf{n}}$ |                           |                       |                   |  |
|---------------------------|-----------------------|-------------------|---------------------------|-----------------------|-------------------|-----------------------------------|---------------------------|-----------------------|-------------------|--|
| bit validare <sub>1</sub> |                       |                   | bit validare <sub>2</sub> |                       |                   |                                   | bit validare <sub>n</sub> |                       |                   |  |
|                           | eticheta <sub>1</sub> | date <sub>1</sub> | ~                         | eticheta <sub>2</sub> | date <sub>2</sub> |                                   | ~                         | eticheta <sub>n</sub> | date <sub>n</sub> |  |
|                           |                       |                   |                           |                       |                   |                                   |                           |                       |                   |  |
|                           |                       |                   |                           |                       |                   |                                   |                           |                       |                   |  |
|                           |                       |                   |                           |                       |                   |                                   |                           |                       |                   |  |
|                           |                       |                   |                           |                       |                   |                                   |                           |                       |                   |  |
|                           |                       |                   |                           |                       |                   |                                   |                           |                       |                   |  |

### Cache parţial asociativ (3)

#### Timpul de acces (T<sub>c</sub>)

- puţin mai mare decât la cache-ul cu adresare directă
  - trebuie verificate toate cele *n* seturi

#### Rata de succes (H)

- ridicată
  - elimină problema suprapunerilor

#### Scrierea în cache (1)

- scriere într-o locație care nu se află în cache
- unde se face scrierea?
- variante
  - doar în memoria principală nu se poate
    - de ce?
  - doar în cache (write-back)
  - atât în cache, cât şi în memoria principală (write-through)

### Scrierea în cache (2)

#### Cache de tip write-back

- scrierea se face doar în cache
- datele ajung în memoria principală doar la evacuarea din cache
- viteză mare
- probleme în sistemele multiprocesor

### Scrierea în cache (3)

#### Cache de tip write-through

- scrierea se face atât în cache, cât și în memoria principală
- mai lent
  - datorită accesului la memoria principală
- ambele tipuri de cache sunt larg folosite

#### Conceptul de cache - extindere

- aplicabil nu doar la procesoare
- tipul de problemă: comunicarea cu o entitate lentă, de mare capacitate
- soluția: interpunerea unei entități cu capacitate mai mică și viteză mai mare
  - reţine ultimele date vehiculate

#### Unde mai putem folosi ideea?

#### Aplicabilitate

- oriunde funcționează legile localizării
- hardware
- software

## Exemple (1)

#### Cache-uri de disc

- 2 direcții de aplicare
  - hardware circuit de memorie integrat în controller
  - software o zonă din memoria sistem
- entitatea mai mare și lentă discul
- entitatea mai mică și rapidă memoria

# Exemple (2)

#### Browserul web

- ultimele pagini accesate sunt reţinute pe disc
  - numai localizare temporală de ce?
- entitatea mai mare şi lentă reţeaua (Internet)
- entitatea mai mică și rapidă discul

# II.2. Memoria virtuală

### Ideea de pornire

#### Problema

- aplicațiile consum mare de memorie
- memoria disponibilă insuficientă

#### Cum se poate rezolva?

- capacitatea discului hard foarte mare
- nu toate zonele de memorie ocupate sunt accesate la un moment dat

#### Memoria virtuală

Soluţia - memoria virtuală (swap)

- unele zone de memorie evacuate pe disc
- când este nevoie de ele, sunt aduse înapoi în memorie

Cine gestionează memoria virtuală?

- sunt necesare informații globale
- sistemul de operare

# Fișierul de paginare

- conține zonele de memorie evacuate pe disc
- informații pentru regăsirea unei zone stocate
  - adresele din memorie
  - programul căruia îi aparține
  - dimensiunea
  - etc.

#### Politica de înlocuire (1)

- problema aceeași ca la memoria cache
- aducerea unei zone de memorie din fişierul de paginare implică evacuarea alteia
  - care?
- scop minimizarea acceselor la disc
- politică ineficientă → număr mare de accese la disc → scăderea vitezei

#### Politica de înlocuire (2)

- set de lucru (*working set*) zonele de memorie necesare programului la un moment dat
- uzual mult mai mic decât totalitatea zonelor folosite de program
- dacă încape în memorie puţine accese la disc

#### Politica de înlocuire (3)

- se va selecta pentru evacuare zona care nu va fi necesară în viitorul apropiat
- nu se poate ști cu certitudine estimare
  - pe baza comportării în trecutul apropiat
- paginare la cerere (demand paging) evacuare pe disc numai dacă este strict necesar

# III. Unitatea centrală de procesare (CPU)

### Structura CPU (1)



#### Structura CPU (2)

- unitatea aritmetică și logică (ALU)
  - efectuează calculele propriu-zise
- regiștrii de uz general
- unitatea de control
  - comandă celelalte componente
  - stabileşte ordonarea temporală a operaţiilor
- magistrala internă

#### Structura CPU (3)

- contorul program (PC)
  - reține adresa următoarei instrucțiuni de executat
  - actualizat de procesor
  - uzual nu este accesibil prin program
- registrul de instrucțiuni (IR)
  - reţine codul ultimei instrucţiuni aduse din memorie

#### Structura CPU (4)

- regiștrii de interfață
  - asigură comunicarea cu magistralele sistemului
  - de adrese: MAR (Memory Address Register)
  - de date: MDR (Memory Data Register)
- regiștrii temporari
  - intermediari între diverse componente
  - exemple: regiştrii operanzi ALU, registrul rezultat ALU

# IV. Îmbunătățirea performanței CPU

# Cum putem crește performanța?

- eliminarea factorilor care frânează CPU
  - exemplu folosirea memoriei cache
- structuri cât mai simple
  - nu mai este posibil la procesoarele actuale
- creşterea frecvenţei ceasului
  - limitată de tehnologie
- execuția instrucțiunilor în paralel

## Creșterea performanței - tehnici

- Structura de tip *pipeline*
- Multiplicarea unităților de execuție
- Predicţia salturilor
- Execuţia speculativă

- Predicaţia
- Execuţia *out-of-order*
- Redenumirea regiştrilor
- Hyperthreading
- Arhitectura RISC

# IV.1. Pipeline

#### Ideea de pornire

- execuţia unei instrucţiuni număr mare de paşi
- în pași diferiți se folosesc resurse diferite ale CPU
- execuţia unei instrucţiuni poate începe înainte de terminarea celei anterioare
- instrucțiunile se execută (parțial) în paralel

### O primă implementare

#### Procesorul Intel 8086

- format din două unități
  - unitatea de interfață cu magistrala (BIU)
    - comunicarea cu exteriorul
  - unitatea de execuţie (EU)
    - execuția propriu-zisă a operațiilor
- BIU și EU pot lucra în paralel

#### Principiul benzii de asamblare

- execuția unei instrucțiuni n pași
- la un moment dat n instrucțiuni în execuție
- fiecare instrucțiune în alt pas

|                  | pas 1 | pas 2 |  | pas <i>n-</i> 1 | pas n |  |  |
|------------------|-------|-------|--|-----------------|-------|--|--|
| instructiune 1   |       |       |  |                 |       |  |  |
| instructiune 2   |       |       |  |                 |       |  |  |
| :<br>:<br>:      |       |       |  |                 |       |  |  |
| instructiune 2-1 |       |       |  |                 |       |  |  |
| instructiune %   |       |       |  |                 |       |  |  |

#### Pipeline

- secvența pașilor (*stagii*) prin care trece execuția unei instrucțiuni
- trecerea între două stagii la fiecare ciclu de ceas
- cât durează până la terminarea unei instrucţiuni?
  - prima instrucțiune n cicluri de ceas
  - următoarele instrucțiuni câte 1 ciclu de ceas!

### Performanța unui pipeline

- rezultatul obținut la fiecare stagiu trebuie reținut
- regiștri de separație plasați între stagii
- frecvenţa ceasului dată de stagiul cel mai lung
- paşi mai simpli
  - număr de stagii mai mare
  - frecvenţă mai mare a ceasului

- 1. depunerea valorii PC (adresa instrucţiunii) în MAR
- 2. citirea din memorie
- 3. preluarea codului instrucțiunii în MDR
- 4. depunerea codului instrucțiunii în IR
- 5. actualizarea valorii PC

- 6. decodificarea instrucțiunii de către unitatea de control
- 7. citire operand din memorie
  - depunere adresă operand în MAR
  - comandă citire
  - preluare operand în MDR
- 7'. selecție registru care conține operandul

- 8. depunere operand în registru operand ALU
- 9. repetare paşi 7-8 pentru al doilea operand
- 10. transmiterea către ALU a codului operației dorite
- 11. preluare rezultat în registrul rezultat ALU
- 12. testare condiție salt

- 13. salt (dacă este cazul)
- 14. scriere rezultat în memorie
  - depunere rezultat în MDR
  - depunere adresă în MAR
  - comandă scriere
- 14'. scriere rezultat în registrul destinație

#### Evoluţie

- Intel Pentium III 10 stagii
- Intel Pentium IV (Willamette, Northwood) 20 stagii
- Intel Pentium IV (Prescott) 32 stagii

AMD Athlon - 17 stagii

#### Probleme

- nu toate instrucțiunile se pot executa în paralel
- dependență o instrucțiune trebuie să aștepte terminarea alteia
- conflict în accesul la aceeași resursă

## Parametri de performanță

- latența (*latency*) numărul de cicluri de ceas necesar pentru execuția unei instrucțiuni
  - dat de numărul de stagii
- rata de execuţie (*throughput*) numărul de instrucţiuni terminate pe ciclu de ceas
  - teoretic egală cu 1
  - practic mai mică (din cauza dependențelor)

# Tipuri de dependențe

structurale

• de date

• de control

### Dependențe structurale

- instrucțiuni aflate în stagii diferite au nevoie de aceeași componentă
- o singură instrucțiune poate folosi componenta la un moment dat
- celelate instrucțiuni care au nevoie de ea sunt blocate

## Dependențe structurale - exemple

#### ALU

- instrucțiuni aritmetice
- calculul adreselor operanzilor
- actualizarea valorii PC
- accesele la memorie
  - citire cod instrucţiune
  - citire operand
  - scriere rezultat

### Dependențe de date

- o instrucțiune calculează un rezultat, alta îl folosește
- a doua instrucțiune are nevoie de rezultat înainte ca prima să-l obțină
- a doua instrucțiune este blocată

## Dependențe de date - exemplu

```
mov eax, 7 sub eax, 3
```

- prima instrucțiune: scrierea în eax în ultimul stagiu
- a doua instrucțiune: utilizarea eax în primele stagii (decodificare)
  - aşteaptă până când prima instrucţiune depune rezultatul în eax

# Dependențe de control (1)

#### Actualizarea valorii PC (uzual)

- adunarea la vechea valoare a dimensiunii codului instrucțiunii anterioare
- încărcarea unei valori noi instrucțiuni de salt

## Dependențe de control (2)

#### Tipuri de instrucțiuni de salt

- necondiționat
  - se face saltul întotdeauna
- condiționat
  - se face saltul numai dacă este îndeplinită o anumită condiție
  - altfel se continuă cu instrucţiunea următoare

# Dependențe de control (3)

#### Adresa de salt - moduri de exprimare

- valoare constantă
  - absolută
  - deplasament față de adresa instrucțiunii curente
- valoarea dintr-un registru
- valoarea dintr-o locație de memorie

# Dependențe de control (4)

#### Adresa de salt - exemple:

```
jmp 1594
jmp short -23
jmp eax
jmp dword ptr [esi]
```

## Dependențe de control (5)

#### Probleme

- calculul adresei de salt în ultimele stagii de execuţie
- instrucțiunile următoare (multe!) au început deja execuția
- dacă se face salt efectele lor trebuie anulate

## Dependențe de control (6)

#### Probleme

- "golirea" pipeline-ului → pierdere de performanţă
  - operații complicate
  - durează mult până la terminarea primei instrucțiuni → scade rata de execuție
- o instrucțiune din 7 (în medie) este de salt!