



### بسمه تعالى

# درس طراحی سیستمهای نهفته مبتنی بر FPGA آزمایش ۱: طراحی و پیادهسازی یک سیستم برای انتقال و پردازش اطلاعات

پردیس دانشکدههای فنی دانشگاه تهران دانشکده مهندسی برق و کامپیوتر دکتر بیژن علیزاده

دستیاران آموزشی: n.aghapour.s@gmail.com نگار آقاپور پارسا کاویانی lkavianiparsa@gmail.com نیمسال اول ۱۴۰۰-۰۱

# مدت آزمایش: دو جلسه

# اهداف آزمایش:

- ✓ آشنایی با برد DE2
- ✓ آشنایی با درگاه سریال 232-RS
- ۷ ارسال و دریافت سختافزاری اطلاعات با PC
- ✓ ایجاد یک سیستم کامل دیجیتال با اتصال و کنترل چند ماژول مستقل
  - ✓ آشنایی با سیگنال تپ
    - ✓ آشنایی با PLL

#### مقدمه

در این آزمایش به طراحی یک سیستم کامل شامل واحد ارسال و دریافت داده، واحد پردازشی و واحد نمایش اطلاعات میپردازیم. اطلاعات از طریق PC و پورت سریال به سیستم منتقل میشود و پس از پردازش، نتیجه به PC ارسال می گردد. پردازش مورد نظر اعمال فیلتر دیجیتال بر روی نمونههای داده است.

# شرح آزمایش

شمای کلی سیستم مورد نظر در این آزمایش در شکل ۱ آمده است. در این سیستم، داده از طریق درگاه سریال وارد شده و پس از پردازش (اعمال فیلتر FIR) از طریق درگاه سریال به کامپیوتر داده می شود. یک کد متلب شامل توابع ارسال و دریافت داده به همراه دستور کار بارگذاری شده است. هدف نهایی این آزمایش خواندن یک فایل صوتی، حذف نویز از آن به کمک فیلتر FIR و در نهایت ذخیره فایل خروجی است.



شکل ۱ شمای کلی ازمایش اول

مراحل زیر را به ترتیب انجام دهید:

# ۱- ارتباط با کامپیوتر از طریق درگاه سریال

درگاه سریال یکی از ارتباطات خوب و مناسب کامپیوتر با دنیای بیرون به شمار میرود که اجازه میدهد اطلاعات به صورت دو طرفه انتقال یابد. این درگاه با استاندارد RS-232 کار می کند. اغلب کامپیوترهای شخصی یک یا دو درگاه COM برای واسط RS-232 دارند که معمولا از یک کانکتور DE9 استفاده کرده و توانایی یک انتقال تمام دوطرفه (full-duplex) را دارند. لازم به ذكر است امروزه با توجه به نیاز به سرعتهای انتقال بالاتر، درگاههای سریال RS-232 جای خود را به سایر استانداردهای ارتباط سریال و خصوصاً USB دادهاند. با این وجود نه تنها استفاده از درگاه RS-232 هنوز منسوخ نشده است، بلکه در بسیاری از مواقع به دلایل اقتصادی و فنی استفاده از این درگاه ترجیح داده میشود.

استاندارد RS-232 و به طور صحيحتر TIA/EIA-232، مشخصات الكتريكي، مكانيكي و عملكردي سيگنالهاي ارتباطی را مشخص می کند. این استاندارد اولین بار در سال ۱۹۶۲ برای استانداردسازی ارتباط میان کامپیوترها ها)، مودمها ( $DCE^2$ ها) و ایجاد امکان اتصال دستگاههای تولید شده توسط شرکتهای مختلف مخابراتی وضع شد، اما کاربردهای گسترده تری خارج از این حوزه نیز یافت. در سال ۱۹۸۳ با انتشار کامپیوترهای شخصی توسط IBM، استاندارد RS-232 در این کامپیوترها در قالب کانکتور DE9 به کار گرفته شد. شکل ۲ کانکتور DE9 و شمارهی پینهای آن را نشان میدهد.

<sup>&</sup>lt;sup>1</sup> Data Terminal Equipment

<sup>&</sup>lt;sup>2</sup> Data Communicating Equipment



شکل ۲ کانکتور DE9، پینها و سیگنالهای متناظر آن

پایههای نشان داده شده در شکل ۲ برای ارتباط با مودم استفاده میشود و در این آزمایش فقط از ۳ پایه مهم زیر استفاده می کنیم:

۱- پایه شماره ۲، RxD که همان داده سری دریافتی است.

۲- پایه شماره ۳، TxD که همان داده سری ارسالی است.

۳- پایه شماره ۵، GND که پایه زمین می باشد.

در ارتباط سریال یک بیت داده در هر لحظه ارسال می گردد، پس یک خط برای انتقال در هر جهت کافی است، اما استاندارد RS-232 پروتکل RS-232 پروتکل ارتباطی مشخصی را تعیین نمی کند. با این وجود در این استاندارد معمولا از پروتکل  $UART^3$  پروتکل استفاده می شود. در این پروتکل اطلاعات به صورت بسته های داده  $\Lambda$  بیتی انتقال داده می شود به این صورت که نیز ابتدا بیت صفرام، سپس بیت  $\Lambda$  ام و ... ارسال می گردند. توجه شود که این ارتباط به صورت آسنکرون می باشد، به این معنی که سیگنال کلاک به همراه داده ارسال نمی شود و قبل از شروع ارسال یا دریافت، فرستنده و گیرنده روی پارامترهای ارتباطی نظیر سرعت انتقال داده، فرمت داده و غیره بطور یکسان تنظیم می شوند. زمانی که انتقال داده ای روی خط ارتباطی نداریم، فرستنده روی خط مقدار  $\Lambda$  قرار می دهد. بعد از بیت فرستنده قبل از شروع ارسال هر بایت داده، یک بیت start (با مقدار  $\Lambda$ ) روی خط قرار می دهد. به شروع،  $\Lambda$  بیت داده با سرعت و فرمتی که قبلاً برای هر دو طرف تنظیم شده است، ارسال و دریافت می گردد. در انتها نیز فرستنده یک یا دو بیت stop (با مقدار  $\Lambda$ ) به معنای اتمام ارسال  $\Lambda$  بیت، روی خط قرار می دهد. به عنوان مثال شکل  $\Lambda$  ارسال  $\Lambda$  ارسال  $\Lambda$  بیت، روی خط قرار می دهد. به عنوان مثال شکل  $\Lambda$  ارسال  $\Lambda$  ارسال  $\Lambda$  بیت داده با سرعت و می دهد.

٠

<sup>&</sup>lt;sup>3</sup> Universal Asynchronous Receiver Transmitter



شکل ۳ فریم دادهی 0x1F در پروتکل UART

سرعت انتقال اطلاعات با baud rate مشخص می شود که نشان می دهد چند نمونه داده (در انتقال UART هر بیت یک نمونه محسوب می شود) در ثانیه ارسال شده است. برای مثال baud ۱۰۰۰ یعنی در ثانیه ۱۰۰۰ بیت انتقال می یابد. به عبارت دیگر انتقال هر بیت ۱ میلی ثانیه طول می کشد. کامپیوترهای شخصی معمولاً فقط سرعتهای مشخصی از انتقال داده را پشتیبانی می کنند که برابر ۱۲۰۰، ۹۶۰۰، ۹۶۰۰ و ۳۸۴۰۰ و ۱۱۵۲۰۰ است. در ۱۱۵۲۰۰ هر بیت شروع، ۸ میکرو ثانیه طول می کشد و ارسال ۱۱ بیت (شامل یک بیت شروع، ۸ بیت داده و دو بیت خاتمه) حدود ۹۵.۵ میکرو ثانیه طول خواهد کشید.

کد فرستنده UART در سایت درس بارگذاری شده است. شما در این آزمایش باید یک ماژول نوشته که بتواند از طریق درگاه RS\_232 با کامپیوتر در ارتباط باشد. برای این کار مراحل زیر را انجام دهید:

# گام ۱

ماژول BaudTickGen برای تولید نرخ N۱۵۲۰۰ اورا طراحی کنید. این ماژول با دریافت پالس ساعت ۵۰ مگاهر تز و شمارش آن به تعداد مورد نیاز، در هر ثانیه باید ۱۱۵۲۰۰ پالس تیک تولید کند. توجه نمایید خروجی ماژول، پالس ساعت نیست، بلکه در هر ثانیه از میان ۵۰ میلیون پالس ساعت در ۱۱۵۲۰۰ پالس مقدار خروجی این ماژول یک و در بقیه پالسها صفر است. جهت آشنایی با interface این ماژول، فایل مربوط به این ماژول بر روی سایت درس، بارگذاری شده است که در صورت نیاز، می توانید سیگنالهای ورودی و خروجی آن را تغییر دهید.

### گام ۲

ماژول async\_transmitter، مطابق با شکل \$ داده ی \$ بیتی ورودی را با فعال شدن سیگنال \$ rxD\_start به مورت سریال از طریق خط \$ TxD ارسال می کند. پارامترهای \$ UART به صورت \$ بیت داده، \$ بیت خاتمه و بدون بیت parity انتخاب شده است (این تنظیمات معمولاً به صورت \$ 8n1 نمایش داده می شود. بیت parity یک بیت است که می تواند جهت بررسی صحت دریافت داده در سمت گیرنده استفاده شود). فرستنده در حالتی که در حال ارسال داده است از \$ TxD\_start صرف نظر می کند، اما خروجی \$ busy را در این مدت \$ نگه می دارد.

صحت عملکرد ماژول Tx را با شبیه سازی تحقیق کنید. پس از مشخص کردن تخصیص پینها<sup>۴</sup>، با استفاده از نرمافزارهای ارتباط سریال مانند RealTerm ،TeraTerm یا سایر نرمافزاری های مربوطه، عملکرد صحیح ماژول TX را بر روی برد DE2 تحقیق کنید.

.

<sup>&</sup>lt;sup>4</sup> Pin Assignment



#### گام ۳

دیاگرام کلی ماژول گیرنده در شکل ۵ آمده است. در این ماژول داده از طریق خط RxD دریافت شده و به صورت بایت تبدیل میشود و روی باس RxD\_data قرار می گیرد. هنگام آماده شدن داده، data\_ready به مدت یک سیکل کلاک یک می شود.



مسئلهای که می تواند مشکل ساز شود، دریافت آسنکرون داده ها است. گیرنده ی UART به منظور سنکرون شدن با داده ورودی آن را با نرخی بالاتر از نرخ انتقال داده نمونهبرداری می کند (مثلاً چهار برابر نرخ baud) و پس از ان با نرخ baud از سیگنال ورودی نمونهبرداری می کند. ماژول می معروب وظیفه دریافت UART را بر عهده دارد. کلاک ورودی این ماژول دارای فرکانس \* برابر فرستنده است. به عبارت دیگر پارامتر oversampling و oversampling با پارامتر \* می باشد. این پالس را با ماژول ماژول های می گردد. جهت آشنایی با interface این است که در صورت نیاز، می توانید ماژول، فایل مربوط به این ماژول بر روی سایت درس، بارگذاری شده است که در صورت نیاز، می توانید سیگنالهای ورودی و خروجی آن را تغییر دهید.

صحت عملکرد ماژول Rx را با شبیهسازی تحقیق کنید. همچنین می توانید با استفاده از دو ماژول Tx و یک ماژول Rx، صحت عملکرد این ماژول را بر روی بورد بررسی کنید. توجه داشته باشید که باید از صحت عملکرد ماژول Tx در گام T مطمئن شده باشید. برای بررسی صحت ماژول Rx، از یک شمارنده Tx بستفاده کنید و عدد مربوط به این شمارنده را به ورودی Tx اول متصل کنید. سپس خروجی سریال Tx به ورودی سریال Tx متصل شده و عدد شمارنده، توسط Tx دریافت می شود. برای بررسی صحت عدد دریافتی، این عدد به ماژول Tx دوم داده شده و خروجی سریال این ماژول، به پورت سریال DE2 متصل می گردد تا خروجی از طریق نرمافزارهای ارتباط سریال، قابل مشاهده باشد.

### ۲- راهاندازی فیلتر FIR با استفاده از ضرایب ذخیره شده در حافظه (امتیازی)

در این بخش فیلتر FIR طراحی شده در تکلیف کامپیوتری ۱ را با پارامترهای عرض بیت ۱۶ و طول فیلتر FIR استفاده می کنیم. برای ذخیره سازی ضرایب می توانید آن ها به صورت مستقیم در داخل ماژول FIR تعریف کنید. این بدین معنا است که به تعداد ضرایب، رجیستر در نظر می گیرید. توجه کنید که در این روش، صرفا لازم است به تعداد ضرایب مورد نظر و با عرض مشخص، داخل ماژول FIR رجیستر FIR مقدار دهی اولیه کنید. روش دیگر که نمره امتیازی دارد استفاده از بلوکهای حافظه اختصاصی می باشد. برای پیاده سازی حافظه در یک FIR هم می توان از FIR استفاده در پیاده سازی لاجیک (روش اول) و هم از بلوکهای حافظه در یک FIR هم می توان از FIR استفاده کرد. در FIR استفاده در این حافظه های اختصاصی از نوع بلوکهای حافظه تخصیص داده شده در FIR استفاده کرد. در این حافظه ها امکان پیکربندی با بلوکهای مختلف (به صورت تعداد کلمات و عرض هر کلمه) وجود دارد که اصطلاحا به آن FIR گفته می شود. برای این کار گامهای زیر را به ترتیب انجام دهید.

#### گام ۱

در گام اول یک حافظهی ROM برای ذخیرهسازی ضرایب ایجاد میکنیم و آن را تست میکنیم. بدین منظور مراحل زیر را انجام دهید:

۱) در قسمت Tools > MegaWizard Plug-In Manager ایجاد یک Memory جدید را انتخاب کنید. در صفحه ی دوم در قسمت Select a megafunction from the list below از گروه ROM: 1-PORT حافظه کید در صفحه کنید (شکل ۶). مطمئن شوید فایل خروجی با فرمت Verilog انتخاب شده است.



شكل ۶ انتخاب ROM: 1-PORT

-

<sup>&</sup>lt;sup>5</sup> Look-Up Table

۲) در صفحه بعد ساختار حافظه را به صورت ۶۴ کلمه ۱۶ بیتی انتخاب کنید. نوع حافظه را نیز M4K قرار دهید (شکل ۷).



شکل ۷ انتخاب اندازهی حافظهی ضرایب

- ۳) در صفحه ی چهارم q' output port را از حالت انتخاب خارج سازید تا رجیستر خروجی حذف گردد. استفاده از رجیستر در ورودی بلوک M4K به دلیل سنکرون بودن این بلوکها اجباری است (شکل ۸).
- ۴) ضرایب فیلتر FIR در قالب یک فایل MIF<sup>6</sup>. (و فایل مشابهی با فرمت hex.) به همراه دستور کار در سایت قرار گرفته است. در صفحه یبعد این فایل را انتخاب کنید.
  - ۵) برای بقیه تنظیمات از مقادیر پیشفرض استفاده کنید.
- ۶) به منظور تست فایل ایجاد شده، آن را در یک ماژول نمونه گیری کنید. درگاه address را به سوئیچها و پورت q (خروجی) را به LEDها متصل کنید. پس از پروگرام کردن FPGA فایل MIF (یا فایل معادل hex) را باز کرده و از تطبیق مقادیر بر این فایل اطمینان حاصل کنید.

<sup>&</sup>lt;sup>6</sup> Memory Initialization File



شکل ۸ پیکربندی ورودی/خروجی بلوک حافظه

### گام ۲

با اعمال تغییراتی در کد تکلیف کامپیوتری ۱ خود، حافظه تولیدی را با حافظه موجود در کد تکلیف کامپیوتری ۱ جایگزین کنید. با استفاده از تستبنچ مورد استفاده در تکلیف کامپیوتری ۱ از صحت عملکرد فیلتر مطمئن شوید.

نکته مهم: حافظه تولید شده داده را یک کلاک بعد از درخواست آن به شما تحویل میدهد. در صورت نیاز، حتماً طرح فیلتر خود را متناسب با این موضوع تغییر دهید.

# ۳- راهاندازی و تست سیستم کلی

در این بخش سیستم کلی پیادهسازی و تست خواهد شد. در حال حاضر تمامی اجزای شکل ۱ را به غیر از واحد Controller در اختیار داریم. مراحل زیر را انجام دهید تا واحد کنترلر نیز آماده گردد:

### گام ۱

واحد کنترلر را با یک ماشین حالت پیادهسازی کنید به طوری که فرآیند زیر را کنترل کند:

۱) در حالت بیکاری، کنترلر منتظر میماند تا دادهای از ورودی دریافت شود. هر وقت واحد گیرنده (Rx) سیگنال FIR انتقال داده و سیگنال کنترلی سیگنال کنترلی

input\_valid را به مدت یک سیکل فعال کند. چون محاسبات به صورت ۱۶ بیتی انجام می شود، باید ساختاری پیاده کنید که گیرنده پس از دو بار دریافت داده  $\Lambda$  بیتی، ورودی فیلتر را فعال کند. ابتدا بسته داده  $\Lambda$  بیتی با ارزش مکانی بالا و سپس بسته داده  $\Lambda$  بیتی با ارزش مکانی پایین ارسال می گردد.

- ۲) سپس کنترلر منتظر میماند تا محاسبات فیلتر FIR تمام شده و output\_valid فعال گردد. کنترلر باید داده خروجی ۱۶ بیتی را در قالب دو داده  $\Lambda$  بیتی بفرستد و برای این کار باید از طریق سیگنالهای کنترلی busy و txD\_start و busy با واحد فرستنده (Tx) در ارتباط باشد. در این مرحله نیز ابتدا بسته داده  $\Lambda$  بیتی با ارزش مکانی بالا و سپس بسته داده  $\Lambda$  بیتی با ارزش مکانی بایین ارسال می گردد.
- ۳) پس از اتمام ارسال دو داده ۸ بیتی کنترلر به حالت اولیه باز می گردد و منتظر دریافت ورودی بعدی می شود.

### گام ۲

حال تمامی اجزای سیستم آماده است. در ابتدا برای یک داده از صحت کار مدار مطمئن شوید. این بدان معنی است که دوتا داده ۸ بیتی به وسیله نرمافزار (نرمافزار استفاده شده برای UART) فرستاده میشود و سپس باید جواب درست به نرم افزار برگردد. پس از آن کد متلبی که در اختیارتان قرار گرفته است را به دقت مطالعه کنید و عملکرد آن باید در گزارش شرح داده شود. سپس با استفاده از کد مطلب درستی سیستم کد را تحقیق کنید. باید خروجی فیلتر کاملا بدون نویز باشد.

برای تست سیستم می توانید از signal tap استفاده کنید. زمانی که سیستم دچار مشکل است و خروجی درستی ندارد، یکی از راههای رفع مشکل، استفاده از برنامهای است که بتوان به وسیله آن، سیگنالهای داخل استفاده مشاهده کرد. به طور کلی برای مشاهده مقدار سیگنالهای داخلی، از نرم افزار های متفاوتی (analyzer) استفاده می شود. نرمافزار مورد استفاده در Quartus II ، نرمافزار مورد است که یک سیگنال توسط کاربر به عنوان مبنا معرفی می شود و با توجه به این سیگنال، از وضعیت سایر سیگنالهای مشخص شده نمونه برداری می شود. این کار برای پیدا کردن محل خطا بسیار مناسب است. نحوه کار با signal در سایت درس بارگذاری شده است. در صورت نیاز به اطلاعات بیشتر می توانید از منابع موجود در سایت شرکت اینتل استفاده کنید.

# ۴ – نکات پیشرفته تر اما اساسی

### گام ۱

برای آنکه ابزار سنتز بتواند زمان بندی مسیرهای ترکیبی بین فلیپفلاپهای مدار را به درستی در هنگام سنتز و جایابی مدار انجام دهد، نیاز به دانستن فرکانس کلاک دارد. کلاک ورودی به مدار شما فرکانس ۵۰ مگاهرتز دارد. (یک constraint file با پسوند sdc اضافه کنید که در آن ذکر کنید که فرکانس کلاک ورودی ۵۰ مگاهرتز می باشد.) برای این کار می توانید از رابط گرافیکی Quartus کمک بگیرید. بدین منظور از منوی Assignments گزینه ... Clock می توانید محدودیت مد کنید. در بخش Clock می توانید محدودیت مد نظر خود را اعمال کنید. محدودیت اعمال شده را در فایل sdc تولید شده مشاهده و گزارش نمایید و آن را توضیح دهید .چه محدودیتهای زمانی دیگری را می توان توسط این Wizard مشخص کرد؟

#### گام ۲

علاوه بر بلوکهای ضرب کننده و حافظه، FPGA ها جهت تسریع الگوریتمها ساختارهای دیگری نیز به کار میبرند از جمله این ساختارها PLL ها (Phased Locked Loop) هستند. به کمک این ساختارها می توان با داشتن یک کلاک با فرکانس مشخص، کلاکی با فرکانس دیگر تولید کرد. یک PLL به مدار خود اضافه کنید و از کلاک ۵۰ مگا هر تز ورودی به FPGA کلاک مورد نظر خود را تولید کنید. مشابه حافظه ها از مسیر Tools و زیرمنوی MegaWizard Plug-In Manager می توانید کلاک مورد را به صورت یک ماژول اضافه کنید. مدار خود را به کلاک جدید تولید شده متصل کنید. تلاش کنید بیشترین فرکانس ممکن را از مدار به دست آورید. (با روشهایی که در تمرین کامپیوتری اول گفته شد.)

فراموش نکنید که ماژولهای فرستنده و گیرنده UART به فرکانس کلاک ورودی حساس هستند. دقت نمایید که شمارندههای این ماژول را با تغییر پارامتر ماژولهای Buad\_Rate\_Generator به درستی تغییر دهید. همچنین جهت اطمینان از قفل شدن حلقه PLL سیگنال lock خروجی آن را به یک LED متصل نمایید. بررسی کنید که آیا میازی به اضافه کردن فرکانس جدید مدار (فرکانس خروجی) PLL به constraint فایل می باشد یا خیر ؟ (چرا؟)

# گام ۳

Routing کلاک معمولاً با بقیه سیگنال ها متفاوت است (چرا؟). بنابراین باید به ابزار سنتز گفته شود که کدام سیگنال کلاک می باشد که آن را بر روی مسیرهای از پیش مشخص کلاک در FPGA سنتز نماید.

این کار در Quartus II به صورت خودکار انجام میشود (این ابزار سنتز چگونه کلاک را شناسایی میکند و این کار را انجام میدهد؟ اگر کلاک های شناسایی شده در مدار بیشتر از مسیرهای از پیش مشخص شده در FPGA باشد با چه منطقی مناسبترین سیگنالها را برای انتقال روی شبکههای کلاک شناسایی میکند؟)

حال شما باید این کار را دستی انجام دهید. برای این کار باید خودکار Quartus II را خاموش کنید. (چگونه؟) سپس کلاک مورد نظر (کلاک خروجی PLL) را به عنوان کلاک معرفی کنید. (آیا کلاک ورودی ۵۰ مگاهرتز باید روی مسیر مشخص کلاک Route شود؟ چرا؟). جهت راهنمایی به مرجع [1] و [2] مراجعه کنید. در بعضی از FPGA ها با توجه به محدودیتهای موجود در طراحی باید این کار را انجام داد. مثلاً اگر شما کلاک خود را به PLL متصل کنید شاید نیاز باشد که این کار را بکنید. چرا این کار لازم است؟

### خواستهها:

- توضیحات مربوط به عملکرد هر یک از ماژولها گزارش شود.
- کد پیادهسازی سختافزاری ماژول تولیدکننده baud را ارسال نمایید.
  - کد پیادهسازی سختافزاری ماژول گیرنده را ارسال نمایید.
  - کد پیادهسازی سختافزاری سیستم کلی را ارسال نمایید.
  - پاسخ مربوط به سوالات داخل متن در گزارش آورده شود.

#### نكات مهم:

- ۱) رعایت استایل کدنویسی ارائه شده در کلاس ضروری است.
- ۲) نیازی به گزارش تمامی مراحل انجام آزمایش نیست اما اهداف، کلیات، مقدار پارامترهای مختلف، شرایط درستی سنجی، نتیجهی درستی سنجی و سایر نکات مهم را حتماً در گزارش خود قید نمایید.
- ۳) پیروی از قالب خاصی در گزارش مد نظر نیست، اما ترجیحاً میتوانید از قالب ارائه شده برای تکالیف کامپیوتری استفاده نمایید.
  - پیر رک ۳) آپلود فایلهای شبیهسازی به همراه فایل گزارش ضروری است.

### مراجع

- [1] "How can I assign a PLL output clock to a Global Clock Network?" Online: <a href="https://www.altera.com/support/support-resources/knowledge-base/solutions/rd03182011">https://www.altera.com/support/support-resources/knowledge-base/solutions/rd03182011</a> 985.html
- [2] "How do I assign a clock in my design to use specific global, regional, dual-regional, or periphery clock networks?" Online: <a href="https://www.altera.com/support/support-resources/knowledge-base/solutions/rd09282011">https://www.altera.com/support/support-resources/knowledge-base/solutions/rd09282011</a> 171.html

موفق باشید ۱۴۰۰/۰۷/۳۰