

# به نام خدا گزارش کار آزمایشگاه معماری



810100589

810199461

هستی کریمی

على عطاءاللهي

دانشکده مهندسی برق و

كامييوتر

# يردازنده ARM

در این درس می خواهیم با پیاده سازی پردازنده ARM، با ساز و کار پردازنده ها بیشتر آشنا شویم. برای این کار، ابتدا کل پروژه به چند بخش تقسیم شده که در نهایت محصول نهایی را می سازند. می دانیم که این پردازنده از 5 بخش تشکیل شده که به ترتیب: Instruction Fetch, Decode, Execution, Memory, Write Back هستند. که پس از هریک از این بخش ها یک رجیستر متنظر با آن ها قرار دارد تا اطلاعات هر استیج را در کلاک بعدی به استیج بعد منتقل کنند. در 5 قسمت اول گزارش نحوه پیاده سازی هر یک از این بخش ها توضیح داده شده و در نهایت تغییراتی که برای بهبود عملکرد پردازنده اعمال می شود مثل افزودن Forwarding و Cache و جزئیات آن ها شرح داده میشود. شکل کلی ساختار پردازنده صورت زیر است:



#### قسمت اول Instruction Fetch Stage:

افزودن Program Counter برای خواندن دستور بعد و همچنین خواندن دستور مورد نظر از بخش حافظه دستورات، از وظایف این قسمت هستند. برای این کار نیاز به یک جمع کننده داریم که هر بار PC مرحله قبل را 4 دستورات، از وظایف این قسمت هستند. برای این کار نیاز به یک جمع کننده داریم که هر بار PC مرحله قبل را واحد افزایش دهد. بدلیل وجود دستورات پرشی، لزوما پس از اجرا شدن دستور فعلی نباید خط بعد آن اجرا شود و در صورتی که دستور شرطی باشد و شرط پرش آن برقرار باشد، خطی که باید PC به آن اشاره کند در قسمت های جلوتر تولید شده(Branch\_Address) و به این قسمت باز می گردد تا مقدار PC به درستی ست شود. پس از خوانده شدن دستور مورد نظر از Instruction Memory، اطلاعات وارد PReg میشوند تا در کلاک بعدی به استیج Decode برای ادامه روند اجرا منتقل شوند. چون معماری بصورت پایپ لاین هست، ما در مراحل بعد متوجه برقرار بودن یا نبودن شرط پرش میشویم و در این صورت باید دستوراتی که به اشتباه وارد پایپ لاین شده اند را پاک کنیم و بدین منظور یک سیگنال کنترلی flush(در کد زیر به اسم Branch\_taken) قرار میدهیم که محتوای رجیستر را در صورت نیاز پاک کند تا به جلو هدایت نشوند، همچنین جلوتر خواهیم دید که به دلیل امکان وابستگی دستورات متوالی ممکن است hazard رخ دهد که در این صورت باید متوقف شویم تا داده ها کامل شوند و سپس پایپ لاین به کار خود ادامه دهد که برای این منظور نیز سیگنالی از واحد hazard رک ها رسال میشود. آن ها ارسال میشود. توضیحات فوق را بدین شکل پیاده سازی نمودیم:

```
odule IF_Stage (input clk, rst, freeze, Branch_taken,
               input [31:0] Branch_Address,
              output [31:0] PC_ID_Stage_Reg, Ins);
wire [31:0] PC_reg_in;
reg [31:0] PC_reg_out;
Mux mux (
      PC_ID_Stage_Reg,
      Branch_Address,
      Branch_taken,
      PC_reg_in);
Adder pcAdder (
        PC_reg_out,
        PC_ID_Stage_Reg);
Instruction_Memory instruction_mem (
          PC_reg_out,
          Ins);
always @(posedge clk, posedge rst)
begin
  if (rst)
    PC_reg_out <= 0;</pre>
  else if (~freeze)
    PC_reg_out <= PC_reg_in;</pre>
idmodule
```

ماژول های استفاده شده بصورت زیر هستند:

```
module Mux (
    input [31:0] a, b,
    input sel,
    output [31:0] c
);

assign c = (sel ? b : a);
endmodule
```

```
module Adder (
    input [31:0] a, b,
    output [31:0] res
);

assign res = a + b;
endmodule
```

و واحد Instruction\_Memory که حاوی دستورات قابل خواندن و اجرا برای پردازنده ARM است:

```
input [31:0] in,
output [31:0] out
reg [31:0] mem[0:46];
assign out = mem[in>>2];
```

رجیستر پس از این مرحله نیز بصورت زیر می باشد:

```
module IF_stage_Reg (
    input clk, rst, freeze, flush,
    input [31:0] PC_IF_stage_Reg, Instruction_in,
    output reg [31:0] PC_out, Ins
);

always @(posedge clk, posedge rst)
begin
    if (rst)
begin
    PC_out <= 0;
    Ins <= 0;
end
    else if (flush)
begin
    PC_out <= 0;
    Ins <= 0;
end
    else if (*freeze)
begin
    PC_out <= PC_IF_stage_Reg;
    Ins <= Instruction_in;
end
end</pre>
```

### قسمت دوم Decode Stage:

در این بخش محتوای 32 بیتی خروجی استیج قبل را به قسمت های کوچکتر تبدیل کرده و آن ها را در این مرحله تفسیر میکنیم، در این قسمت سه ماژول اصلی داریم: ADD, SUB, AND, MOVE یا از دیگر دستورات در قسمت Control Unit مشخص میشود که دستور چیست، ADD, SUB, AND, MOVE یا از دیگر دستورات تعریف شده برای این پردازنده و بر اساس آن تمام سیگنال های کنترلی ست میشوند، مانند خواندن یا نوشتن در حافظه، WB\_EN و غیره، سپس اگر شرط واحد Condition Check برقرار بود و hazard رخ نداده بود، این مقدار ها وارد رجیستر استیج دیکود میشوند و در غیر این صورت همه آن ها غیرفعال و اساین به صفر می شوند. وظیفه Register File نیز خواندن محتوای یک رجیستر یا نوشتن در آن است. پیاده سازی توضیحات فوق به شکل زیر است:

```
module ID_Stage (
    input clk, rst,
    input hazard, WB_WB_EN,
    input [3:0] Dest_wb, SR,
    input [31:0] Ins, dest_wb,
   output writeBackEn, MEM_R_en, MEM_W_en, b, S, Two_src, imm, use_src1,
   output [3:0] EXE_CMD, Dest, src1, src2,
   output [11:0] Shift_operand,
   output [23:0] Signed_imm_24,
   output [31:0] Val_Rn, Val_Rm
 wire stop, WB_EN_CU, MEM_R_EN_CU, MEM_W_EN_CU, B_CU, S_CU;
 wire [3:0] EXE_CMD_CU;
 wire [3:0] cond = Ins[31:28];
 wire [1:0] mode = Ins[27:26];
 wire I = Ins[25];
 wire [3:0] opcode = Ins[24:21];
 wire S_in = Ins[20];
 wire [3:0] Rn = Ins[19:16];
wire [3:0] Rd = Ins[15:12];
wire [3:0] Rm = MEM_W_EN_CU ? Rd : Ins[3:0];
 assign Shift_operand = Ins[11:0];
 assign Signed_imm_24 = Ins[23:0];
 ConditionCheck CC (
                    .cond(cond),
                    .SR(SR),
                    .condition_check_result(Is_Valid)
```

```
Register_File RF
                 .src_2(Rm),
                 .WB_WB_EN(WB_WB_EN),
                 .Dest_wb(Dest_wb),
                 .dest wb(dest wb),
                 .Val_Rn(Val_Rn),
                 .Val_Rm(Val_Rm)
ControlUnit CU (
               .opcode(opcode),
                .mode(mode),
                .S_IN(S_in),
                .EXE CMD(EXE CMD CU),
                .writeBackEn(WB_EN_CU),
                .MEM_R_en(MEM_R_EN_CU),
                .MEM_W_en(MEM_W_EN_CU),
                .b(B_CU),
                .S(S_CU)
assign imm = I;
assign Dest = Rd;
assign stop = hazard || !Is_Valid;
assign {EXE_CMD, writeBackEn, MEM_R_en, MEM_W_en, b, S} = stop ? 9'b0 : {EXE_CMD_CU, WB_EN_CU, MEM_R_EN_CU, MEM_W_EN_CU, B_CU, S_CU};
assign Two_src = MEM_W_EN_CU || (!I && mode == 2'b00);
assign use_src1 = opcode != 4'b1101 && opcode != 4'b1111 && mode != 2'b10;
assign src1 = Rn;
assign src2 = Rm;
```

#### ماژول Control Unit:

در این ماژول سیگنال های کنترلی با کمک واحد Status Register تولید میشوند، در حالتی که mode برابر 00 است یعنی دستور جزو دستورات محاسباتی ست که بجز دستور compare و test در بقیه دستورات باید مقداری که در مرحله بعد تولید میشود را در رجیستر های رجیستر فایل بنویسیم که در این حالت باید writeBackEn یک شود تا در مرحله اخر این مقدار وارد رجیستر فایل شود نه محتوای مموری، EXE\_CMD نیز عملیاتیست که ALU مباید روی ورودی های خود انجام دهد مانند جمع و تفریق و اند منطقی و ... . حال اگر mode برابر 10 باشد، دستور کار با حافظه است و بنابراین دستور های MEM\_READ و MEM\_WRITE بر اساس خروجی Status کروجی الادیت Register ست میشوند و در اگر mode برابر 10 بود یعنی دستور پرشیست و سیگنال و یک میشود. برای اپدیت Status Register نیز در همین قسمت سیگنال مربوطه اساین میشود.

```
odule ControlUnit (
  input [3:0] opcode,
input [1:0] mode,
input S_IN,
output reg [3:0] EXE_CMD,
output reg WriteBackEn, MEM_R_en, MEM_W_en, b, S
define MOV 4'b1101
define MVN 4'b1111
define ADD 4'b0100
define ADC 4'b0101
define SBC 4'b0110
define AND 4'b0000
define ORR 4'b1100
define EOR 4'b0001
define CMP 4'b1010
define TST 4'b1000
define LDR 4'b0100
define STR 4'b0100
 always @(mode, opcode, S_IN)
   {EXE_CMD, writeBackEn, MEM_R_en, MEM_W_en, b, S} = 9'b0;
     begin
        S = S_IN;
        case(opcode)
            EXE CMD = 4'b0001;
            writeBackEn = 1'b1;
           MVN:
            EXE CMD = 4'b1001;
            writeBackEn = 1'b1;
            EXE CMD = 4'b0010;
             writeBackEn = 1'b1;
```

```
ADC:
begin
EXE_CMD = 4'b0011;
  writeBackEn = 1'b1;
SUB:
 EXE_CMD = 4'b0100;
 writeBackEn = 1'b1:
SBC:
 EXE\_CMD = 4'b0101;
 writeBackEn = 1'b1;
AND:
begin
 EXE CMD = 4'b0110;
 writeBackEn = 1'b1;
ORR:
 EXE\_CMD = 4'b0111;
 writeBackEn = 1'b1;
 EXE_{CMD} = 4'b1000;
 writeBackEn = 1'b1;
 EXE\_CMD = 4'b0100;
begin
 EXE\_CMD = 4'b0110;
```

```
default:
    EXE_CMD = 4'b0000;
    endcase
    end

2'b01:
    begin
    EXE_CMD = 4'b0010;
    MEM_R_en = S_IN;
    MEM_W_en = !S_IN;
    writeBackEn = S_IN;
    end

2'b10:
    begin
    b = 1'b1;
    end

default:;
endcase
end
endmodule
```

# ماژول Condition Check:

# بر اساس جدول 3 برقرار بودن یا نبود شرط چک میشود:

| _                 |                       |                                   |                                                |
|-------------------|-----------------------|-----------------------------------|------------------------------------------------|
| Opcode<br>[31:28] | Mnemonic<br>extension | Meaning                           | Condition flag state                           |
| 0000              | EQ                    | Equal                             | Z set                                          |
| 0001              | NE                    | Not equal                         | Z clear                                        |
| 0010              | CS/HS                 | Carry set/unsigned higher or same | C set                                          |
| 0011              | CC/LO                 | Carry clear/unsigned lower        | C clear                                        |
| 0100              | MI                    | Minus/negative                    | N set                                          |
| 0101              | PL                    | Plus/positive or zero             | N clear                                        |
| 0110              | VS                    | Overflow                          | V set                                          |
| 0111              | VC                    | No overflow                       | V clear                                        |
| 1000              | НІ                    | Unsigned higher                   | C set and Z clear                              |
| 1001              | LS                    | Unsigned lower or same            | C clear or Z set                               |
| 1010              | GE                    | Signed greater than or equal      | N set and V set, or                            |
|                   |                       |                                   | N clear and $V$ clear $(N == V)$               |
| 1011              | LT                    | Signed less than                  | N set and V clear, or                          |
|                   |                       |                                   | N clear and V set $(N != V)$                   |
| 1100              | GT                    | Signed greater than               | Z clear, and either N set and V set, or        |
|                   |                       |                                   | N clear and V clear ( $Z == 0, N == V$ )       |
| 1101              | LE                    | Signed less than or equal         | Z set, or N set and V clear, or                |
|                   |                       |                                   | N clear and V set $(Z == 1 \text{ or } N != V$ |
| 1110              | AL                    | Always (unconditional)            | *                                              |
| 1111              | <u>-</u>              | See Condition code 0b1111         |                                                |

جدول 3- كد شرط دستورات

```
odule ConditionCheck (
 input [3:0] cond,
  input [3:0] SR,
 output reg condition_check_result[];
always @ (cond, SR)
case (cond)
 4'b0000:
   condition_check_result = SR[2];
 4'b0001:
   condition_check_result = !SR[2];
 4'b0010:
   condition_check_result = SR[1];
   condition_check_result = !SR[1];
 4'b0100:
   condition_check_result = SR[3];
  4'b0101:
   condition_check_result = !SR[3];
  4'b0110:
   condition_check_result = SR[0];
 4'b0111:
   condition check result = !SR[0];
```

```
4'b1000:
   condition_check_result = SR[1] && !SR[2];
 4'b1001:
   condition_check_result = !SR[1] || SR[2];
 4'b1010:
   condition_check_result = SR[3] == SR[0];
 4'b1011:
   condition_check_result = SR[3] != SR[0];
 4'b1100:
   condition_check_result = !SR[2] && (SR[3] == SR[0]);
 4'b1101:
   condition_check_result = SR[2] && (SR[3] != SR[0]);
 4'b1110:
   condition_check_result = 1'b1;
 4'b1111:
   condition_check_result = 1'b0;
endcase
```

### ماژول Register File:

رجیستر فایل همانطور که از اسمش پیداست حاوی رجیستر ها است و با لبه بالارونده کلاک میتواند محتوای دو رجیستر را بخواند و با لبه یایین رونده در یک رجیستر بنویسد:

```
odule Register_File (
    input clk, rst,
   input [3:0] Dest_wb, src_1, src_2,
input [31:0] dest_wb,
   input WB_WB_EN,
   output [31:0] Val_Rn, Val_Rm
 reg [31:0] RegFile [0:14];
 integer i;
 initial
 begin
      RegFile[i] = i;
 assign Val_Rn = RegFile[src_1];
assign Val_Rm = RegFile[src_2];
 always @(negedge clk, posedge rst)
 begin
   if (rst)
       RegFile[i] <= i;</pre>
   else if (WB_WB_EN)
      RegFile[Dest_wb] <= dest_wb;</pre>
endmodule
```

در این قسمت ماژول Status Register نیز توضیح داده میشود تا استفاده های آن در قسمت بالا شفاف شود: مقدار سیگنال S در Control Unit ست شده است و مقدار status\_in از خروجی ALU در مرحله بعد گرفته میشود که مقادیر N ,Z, C, V را پس از انجام عملیات محاسباتی و بر اساس نتیجه آن ست میشوند. که N نشانگر منفی بودن، Z نشانگر صفر بودن، C رقم نقلی و V اورفلو میباشد. همانطور که مشاهده میشود با لبه پایین رونده کلاک در Status\_Register دیتا نوشته میشود.

```
module Status_Register (
    input clk, rst,
    input [3:0] status_in,
    input 5,
    output reg [3:0] status_out
);

always @(negedge clk, posedge rst)
begin
    if (rst)
        status_out <= 0;
    else if (S)
        status_out <= status_in;
end</pre>
```

رجیستر پس از این استیج نیز بصورت زیر میباشد که در صورت ریست شدن یا فلاش مقادیر را صفر میکند، در صورت فریز شدن همان مقدار قبلی را حفظ میکند و در غیر این صورت مقادیر جدید را به خروجی خود میفرستد.

```
imput LB Stage_Reg {
    input LB, rest, freeze, flush,
    input RB_em_in, RRR_em_in, RBR_em_in, input [118] shift_sperand_IN,
    input [118] shift_sperand_IN,
    input [118] signed_imm_2LIN,
    input [318] St_cm_in_az_IN,
    input [318] St
```

### قسمت سوم EXE Stage:

در این مرحله عملیات های محاسباتی لازم انجام میشود و شامل سه ماژول میشود که ALU وظیفه انجام دستور را به عهده دارد، num2\_generator که دومین مقداری که ALU برای انجام عملیات مورد نظر با مقدار اول لازم دارد را تولید میکند و در نهایت یک Adder تا ادرس برنچ را مشخص کند.

```
module EXE_Stage
   input clk, rst,
   input[3:0] EXE_CMD,
   input MEM_R_en, MEM_W_en,
input[31:0] PC_ID_Stage_Reg,
   input[31:0] Val_Rm_in, Val_Rn, ALU_res_f, WB_val_f,
   input imm,
   input[11:0] Shift_operand,
input[23:0] Signed_imm_24,
   input[3:0] status_IN,
   input [1:0] sel_src1, sel_src2,
   output[31:0] address, Branch_Address, Val_Rm_out,
   output[3:0] status
 wire [31:0] ALU_src_1, Val2_src;
 wire[31:0] Signed_imm_32 = { {6{Signed_imm_24[23]}}, Signed_imm_24, 2'b00};
 wire mem = MEM_R_en || MEM_W_en;
 wire[31:0] Val2;
 assign ALU_src_1 = (sel_src1 == 2'b00) ? Val_Rn :
        (sel_src1 == 2'b01) ? ALU_res_f:
        (sel_src1 == 2'b10) ? WB_val_f:
        Val_Rn;
 Val_Rm_in;
 assign Val_Rm_out = Val2_src;
 num2 num2 (
                    .Shift_operand(Shift_operand),
                    .RM_value(Val2_src),
                    .imm(imm),
                    .mem(mem),
                    .Va12(Va12)
```

#### ماژول ALU:

بر اساس EXE\_CMD و بیت C از Status Register که همان (carry\_in) میباشد، عملیات مربوطه را روی دو ورودی خود انجام میدهد و سپس مقادیر N ,Z, C, V را مشخص میکند.

```
input[31:0] input1, input2,
 input carry_in,
 input[3:0] command,
 output reg[31:0] out,
 output reg carry_out, V,
 output N, Z
 always @ (input1, input2, carry_in, command) begin
      carry_out = 1'b0;
      case (command)
          4'b0001: out = input2;
           4'b1001: out = ~input2;
          4'b0010: {carry_out, out} = input1 + input2;
          4'b0011: {carry_out, out} = input1 + input2 + carry_in;
          4'b0100: {carry_out, out} = input1 - input2;
          4'b0101: {carry_out, out} = input1 - input2 - 1 + carry_in;
           4'b0110: out = input1 & input2;
          4'b0111: out = input1 | input2;
           4'b1000: out = input1 ^ input2;
           default: {carry_out, out} = 33'b0;
 end
 assign N = out[31];
 assign Z = (out == 32'b0);
 always @(command, input1, input2, N) begin
      case (command)
          4'b0010: V = (input1[31] & input2[31] & (~N)) || ( (~input1[31]) & (~input2[31]) & N);
4'b0011: V = (input1[31] & input2[31] & (~N)) || ( (~input1[31]) & (~input2[31]) & N);
4'b0100: V = (input1[31] & (~input2[31]) & (~N)) || ( (~input1[31]) & input2[31] & N);
           4'b0101: V = (input1[31] & (~input2[31]) & (~N)) || ( (~input1[31]) & input2[31] & N);
          default: V = 1'b0:
dmodule
```

#### ماژول num2\_generator:

این ماژول ورودی دوم ALU را تولید میکند. این ورودی در دستورات LDR و STR برابر 12 بیت offset خواهد بود که با نام operand\_shift وارد EXE شده است که تشخیص این حالات بر اساس سیگنال mem که نشان دهنده کار با مموری است انجام میشود(MEM\_R\_en || MEM\_W\_en). حال اگر دستور لود و یا استور نباشد بر اساس بیت immediate انتخاب میشود که آیا مقدار immediate و یا مقدار RM توسط این ماژول انتخاب شود و به عنوان ورودی دوم به ماژول ALU فرستاده شود. برای اینکه مقدار Immediate بیشتری را بتوانیم ساپورت کنیم از شیوه rotate کردن استفاده کردیم که به اندازه دو برابر مقدار rotate imm چرخش انجام میشود. اگر RM انتخاب شود نیز بر اساس جدول زیر شیفت مورد نظر انجام میشود که پیاده سازی آن به شکل زیر می باشد:

| وضعيت شيفت | توضيحات                | مقدار |
|------------|------------------------|-------|
| LSL        | Logical shift left     | 00    |
| LSR        | Logical shift right    | 01    |
| ASR        | Arithmetic shift right | 10    |
| ROR        | Rotate right           | 11    |

```
input[11:0] Shift_operand,
input[31:0] RM_value,
   input imm, mem,
   output reg[31:0] Val2
   wire[7:0] immed_8 = Shift_operand[7:0];
   wire[3:0] rotate_imm = Shift_operand[11:8];
wire[4:0] shift_imm = Shift_operand[11:7];
   wire[1:0] shift = Shift_operand[6:5];
reg[63:0] temp_64;
   always @ (imm, shift, Shift_operand, RM_value) begin
        temp_64 = 64'b0;
        Val2 = 32'b0;
        if (mem)
             Val2 = { {20{Shift_operand[11]}}, Shift_operand };
        else if (imm) begin
temp_64[39:32] = immed_8;
             temp_64 = temp_64 >> (2*rotate_imm);
Val2 = temp_64[31:0] | temp_64[63:32];
             temp_64[63:32] = RM_value;
if (shift == 2'b11) begin
                  temp_64[63:32] = RM_value;
                  temp_64 = temp_64 >> shift_imm;
                  Val2 = temp_64[31:0] | temp_64[63:32];
             end else if (shift == 2'b01)
                 Val2 = RM_value >> shift_imm;
             else if (shift == 2'b10)

Val2 = RM_value >>> shift_imm;
                  Val2 = RM_value << shift_imm;
endmodule
```

#### ماژول Adder:

در مراحل قبل از اددر استفاده شده و کد آن آورده شده فقط در این مرحله از این ماژول استفاده میکنیم تا ادرس پرش را در صورت پرشی بودن دستور به دست آوریم. پس PC را با مقدار ثابت جمع زده و به استیج ابتدایی میفرستیم.

و در نهایت رجیستر پس از این استیج بصورت زیر است:

```
module EXE_Reg (
   input clk, rst, freeze, wB_en_in, MEM_R_en_in, MEM_W_en_in,
   input[31:0] ALU_result_in, ST_val_in,
   input[31:0] Dest_in,

output reg wB_en, MEM_R_en, MEM_W_en,
   output reg[31:0] address, data,
   output reg[31:0] Dest
);

always @(posedge clk, posedge rst) begin
   if (rst) begin
   address <= 32'b0;
   data <= 32'b0;
   best <= 4'b0;
   ME_MR_en <= 1'b0;
   MEM_R_en <= 1'b0;
   end else if (~freeze) begin
   address <= ALU_result_in;
   data <= ST_val_in;
   Dest <= Dest_in;
   ME_MR_en <= MEM_R_en_in;
   MEM_MR_en <= MEM_R_en_in;
   MEM_MR_en <= MEM_W_en_in;
   end
end
end
end
endmodule</pre>
```

### قسمت چهارم Memory Stage:

در این قسمت تعامل با حافظه خواهد بود و طبق دستور دیکود شده یا از آن اطلاعاتی را میخوانیم و یا بر روی یک آدرس آن اطلاعاتی را ذخیره میکنیم:

لازم به ذکر است که قسمت کامنت شده برای قبل از اضافه کردن SRAM بوده که به سادگی عملیات فوق را با حافظه درونی انجام میداده و ماژول Data Memory آن بصورت زیر بود:

```
module DataMemory (
    input clk, rst, MEM_W_en, MEM_R_en,
    input[31:0] address, data,
    output[31:0] out
);

reg[31:0] memory[0:63];

wire[7:0] i = (address - 1024) >> 2;

assign out = MEM_R_en ? memory[i] : 32'b0;

always @(posedge clk)
begin
    if (MEM_W_en)
    | memory[i] <= data;
end
endmodule</pre>
```

```
module Memory (
    input clk, rst, WB_en,
    input MEM_W_EN, MEM_R_EN,
    input[31:0] ALU_res, ST_val,
    output[31:0] mem_out,
    output WB_en_out,
    output ready,
    inout[15:0] SRAM_DQ,
    output [17:0] SRAM_ADDR,
    output SRAM_WE_N,
    output SRAM_UB_N,
    output SRAM_LB_N,
    output SRAM_CE_N,
    output SRAM_OE_N
);

// DataMemory data_mem(
    // .clk(clk),
    // .rst(rst),
    // .MEM_W_en(MEM_W_EN),
    // .address(ALU_res),
    // .data(ST_val),
    // .out(mem_out)
    // );

assign WB_en_out = ready ? WB_en : 1'b0;
```

```
wire sram_mem_wen_In, sran_mem_ren_in;
wire [63:0] sram_read_data;
Cache_CT cache_ct(
      .clk(clk), .rst(rst),
.wrEn(MEM_W_EN), .rdEn(MEM_R_EN),
       .address(ALU_res),
      .write_data(ST_val),
       .read_data(mem_out),
      .ready(ready),
.sram_ready(sram_ready),
.sram_read_data(sram_read_data),
       .sram_wr_en(sram_mem_wen_In), .sram_rd_en(sran_mem_ren_in)
.rst(rst),
.wr_en(sram_mem_wen_In),
           .rd_en(sran_mem_ren_in),
           .address(ALU_res),
           .write_data(ST_val),
           .read_data(sram_read_data),
           .ready(sram_ready),
           .SRAM_DQ(SRAM_DQ),
           .SRAM_ADDR(SRAM_ADDR),
           .SRAM_WE_N(SRAM_WE_N),
           .SRAM_UB_N(SRAM_UB_N),
            .SRAM_LB_N(SRAM_LB_N),
           .SRAM_CE_N(SRAM_CE_N),
           .SRAM_OE_N(SRAM_OE_N)
ndmodule
```

میدانیم که خواندن از حافظه خارجی بیشتر از یک کلاک طول میکشد و برای این ازمایش ما زمان کار با حافظه را 6 کلاک در نظر گرفته ایم که در این میان باید پایپ لاین متوقف شود که سیگنالی بنام ready تعریف کرده ایم که اگر 1 نباشد یعنی باید متوقف شویم که این تغییر را روی رجیستر های میانی اعمال کرده و ان هارا فریز میکنیم. ماژول مربوط به اس رم در زیر اورده شده:

ساختار خود Sram به شکل زیر میباشد:

```
module Sram(
    input clk,
    input rst,
   input wr_en,
   input rd_en,
   input[31:0] address,
   input[31:0] writedata,
   output[31:0] read data,
   output ready,
   inout[15:0] SRAM_DQ,
   output[17:0] SRAM_ADDR,
   output SRAM WE N,
   output SRAM UB N,
   output SRAM_LB_N,
   output SRAM CE N,
   output SRAM OE N
   reg [15:0] memory[0:511];
   assign #5 SRAM DQ = SRAM WE N ? memory[SRAM ADDR] : 16'bz;
   always@(posedge clk)
        if(~SRAM_WE_N)
        memory[SRAM_ADDR] = SRAM_DQ;
endmodule
```

```
input wr_en, rd_en,
input[31:0] address,
input [31:0] write_data,
output reg [63:0] read_data,
output reg ready,
inout [15:0] SRAM_DQ,
output reg [17:0] SRAM_ADDR,
output reg SRAM_UB_N,
output reg SRAM_LB_N,
output reg SRAM_WE_N,
output reg SRAM_CE_N,
output reg SRAM_OE_N
wire [31:0] memAddr;
wire [17:0] sramLowAddr, sramHighAddr, sramUpLowAddess, sramUpHighAddess;
wire [17:0] sramLowAddrWrite, sramHighAddrWrite;
reg [15:0] dq;
reg [2:0] ns, ps;
assign {SRAM_UB_N, SRAM_LB_N, SRAM_CE_N, SRAM_OE_N} = 4'd0;
assign memAddr = address - 32'd1024;
assign sramLowAddr = {memAddr[18:3], 2'd0};
assign sramHighAddr = sramLowAddr + 18'd1;
assign sramUpLowAddess = sramLowAddr + 18'd2;
 assign sramUpHighAddess = sramLowAddr + 18'd3;
assign sramLowAddrWrite = {memAddr[18:2], 1'b0};
assign sramHighAddrWrite = sramLowAddrWrite + 18'd1;
assign SRAM_DQ = wr_en ? dq : 16'bz;
localparam Idle = 3'd0, DataLow = 3'd1, DataHigh = 3'd2, DataUpLow = 3'd3, DataUpHigh = 3'd4, Done = 3'd5;
always @(ps, wr_en, rd_en) begin
      case (ps)
          Idle: ns = (wr_en == 1'b1 || rd_en == 1'b1) ? DataLow : Idle;
DataLow: ns = DataHigh;
           DataHigh: ns = DataUpLow;
          DataUpLow: ns = DataUpHigh;
DataUpHigh: ns = Done;
           Done: ns = Idle;
```

```
sys @(*) begin
SRAM_ADDR = 18'b0;
    SRAM_WE_N = 1'b1;
    ready = 1'b0;
     case (ps)
         Idle: ready = ~(wr_en | rd_en);
         DataLow: begin
             SRAM WE N = ~wr en:
             if (rd_en) begin
                  SRAM_ADDR = sramLowAddr;
                  read_data[15:0] <= SRAM_DQ;</pre>
             else if (wr_en) begin
SRAM_ADDR = sramLowAddrWrite;
                 dq = write_data[15:0];
        DataHigh: begin
             SRAM_WE_N = ~wr_en;
                 read_data[31:16] <= SRAM_DQ;
                  SRAM_ADDR = sramHighAddr;
             else if (wr_en) begin
SRAM_ADDR = sramHighAddrWrite
                  dq = write_data[31:16];
        end
DataUpLow: begin
             SRAM_WE_N = 1'b1;
             if (rd_en) begin
                 read_data[47:32] <= SRAM_DQ;
SRAM_ADDR = sramUpLowAddess;
        DataUpHigh: begin
SRAM_WE_N = 1'b1;
             if (rd_en) begin
                  read_data[63:48] <= SRAM_DQ;
                 SRAM_ADDR = sramUpHighAddess;
        Done: ready = 1'b1;
always @(posedge clk or posedge rst) begin
       ps <= Idle;
```

در این قسمت طبق صورت پروژه برای نوشتن 4 استیت در نظر گرفته شده که بصورت زیر میباشند: IDLE: در استیت IDLE، منتظر آنیم که دیتای مورد نظر به درستی شکل بگیرد و سپس سیگنال READY برابر با صفر میشود

1-WRITE در این استیت، آدرس 16 بیت کم ارزش )0 تا 15( فرستاده شده و سپس دیتای کم ارزش بر روی باس مربوطه گذاشته میشود و سیگنال N\_WE\_SRAM برابر با صفر میشود تا دیتا در ماژول SRAM نوشته شود. WRITE\_2

WRITE\_2: در این استیت، آدرس 16 بیت پرارزش )16 تا 31( فرستاده شده و سپس دیتای پرارزش بر روی باس مربوطه گذاشته میشود و سیگنال N\_WE\_SRAM برابر با صفر میشود تا دیتا در ماژول SRAM نوشته شود. END\_WRITE در این سیکل، سیگنال N\_WE\_SRAM را برابر با یک قرار میدهیم تا دیتا به اشتباه در آدرس موردنظر ننویسد و سیگنال READY برابر یک میشود تا نشان دهد دیتای مورد نظر در ماژول SRAM نوشته شده است و این عملیات تکمیل شده است.

و برای خواندن 5 استیت بصورت:

IDLE: در استیت IDLE، منتظر آنیم که دیتای مورد نظر به درستی شکل بگیرد و سپس سیگنال READY برابر با صفر میشود

READ\_1: در این استیت، آدرس 16 بیت کم ارزش ) 0 تا 15( فرستاده شده تا در استیت بعد بتوانیم دیتای مورد نظر را از باس بخوانیم.

2\_READ: در این استیت، ابتدا 16 بیت کم ارزش از باس خوانده میشود و سپس آدرس 16 بیت پرارزش )16 تا 31( فرستاده شده است تا در استیت بعد آن را بخوانیم.

READ\_3: در این سیکل، دیتای پرارزش از باس مربوطه خوانده میشود.

سیکل :5 در این استیت، سیگنال READY برابر یک میشود تا نشان دهد دیتای مورد نظر از ماژول SRAM خوانده شده است و این عملیات تکمیل شده است.

رجیستر پس از این استیج نیز به شکل زیر میباشد:

```
input clk, rst, freeze, WB_en_in, MEM_R_en_in,
    input[31:0] ALU_result_in, Mem_read_value_in,
    input[3:0] Dest_in,
    output reg WB_en, MEM_R_en,
    output reg[31:0] address, MEM_result,
    output reg[3:0] Dest
);
    always @(posedge clk, posedge rst) begin
        if (rst) begin
            Dest <= 0;
            WB en <= 0;
            MEM R en <= 0;
            address <= 0;
            MEM result <= 0;
        end else if(~freeze) begin
            WB_en <= WB_en_in;
            MEM_R_en <= MEM_R_en_in;</pre>
            Dest <= Dest_in;</pre>
            address <= ALU_result_in;</pre>
            MEM result <= Mem read value in;
    end
endmodule
```

#### قسمت ينجم Write Back:

در این مرحله محتوای خوانده شده از مموری یا محتوای آماده شده از بخش اجرا، بر اساس نوع دستور سلکت شده و برای نوشته شدن در یک رجیستر، به Register File فرستاده میشود.

```
module WB_Stage (
    input clk, rst, MEM_R_en,
    input[31:0] address, MEM_result,
    output[31:0] WB_value
);

Mux mux(
        .a(address),
        .b(MEM_result),
        .sel(MEM_R_en),
        .c(WB_value)
);

endmodule
```

#### بخش Hazard Unit:

به طور کلی در پردازنده ها سه نوع مخاطره وجود دارد:

- الف) مخاطره ساختاری: این مخاطره در بطن ساختار خط لوله وجود دارد به همین دلیل ساختاری نا گرفته است. این مخاطره بین مرحله WB و ID به دلیل همزمانی خواندن و نوشتن از ثبات های عمومی ناشی می شود. برای رفع این مخاطره نوشتن در ثباتهای عمومی را به لبه پایین رونده منتقل کردیم. بنابراین این مخاطره در پردازنده رفع شده است.
- ب) مخاطره کنترلی: این مخاطره ناشی از دستورات پرش است. در صورتی که دستور پرش وارد خط لوله شود به دلیل تأخیر در تشخیص و محاسبه آدرس پرش دو دستور به اشتباه وارد خط لوله میشود. برای رفع این مشکل سیگنال های Flush به پردازنده افزوده شد. بنابراین این مخاطره نیز رفع شده است.
  - ج) مخاطره داده ای: مخاطره دادهای به صورت زیر دسته بندی می گردد:
    - 1- خواندن پس از نوشتن
    - 2- نوشتن پس از خواندن
    - 3- نوشتن پس از نوشتن
- در این واحد، منابع 1Src و 2Src در مرحله ID با مقصدهای مراحل EXE و MEM به صورت مجزا مقایسه میشود و در صورت برابر بودن یکی از منابع با مقصدها، سیگنال کنترلی Signal\_Detected\_Hazard را برابر 1 قرار

میدهد. این سیگنال دستورات درون IF و رجیسترهای پس از آن را متوقف می نماید و حبابی را به خط لوله تزریق نماید.

حالات فوق به صورت زیر هستند:

برابری 1src با مقصد EXE در صورت یک بودن EN\_WB در مرحله اجرا برابری 1src با مقصد MEM در صورت یک بودن EN\_WB در مرحله حافظه برابری 2src با مقصد EXE در صورت یک بودن EN\_WB در مرحله اجرا و دو منبعی بودن دستور برابری 2src با مقصد MEM در صورت یک بودن EN\_WB در مرحله حافظه و دو منبعی بودن دستور

پیاده سازی آن بصورت زیر می باشد:

### بخش Forwarding Unit:

پس از کامل کردن 5 استیج مذکور، همانطور که قبل تر اشاره شد ممکن است یک دستور به محتوای رجیستر هایی نیاز داشته باشد که هنوز اطلاعات آن ها آپدیت نشده، چون می دانیم پس از استیج آخر دیتا به رجیستر فایل منتقل میشود. اما با این وجود می دانیم که دیتا مورد نظرمان پس از مرحله EXE آماده هست و فقط در دو استیج دیگر در رجیستر مربوطه نوشته میشود، ما در حالت عادی برای این کار باید پایپ لاین را چند سیکل متوقف کنیم و کارایی سیستم ما بسیار پایین می آید. برای حل این مشکل ما بجای خواندن محتوا مستقیما از خود رجیستر، دیتایی که قرار است در آن نوشته شود را پس از مرحله EXE مستقیما دریافت میکنیم و اصطلاحا آن را forwarding unit ایجاد کردیم تا عملیات فوق را برای ما انجام دهد:

```
always @(forward_en, src1, src2, MEM_WB_en, MEM_dest, wB_WB_en, output reg [1:0] sel_src2);

input MB_WB_en, output reg [1:0] sel_src1, output reg [1:0] sel_src2);

always @(forward_en, src1, src2, MEM_WB_en, MEM_dest, WB_WB_en, wB_dest)
begin

sel_src1 = 2'b00;
if (forward_en)
begin

if (MEM_WB_en && (src1 == MEM_dest))
begin

sel_src1 = 2'b01;
end
else if (WB_WB_en && (src1 == WB_dest))
begin

sel_src1 = 2'b10;
end
else begin
sel_src1 = 2'b10;
end
else
begin
sel_src1 = 2'b00;
end
end
end
```

```
always @(forward_en, src1, src2, MEM_WB_en, MEM_dest, WB_WB_en, WB_dest)
begin
  sel_src2 = 2'b00;
  if (forward_en)
  begin
   if (MEM_WB_en && (src2 == MEM_dest))
  begin
    | sel_src2 = 2'b01;
   end
   else if (WB_WB_en && (src2 == WB_dest))
  begin
   | sel_src2 = 2'b10;
  end
  else
  begin
  | sel_src2 = 2'b00;
  end
  end
end
```

با آوردن کد بر روی Quartus مقدار بهبود هزینه سخت افزاری و پرفورمنس قابل مشاهده میشود:

# قبل از Forward:



| log: 2023/12/27 15:38:56 #0 |       |                    |            |      |             |                   |           |          |                                    |               |      |               |           |             |               |           |       |                     |    |   | click | to inser      | t time ba | ar       |                   |
|-----------------------------|-------|--------------------|------------|------|-------------|-------------------|-----------|----------|------------------------------------|---------------|------|---------------|-----------|-------------|---------------|-----------|-------|---------------------|----|---|-------|---------------|-----------|----------|-------------------|
| Node                        |       | 0                  |            |      |             |                   |           |          |                                    |               |      |               |           |             |               |           |       |                     |    |   |       |               |           |          |                   |
| Туре                        | Alias | Name               | 184        | 192  | 200         | 20                | 8         | 216      | 224                                | 2             | 32   | 240           | 248       |             | 256           | 264       | 272   | 280                 | 28 | 2 | 96    | 304           | 312       | 32       | 0 328             |
| in                          |       | SW[0]              |            |      |             |                   |           |          |                                    |               |      |               |           |             |               |           |       |                     |    |   |       |               |           |          |                   |
| out                         |       | LEDR[0]            | 几          | 叽    |             | ╙                 |           | ╙┸       |                                    | л_            | 叽    |               | ╌         | ℩∟          |               | ╌         |       | $ \Box$             |    |   | ┚     | $\Box\Box$    |           | ┸┸       |                   |
| ₽<br>→                      |       | ile:RF RegFile[0]  |            |      |             |                   |           |          |                                    |               |      |               |           |             | 102           | 4         |       |                     |    |   |       |               |           |          |                   |
| ₽ <sub>&gt;</sub>           |       | ⊞ RegFile[1][310]  |            | 4    |             |                   |           |          |                                    |               |      |               |           | -2147483648 |               |           |       |                     |    |   |       |               |           |          |                   |
| ₽ <sub>&gt;</sub>           |       | ile:RF RegFile[2]  |            |      | 2           |                   | $\propto$ |          |                                    |               |      | 3             |           |             |               |           | X 4   | $\times$            |    |   |       |               |           | -1073    | 3741824           |
| B                           |       | ⊞ile:RF RegFile[3] | $1^{\chi}$ |      | 2           | $\supset \subset$ | 3         |          | 0                                  | $\equiv \chi$ |      | 1             | =X $=$    |             | 2             | =X $=$    | 3     | $\supset$           |    |   |       |               | 41        |          |                   |
| B                           |       | ile:RF RegFile[4]  | 10         | 28 X |             | 103               | 2         |          | $\overline{}$                      | 1024          |      | $\overline{}$ | 1028      | $\equiv$ X  |               | 103       | 2     | $\equiv$ X $\equiv$ |    |   |       |               | 3192      |          |                   |
| B                           |       | stage PC_reg_out   | X □ X      | XXXX | $(\square)$ | $X \square XX$    |           | $\infty$ | $\mathbb{X} \mathbb{Z} \mathbb{X}$ | $\infty$      | XXXX | $X \square X$ | <b>XX</b> | XXX         | $X \square X$ | <b>XX</b> | X_XXX | 00000000            |    |   |       | $X \supset X$ |           | $\infty$ | $X \cup X \cup X$ |

#### یس از افزودن Forward:





در قسمت اول چون مجبور به استفاده از frequency divider شدیم پس زمان کل برابر 2\*28 = 560 و در حالت با فوروارد برابر 384 میباشد که همانطور که واضح است حدود 1.5 برابر افزایش سرعت داشته ایم. و همینطور مقدار سخت افزار مورد نیاز نیز تقریبا نصف شده است.

قابل ذکر است که نتایج سنتز مراحل مختلف را به جمع بندی نهایی ARM موکول کردیم چون دیتای آن ها را از دست دادیم اما چون در نهایت پس از forwarding همانطور که میبینم عملیات سورت مورد نظر انجام میشود نشان از کارایی مناسب بخش های قبل دارد.

# بخش SRAM:

ما برای حافظه در قسمت MEMORY از تعدادی رجیستر محدود استفاده کرده ایم که در حالت واقعی پردازنده ما محتوا را از یک حافظه خارجی می خواند و روی آن می نویسد، پس در این بخش برای تکمیل کار خود، فضای تعامل با یک حافظه رم بر روی FPGA را فراهم میکنیم. تغییرات لازم بر روی قسمت Memory انجام شده و در بخش ها قبل آورده شده است.

نتایج کوارتس بصورت زیر میباشد:





همانطور که دیده میشود عملکرد افت شدیدی میکند که بدلیل تاخیر در پاسخگویی پس از استفاده از حافظه خارجی میباشد.

#### قسمت امتيازي SRAM:

برای بهبود کارایی بجز استفاده از کش که در بخش بعد ذکر شده است، میتوان از تکنیک out-of-order execution استفاده کرد، تکنیکی است که به پردازنده اجازه میدهد تا دستورالعملها را به ترتیبی غیر از ترتیب برنامه اجرا کند.بدین صورت که عملیات مربوط به یک سری داده که بسیار با هم ارتباط دارند را در سرتاسر کد بررسی کرده و عملیات های مربوط به ان ها را یه یکباره و پشت هم انجام داد تا اگر در این میان مجبور به حذف بعضی از این داده ها از کش شدیم بدلیل اجرای بقیه عملیات ها، اگر وابستگی داده ای نداشته باشیم، در این حالت مجبور نیستیم که چند بار داده ها را وارد کش کنیم و دوباره ان ها را اوررایت کنیم. استفاده از پردازنده های موازی نیز راهکار دیگری برای بهبود سرعت میباشد.

#### بخش CACHE:

مشاهده کردیم که با اضافه کردن حافظه خارجی بطور مشهودی سرعت پردازنده پایین می آید زیرا کار با حافظه چندین سیکل طول میکشد و زمان بر است، برای رفع این مشکل یک حافظه کوچکتر و سریع تر بنام Cache اضافه میشود که با استفاده از آن کمتر به سراغ حافظه رم می رویم و در یک سیکل دیتا ما آماده میشود و دوباره کارایی حافظه به حالت قبل خود باز میگردد. این قسمت در مموری پیاده سازی شده که کد ان به شکل زیر است:

```
dule Cache_CT(
      input clk. rst.
      input rdEn, wrEn,
input [31:0] address,
input [31:0] write_data,
      input sram_ready,
      input [63:0] sram_read_data,
output [31:0] read_data,
      output ready,
      output sram_wr_en, sram_rd_en
 reg [31:0] way@First [0:63];
 reg [31:0] way0Second [0:63];
 reg [31:0] way1First [0:63];
 reg [31:0] way1Second [0:63];
reg [9:0] way0Tag [0:63];
 reg [9:0] way1Tag [0:63];
reg [63:0] way0Valid;
 reg [63:0] way1Valid;
reg [63:0] indexLru;
 wire [2:0] offset;
 wire [5:0] index;
 wire [9:0] tag;
 assign offset = address[2:0];
 assign index = address[8:3];
 assign tag = address[18:9];
 wire [31:0] dataWay0, dataWay1;
 wire [9:0] tagWay0, tagWay1;
 wire validWay0, validWay1;
 assign dataWay0 = (offset[2] == 1'b0) ? way0First[index] : way0Second[index];
 assign dataWay1 = (offset[2] == 1'b0) ? way1First[index] : way1Second[index];
 assign tagWay0 = way0Tag[index];
 assign tagWay1 = way1Tag[index];
 assign validWay0 = way0Valid[index];
assign validWay1 = way1Valid[index];
 wire hit;
 wire hitWay0, hitWay1;
 assign hitWay0 = (tagWay0 == tag && validWay0 == 1'b1);
assign hitWay1 = (tagWay1 == tag && validWay1 == 1'b1);
 assign hit = hitWay0 | hitWay1;
```

با Cache و Sram و Sram (دوره تناوب 0.1 نانو ثانیه)



تعداد سيكل ها: 310

# با Sram و Forwarding بدون Sram



تعداد سیکل ها: 430 همانطور که دیده میشود با استفاده از کش تعداد سیکل ها از 430 به 310 رسیده که نشانگر بهبود عملکرد

خوبی میباشد.

# با Sram و بدون Cache و Sram



تعداد سيكل ها: 470

همانطور که انتظار میرفت این حالت تاخیری که ذکر شد را کاملا نشان میدهد و سیکل ها به 470 رسیده است.

#### قسمت نمرہ اضافی cache:

در حافظه نهان، الگوریتم LRU به کار میرود. در این الگوریتم، هنگامی که نیاز به جایگزینی داده با داده دیگری پیش میآید، سطری انتخاب میشود که به مدت زمان بیشتری استفاده نشده است. برای مدیریت این مسئله، در زمانی که دادهها از حافظه نهان خوانده میشوند، شمارنده LRU برابر با سطری قرار میگیرد که از آن دادهای خوانده شده است. وقتی نیاز به نوشتن داده جدید در حافظه نهان پیش میآید، ابتدا به بیت LRU نگاه میشود. اگر بیت LRU برابر با صفر باشد، یکی از دو سطر را برای جایگزینی انتخاب میکنیم؛ در غیر این صورت، یکی از دیگری را جایگزین میکنیم. سپس پس از جایگزینی، شمارنده LRU را برابر با سطری قرار میدهیم که در آن داده را نوشتهایم. برای بهروزرسانی دادههای موجود در حافظه نهان، تنها بیت معتبر را به صفر تغییر میدهیم و داده را مستقیماً در حافظه اصلی بهروزرسانی میکنیم.

در رابطه با LRU لازم به ذکر است که این الگوریتم از دیگر الگوریتمهای مدیریت حافظه نهان مانند FIFO و LFU نیز متمایز است. در LRU، تا زمانی که دادهای به کاربر داده نشود، این داده در حافظه نهان حفظ میشود تا به عنوان داده فعال باقی بماند.