



## دانشگاه صنعتی امیرکبیر دانشکده مهندسی کامپیوتر و فناوری اطلاعات تمرین چهاردهم (مروری) درس مدارهای منطقی

## پاییز ۹۶

## موعد تحويل:

به دلیل ماهیت مروری این سری تمرینات، موعد تحویل این سری تمرینات سه شنبه ۱۲ دی ماه تعیین شده است. کدهای مربوط به تمرین شماره ۸ را ضمیمه تمرین کنید.

ا- با فرض اینکه اعداد  $^{+}$ -بیتی A و B در سیستم مکمل  $^{7}$  و بین  $^{7}$  و  $^{9}$  هستند و هر دو عدد هم

علامت باشند، در مدار روبرو روشن شدن LED بیانگر چیست؟



,\_\_\_\_\_\_

۲- در انکدر شکل زیر فرض کنید که ورودیها و خروجیها active high هستند و اولویت ورودی



بزرگتر بیشتر است. با فرض اینکه حالت اولیه خروجی انکدر، شمارنده و فلیپ فلاپ صفر است، مقدار سیگنال-های J، و Q فلیپ فلاپ را تا ۵ سیکل ساعت مشخص کنید.

۳- ابتدا عبارت زیر را به صورت تمام NAND پیاده سازی کنید و سپس توضیح دهید که آیا این مدار دچار هازارد می شود یا خیر؟ اگر جواب شما مثبت است، دو مقداری که مدار در گذر از یکی به دیگری دچار هازارد می شود را تعیین کنید و با رسم شکل موج خروجی رخداد هازارد را نشان دهید. هم چنین توضیح دهید که این هازارد از نوع استاتیک است یا دینامیک.

$$F(A, B, C, D) = [(A + C)(A + B)(A' + B' + D')]$$

 $\mathrm{QM}$  بنویسید. وای تابع زیر ساده ترین حالت را با یکی از دو روش جدول کارنو و یا

$$f(a, b, c, d, e) = \Sigma(0, 3, 8, 14, 15, 16, 18, 24, 26, 27, 29) + d(6, 7, 9, 19, 22)$$

\_\_\_\_\_

دد.  $I_0$  ورودیهای  $I_0$  تا  $I_0$  را طوری طراحی کنید که مالتی پلکسر زیر تابع  $I_0$  را پیادهسازی کند.  $f(x,y,z,t)=\Pi M(0,1,3,5,7).D(2,6,8,12)$ 



۶- شکل زیر کدام یک از تراشههای قابل برنامهریزی (ROM, PAL, PLA) را نشان میدهد و چه عملی را انجام میدهد؟



۷-برای یک شمارنده با توصیف زیر، FSM معادل را طراحی کرده و کد Verilog آن را به همراه مدار آزمون لازم بنویسید.

شمارنده سه بیتی با سه خط کنترلی برای کنترل سه حالت شمارش صعودی، شمارش نزولی و بار کردن محتوای ورودی دارد و دو خط کنترلی برای انتخاب یکی از چهار حالت در خروجی (شمارش صعودی، شمارش نزولی، بار کردن محتوای ورودی و بدون تغییر) دارد.

(سنتز و شبیه سازی این توصیف اختیاری است و لازم نیست تحویل داده شود)

\_\_\_\_\_

ساده نمایید. implication chart ساده نمایید.  $\lambda$ 

(NS=Next State, PS=Present State)

الف)

| a solution and the | NS/Output   |       |
|--------------------|-------------|-------|
| PS                 | $x = \circ$ | x = 1 |
| a                  | c/°         | g/°   |
| b                  | f/o         | b/°   |
| c                  | b/1         | f/1   |
| d                  | c/°         | g/1   |
| e                  | d/o         | g/1   |
| f                  | g/\         | c/1   |
| g                  | f/o         | a/o   |

ب)

| in | PS | NS | out |
|----|----|----|-----|
| 0  | A  | В  | 1   |
| 1  | A  | С  | 0   |
| 0  | В  | A  | 1   |
| 1  | В  | С  | 0   |
| 0  | С  | С  | 1   |
| 1  | С  | E  | 1   |
| 0  | D  | F  | 0   |
| 1  | D  | A  | 1   |
| 0  | E  | С  | 1   |
| 1  | Е  | Е  | 1   |
| 0  | F  | F  | 0   |
| 1  | F  | A  | 1   |

جو جروجی مدار زیر را پس از Reset شدن کامل، برای پنج پالس ساعت بدست آورید (ترتیب  $(Q_2Q_1Q_0)$ ).



۱۰ - شکل زیر یک ثبات را نشان میدهد که باید بتواند عملیات شیفت به راست و چپ، افزودن ۱۰ بار کردن (Load)، کاهش ۱ و حفظ مقدار جاری را انجام دهد. با ذکر دلیل بیان کنید که این ثبات کدام کارها را می تواند و کدام را نمی تواند انجام دهد.



z ورودی (Sequence Detector) طراحی نمایید که ورودی این مدار بازشناس الگو (Sequence Detector) طراحی نمایید که ورودی آن z می برابر با یک می شود که دو مقدار z می برابر با یک می شود که دو مقدار برای z برای z برای z برای با z باشد (z با شد (z با شد) در غیر این صورت z می گردد. سپس مدار موردنظر را با استفاده از فلیپ فلاپ z سنتز نمایید (مدار آن را بیابید).

۱۲– امروزه در FPGA های صنعتی از LUT' های 4 ورودی برای پیادهسازی توابع ترکیبی استفاده می شود. کمترین تعداد LUT برای پیادهسازی یک MUX 4to1 چه می باشد 4to1 توضیح دهید.

را تا حدامکان بهنحوی  $f(w,x,y,z)=\sum m(0,1,2,3,14,15)+d(10,11)$  را تا حدامکان بهنحوی –۱۳ ساده کنید که مشکل هازارد ایستا نداشته باشد.

**Look Up Table** 

\_

۱۴ - نمودارهای حالت زیر را در نظر بگیرید، برای هر دو مورد فرض کنید ابتدا در حالت a هستند، حال با در نظر گرفتن کلاک و ورودی نشان داده شده، دیاگرام خروجی هر کدام را با این فرض که مدارها حساس به لبه بالا رونده کلاک هستند، رسم کنید. توضیح دهید این دو مدار چه تفاوتی با هم دارند و تفاوت آنها بر نحوه تحلیل شما و رسم شکل موج خروجی چگونه اثر میگذارد.

الف:







