

بسمه تعالی طراحی مدارهای منطقی نیمسال اول ۹۸–۹۷ تمرین (۸) مهلت تحویل: ۱۳۹۷/۰۸/۲۹



دانشگاه صنعتی امیرکبیر

شماره دانشجویی: ۱۵/۷۱ ۹۲۲

نام و نام خانوادگی: علی تطری

## دستور کار:

- هنگام تحویل تمرینات، فیلدهای تاریخ، نام و نام خانوادگی و شماره دانشجویی را پر کنید.
- دانشجویان می توانند در حل تمرینات به صورت دوتایی یا چندتایی با هم همفکری و بحث نمایند ولی هر شخص می بایست در نهایت جواب و استدلال خودش را به صورت انفرادی بنویسد و در صورت شباهت جوابهای دو یا چند نفر، تمامی افراد نمره را از دست خواهند داد!
  - تحویل تمرینات فقط به صورت الکترونیکی خواهد بود.
- در نسخه ی الکترونیکی، پاسخها در فایل سوالات نوشته شود و به هیچ وجه صورت سوالات را پاک نکنید!
- برای تحویل نسخه الکترونیکی، تمرینات را قبل از موعد تحویل در سامانه Ceit Online Courses مطحه درس با فرمت pdf آپلود نمایید.
  - پاسخها و روال حل مسائل را به صورت دقیق و شفاف بیان کنید.
    - از خط خوردگی و نگارش ناخوانا بپرهیزید.
- اگر فکر می کنید سوالی چندین تفسیر دارد، با درنظر گرفتن فرضهای منطقی و بیان شفاف آنها در برگه، اقدام به حل آن نمایید.
  - واحدهای اعداد فراموش نشودا
- دانشجویان عزیز، تمرینات مشخصشده در «بخش اول: سؤالات اختیاری» برای تمرین بیشتر شما در منزل طراحی شده است و نیازی به تحویل جواب آنها نیست.
- برای حل تمرینهای اختیاری به کتاب مانو که در fileserver قرار دارد مراجعه کنید و در صورت بروز ابهام و سؤال در حل این تمرینها، در زمان کلاس حل تمرین، به تدریسیار کلاس خود مراجعه نمایید.



شماره دانشجویی: ۹۲۱ ۱۵۷۵

بسمه تعالى

طراحي مدارهاي منطقي نیمسال اول ۹۸–۹۷

تمرین (۸)

مهلت تحویل: ۱۳۹۷/۰۸/۲۹



دانشگاه صنعتی امیرکبیر

نام و نام خانوادگی: علی نظری

■ بخش اول: سوالات اختياري

۱. سوالات ۸-۴، ۷-۵ و ۲۵-۵

## ■ بخش دوم: سوالات اصلي

- ۱. (۱۰ نمره) فرض کنید که یک پردازنده ۸-بیتی قرار است جمعها و تفریقهای علامتدار زیر را انجام دهد. ابتدا عملیات مورد نظر را انجام دهید (فارغ از درستی یا نادرستی جواب) و سپس بر اساس یکی از دو روش گفته شده در کلاس تعیین کنید که آیا جواب درست است یا خیر (به عبارت دیگر، آیا سرریز اتفاق افتاده است يا خير) .
  - 00011000 + 11001100
  - مردی ندارد به اده ۱۱۱

• 10010101 - 00010100



+ 00110101

• 10010110 + 11100011

+ 11100011





دانشکده مهندسی کامپیوتر

بسمه تعالی طراحی مدارهای منطقی نیمسال اول ۹۸–۹۷ تمرین (۸)

30" x " 1 120 11 31 2 1

مهلت تحویل: ۱۳۹۷/۰۸/۲۹



دانشگاه صنعتی امیرکبیر

شماره دانشجویی: ۹۴۱ ماره دانشجویی

نام و نام خانوادگی: کای توری

## ۲. (۲۰ نمره) دو ماژول زیر را در نظر بگیرید.:

- جمع کننده BCD که دو عدد BCD را با هم جمع می کند.
- محاسبه مکمل-۹ که مکمل-۹ یک عدد BCD را محاسبه می کند؛ برای مثال مکمل-۹ برای ورودی "۲۰۱۱" است.

 $\frac{1}{1} \int_{-\infty}^{\infty} \frac{1}{2} \int_{$ 





با استفاده از چهار ماژول جمع کننده BCD، چهار ماژول محاسبه مکمل-۹ و حداقل تعداد MUX عبارتند ورودیهای مدار عبارتند BCD طراحی کنید. ورودیهای مدار عبارتند از:

- X<sub>3</sub>X<sub>2</sub>X<sub>1</sub>X<sub>0</sub> که هر رقم یک عدد ۴ بیتی BCD است؛
   (به طور مثال ۴۸۹۶ معادل "0100 1001 1000 ").
- ۲<sub>3</sub>Y<sub>2</sub>Y<sub>1</sub>Y<sub>0</sub> که هر رقم یک عدد ۴ بیتی BCD است؛
   (به طور مثال ۱۲۶۷ معادل "1110 0110 0010 0010").
- M (یک سیگنال ورودی تک بیتی که با صفر بودنش دو عدد ورودی با هم جمع و در صورت یک بودنش عدد A از B تفریق می شود).



بسمه تعالی طراحی مدارهای منطقی نیمسال اول ۹۸–۹۷ تمرین (۸)

مهلت تحویل: ۱۳۹۷/۰۸/۲۹



دانشگاه صنعتی امیرکبیر

شماره دانشجویی: ۹۷۳۱ه ۷۵

نام و نام خانوادگی: علی تطری





خروجیهای مدار:

- . (که هر رقم یک عدد  $^{-}$  بیتی است).  $0_{3}0_{2}0_{1}0_{0}$ 
  - Cout (خروجی تک بیتی است).

نیازی به کشیدن اجزاء داخلی هر ماژول نیست. اما اتصالات در سطح بلوک دیاگرام باید صحیح و دقیق باشد.





بسمه تعالی طراحی مدارهای منطقی نیمسال اول ۹۸–۹۷ تمرین (۸)



دانشكده مهندسي كامپيوتر

مهلت تحویل: ۱۳۹۷/۰۸/۲۹

دانشگاه صنعتی امیرکبیر

شماره دانشجویی: ۱۰۷ م ۱۳ ۹

على تطري

نام و نام خانوادگی:

۳. (۱۰ نمره) در مدار مقابل، A = a4a3a2a1a0 و B = b4b3b2b1b0 ورودیها و F خروجی سیستم است. توضیح دهید این مدار چه کاری انجام میدهد.





بسمه تعالی طراحی مدارهای منطقی نیمسال اول ۹۸–۹۷

تمرین (۸)

مهلت تحویل: ۱۳۹۷/۰۸/۲۹

دانشگاه صنعتی امیرکبیر



شماره دانشجویی: ۹۹۳۱ ه

Chice

نام و نام خانوادگی:

۴. (۱۵ نمره) در مدار شکل زیر که متشکل از چهار عنصر تمام جمع کننده و چند گیت وارونگر است، اگر asazaiao و bsbzbibo اعداد چهار بیتی در سیستم مکمل-۲ باشند، بگویید خروجی مدار زیر، xsxzxixo در سیستم مکمل-۲ باشند، بگویید خروجی مدار زیر، bsbzbibo



$$\Rightarrow \alpha_{1} = (\overline{\alpha_{1}} \oplus \overline{b_{1}} \oplus \overline{C_{in}}) = ((\alpha_{1}b_{1} + \overline{\alpha_{1}}\overline{b_{1}}) \oplus \overline{C_{in}})$$

$$= (\alpha_{1} + b_{1} + \overline{C_{in}})(\overline{\alpha_{1}} + \overline{b_{1}} + \overline{C_{in}})(\overline{\alpha_{1}} + \overline{b_{1}} + \overline{C_{in}})(\overline{\alpha_{1}} + \overline{b_{1}} + \overline{C_{in}})(\overline{\alpha_{1}} + \overline{b_{1}} + \overline{C_{in}})$$

$$= \alpha_{1}\overline{b_{1}}C_{in} + \alpha_{1}\overline{b_{1}}\overline{C_{in}} + \overline{\alpha_{1}}\overline{b_{1}}C_{in} + \overline{\alpha_{1}}\overline{b_{1}}\overline{C_{in}}$$

$$= C_{in}(\alpha_{1}\oplus b_{1}) + (\alpha_{1}b_{1} + \overline{\alpha_{1}}\overline{b_{1}})\overline{C_{in}} = C_{in}\oplus \overline{C_{in}}\oplus \overline{C_{in}}$$

~ (a, + b,)



بسمه تعالى طراحي مدارهاي منطقي نیمسال اول ۹۸–۹۷

تمرین (۸)

مهلت تحویل: ۱۳۹۷/۰۸/۲۹



شماره دانشجویی: ۹۲۲ ا

على تقري

نام و نام خانوادگی:

۵. (۱۵ نمره) در مدار شکل زیر از یک جمعکنندهی ۸-بیتی استفاده شده است که a<sub>i</sub> ها و b<sub>i</sub> ورودی های این مدار هستند. پس از ماندگار شدن، خروجی O این مدار چه چیزی را نشان می دهد.



X = XrXrX, X.

$$X = A + B$$

$$O = X + (b_1b_1b_0) = X + Y(0b_1b_0) = X + YB$$
  
=>  $O = (A + B) + YB = A + YB$ 



بسمه تعالی طراحی مدارهای منطقی نیمسال اول ۹۸-۹۷ تمرین (۸)

مهلت تحویل: ۱۳۹۷/۰۸/۲۹



دانشگاه صنعتی امیرکبیر

شماره دانشجویی: ۲۲۲۰۱۵ ۲۲

على تطري

نام و نام خانوادگی:

۶. (۱۵ نمره) با فرض آنکه تأخیر همه گیتها با هم برابرند و تمامی ورودیها همزمان میرسند، تأخیر مدار زیر، معادل تأخیر چند گیت است (منظور محاسبهی تأخیر مینیمم مسیر بحرانی است).



۷. (۱۵ نمره) همان گونه که می دانید، هر واحد نیم جمع کننده از دو عدد گیت تشکیل شده است. فرض کنید که تأخیر تمام گیتها صرف نظر از نوع آنها برابر با ۱۰ نانوثانیه است. در این صورت، اگر ۱۶ عدد از بلوک زیر را به یکدیگر به شکل آبشاری (cascade) متصل کنیم، تأخیر مدار حاصل چقدر خواهد شد؟ جزئیات کامل محاسبات همراه با شکل دقیق مدار را ارائه دهید. توضیح اینکه منظور از اتصال آبشاری این است که خروجی (های) هر بلوک، ورودی (های) بلوک طبقه ی بعدی خواهد بود.

