#### بسمه تعالی

# آزمایش دوم: مثالهای کاربردی از دستورات ترتیبی

#### هدف کلي:

هدف از انجام این آزمایش تمرین و کسب مهارت در استفاده از دستورات ترتیبی به کمک ۳ مثال کاربردی است.

#### ١- بخش اول: مقسم فركانس

یک مقسم فرکانسی طراحی کنید که یک ورودی Clk\_in، تک بیتی از بیرون و در داخل برنامه Div را به شکل یک مقسم فرکانسی طراحی کنید که یک ورودی Clk\_out، تک بیتی را تحویل دهد.

این مقسم فرکانس بازای هر بار لبه بالارونده Clk\_in شمارش کرده و کاری میکند که به تعداد Div تا از کلاک ورودی، خروجی صفر شود و این روند به صورت پیوسته تکرار می شود.

در واقع شکل موج مربعی با  $\frac{f_{\mathrm{Clk-in}}}{2 \times Div}$  در خروجی تولید خواهد شد. در واقع شکل موج مربعی با 0 مگاهرتزی وصل شده و 0 به صورت یک عدد ثابت بسته به فرکانس مورد نیاز در برنامه مقداردهی می شود. برای نمایش خروجی از یک LED استفاده کنید.

# جهت انجام این آزمایش مراحل زیر را طی کرده و پاسخ هر کدام را بنویسید:

#### مرحله 1-1

- 1 با فرض اینکه کلاک ورودی همان اسیلاتور  $0 \cdot 0$  مگاهرتزی برد آزمایشگاه است، برای تولید کلاک  $0 \cdot 1$  هرتز مقدار  $0 \cdot 1$  چه خواهد شد؟
  - ۲- کد مربوط به این آزمایش را نوشته و جزئیات آن را توضیح دهید.

#### مرحله ١-٢

با نوشتن یک Test bench در نرمافزار ISE در حالتی که فرکانس کلاک ورودی دلخواه باشد، با انتخاب Div مناسب کلاک خروجی را با فرکانسی برابر با  $\frac{1}{4}$  فرکانس ورودی تولید کنیم. پاسخ شبیه سازی خود را نمایش دهید.

## مرحله ۱-۳

نتیجه ی گزارش سنتز را برای این طراحی ارائه دهید و دلیلی برای استفاده شدن این مقدار از منابع FPGA را گزارش کنید.

## مرحله ۱-۴

کد UCF این طراحی را جهت پیادهسازی سختافزاری بر روی برد آزمایشگاه بنویسید.

برای پیادهسازی سختافزاری مقدار Div را بگونهای تنظیم نمایید که در خروجی کلاک ۱ هرتز تولید شود.

#### ۲- بخش دوم: راه انداز 7Segment

بر روی برد آزمایشگاه چهار 7Segment وجود دارد که هر کدام یک پایه Com برای فعالسازی دارند اما خروجی ۸ بیتی آنها توسط یک باس داده مشترک نمایش داده می شود. در این آزمایش برای نمایش عدد دو رقمی نیاز به دو 7Segment است که یکی برای رقم اول و دیگری برای رقم دوم در نظر گرفته می شود.

برای این هدف یک برنامه با دو ورودی کلاک (تک بیتی) و عدد ورودی (۸ بیتی) و دو خروجی برای پایه های Com (چهار بیتی) و باس داده مشترک نمایش 7Segment (۸ بیتی) بنویسید.

زمانی که لبه بالارونده کلاک ورودی برای اولین بار مشاهده شد، ۴ بیت کم ارزش ورودی پس از تبدیل شدن به کد معادل 7Segment تنها بر روی رقم یکان 7Segment نشان داده شود و در این مدت رقم دهگان 7Segment خاموش باشد.

با آمدن لبه بالارونده دوم کلاک ورودی، این بار رقم یکان خاموش شده و رقم دهگان 7Segment با معادل ۴ بیت پرارزش عدد ورودی روشن شود. و این رویه به شکل مداوم تکرار شود.

پایهی Com مربوط به Segmentهایی که استفاده نمی شوند را همیشه صفر قرار دهید.

بیشتر بدانید:

اگر فرکانس کلاک ورودی در محدوده مناسبی انتخاب شود، چشم انسان دیگر نمی تواند متوجه روشن و خاموش شدن پشتسر هم رقم یکان و دهگان شده و هر دوی آنها را همیشه روشن میبیند.

به این شکل می توان به طور همزمان هر دو خروجی را مشاهده کرد.

ورودی هشت بیتی به Dip switch و کلاک ورودی به کلاک دستی وصل میشوند.

۸ بیت خروجی به باس داده مشترک 7Segment و ۴ بیت خروجی دیگر به Com وصل میشوند.

## جهت انجام این آزمایش مراحل زیر را طی کرده و پاسخ هر کدام را بنویسید:

## مرحله ٢-١

۱- تحقیق کنید تا چه فرکانسی تغییرات آن با چشم قابل تشخیص نمیباشد و دلیل آن را بیان کنید.

۲- کد مربوط به این آزمایش را نوشته و جزئیات آن را توضیح دهید.

# مرحله Y-Y

با نوشتن یک Test bench در نرمافزار ISE پاسخ شبیه سازی را در حالتی که عدد ورودی 11010010 باشد، نمایش دهید.

## **مرحله ۲-۳**

نتیجه ی گزارش سنتز را برای این طراحی ارائه دهید و دلیلی برای استفاده شدن این مقدار از منابع FPGA را گزارش کنید.

# مرحله ۲-۴

کد UCF این طراحی را جهت پیادهسازی سختافزاری بر روی برد آزمایشگاه بنویسید.

#### ٣- بخش سوم: بالا و پايين شمار دو رقمي مبناي ١٦

یک شمارشگر هگز دو رقمی (۸ بیتی) طراحی کنید که از 00 تا FF و بالعکس را بشمارد. و رودی های این شمارشگر شامل کلاک ورودی (یک بیتی)، بایه Enable (یک بیتی) و بایه

ورودیهای این شمارشگر شامل کلاک ورودی (یک بیتی)، پایه Enable (یک بیتی) و پایه Up/Down (یک بیتی) است.

با یک شدن ورودی Enable شمارنده فعال شده و با هر لبه بالا رونده کلاک ورودی شمارنده بسته به ورودی با یک شدن ورودی Up/Down به بالا یا پایین میشمارد. اگر ورودی Up/Down برابر یک باشد شمارنده بالا شمار و اگر صفر باشد پایین شمار است. در صورتی که ورودی Enable صفر باشد، هیچ شمارشی انجام نمیشود. خروجی شمارنده دو عدد ۴ بیتی (در مجموع ۸ بیت) است که بر روی هشت LED نمایش داده میشود.

## جهت انجام این آزمایش مراحل زیر را طی کرده و پاسخ هر کدام را بنویسید:

#### مرحله ٣-١

۱- با توجه به ورودیها چند حالت ممکن پیش بیاید، آنها را ذکر کنید.

۲- کد مربوط به این آزمایش را نوشته و جزئیات آن را توضیح دهید.

#### م حله ٢-٢

با نوشتن یک Test bench در نرمافزار ISE پاسخ شبیه سازی را با توجه به شرایط زیر نمایش دهید. بازای کلاک ورودی با فرکانس دلخواه، ابتدا شمارنده در حالت بالا شمار باشد و از 00 تا 0F شروع به شمارش کند و سپس با تغییر ورودی Up/Down در حالت پایین شمار قرار گرفته و تا F0 بشمارد.

#### مرحله ٣-٣

نتیجه ی گزارش سنتز را برای این طراحی ارائه دهید و دلیلی برای استفاده شدن این مقدار از منابع FPGA را گزارش کنید.

## مرحله ۳-۴

کد UCF این طراحی را جهت پیادهسازی سختافزاری بر روی برد آزمایشگاه بنویسید. کلاک ورودی را به کلاک دستی و سایر ورودیها را به Dip switch ها وصل نمایید.