

### بخش اول: راه اندازی پروتکل PS2

مرحله ۱-۱: تشریح کد Debouncer

```
LIBRARY ieee;
USE ieee.std_logic_1164.all;
USE ieee.std_logic_unsigned.all;
ENTITY debounce IS
 GENERIC(
                    INTEGER := 10); --counter size (10 bits gives 40.9us with 50MHz clock)
    counter_size
 PORT(
            : IN STD_LOGIC; --input clock 50MHz
    c1k
           : IN STD_LOGIC; --input signal to be debounced
    button
    result : OUT STD_LOGIC); --debounced signal
END debounce;
ARCHITECTURE logic OF debounce IS
  SIGNAL flipflops : STD_LOGIC_VECTOR(1 DOWNTO 0); --input flip flops
  SIGNAL counter_set : STD_LOGIC;
                                                       --sync reset to zero
  SIGNAL counter_out : STD_LOGIC_VECTOR(counter_size DOWNTO 0) := (OTHERS => '0'); --counter output
  counter_set <= flipflops(0) xor flipflops(1); --determine when to start/reset counter</pre>
  PROCESS(clk)
  BEGTN
    IF(clk'EVENT and clk = '1') THEN
      flipflops(0) <= button;</pre>
      flipflops(1) <= flipflops(0);</pre>
      If(counter_set = '1') THEN
                                                   --reset counter because input is changing
        counter_out <= (OTHERS => '0');
      ELSIF(counter_out(counter_size) = '0') THEN --stable input time is not yet met
        counter_out <= counter_out + 1;</pre>
                                                   --stable input time is met
        result <= flipflops(1);</pre>
      END IF;
    END IF:
  FND PROCESS:
END logic;
```



این کد VHDL یک دیبانسر (Debouncer) را پیاده سازی می کند که دو ورودی دارد (کلاک و سیگنال ورودی دکمه) و یک خروجی (سیگنال رفع نویز شده). کلاک ورودی برای عملکرد فلیپفلاپها و شمارنده به کار می رود. سیگنالهای تعریف شده شامل flipflops برای فلیپفلاپها، و XOR روی فلیپفلاپها، و Counter\_set, فلیپفلاپها، و XOR روی فلیپفلاپها، و flipflopsبرای خروجی شمارنده هستند. در لبه بالا رونده کلاک، مقدار ورودی به فلیپفلاپ اول منتقل می شود و مقدار فلیپفلاپ اول به فلیپفلاپ دوم منتقل می شود. اگر این مقدار ا باشد، نشان دهنده تغییر منتقل می گردد. با XOR شدن این دو مقدار، سیگنال counter\_set کانتر به افزایش خود ادامه می دهد تا زمانی که به بیت پرارزش در سیگنال دکمه است، و کانتر ریست می شود. در این حالت، عملیات رفع نویز انجام شده و نتیجه به خروجی منتقل می شود. براسد و نشان دهد سیگنال دکمه پایدار شده است. در این حالت، عملیات رفع نویز انجام شده و نتیجه به خروجی منتقل می شود. آن پیش فرض

## مرحله ۱-۱: پروتکل PS2

```
کتابخانهها و موجودیت: این کد از کتابخانههای استاندارد IEEE
library IEEE;
use IEEE.std_logic_1164.all;
                                                                  برای انواع منطقی استفاده میکند و موجودیتی با دو ورودی PS2_CLK) و
entity Ex_4_1 is
                                                                   (PS2_code new و خروجی PS2_code عریف شده (PS2_code) تعریف شده
    port(PS2_CLK, PS2_data : in std_logic;
         PS2_code_new
                           : out std_logic;
                            : out std_logic_vector(7 downto 0));
         PS2 code
                                                                تعریف ماشین حالت: نوع داده state_t یک نوع شمارشی است که
end entity:
                                                               حالتهای مختلف ماشین حالت را تعریف میکند، از جمله) start شروع(، DO
architecture BHV of Ex 4 1 is
                                                                    تا) D7 برای خواندن ۸ بیت داده(، parity(برای بررسی بیت توازن)، و stop
    type state_t is (start, D0, D1, D2, D3, D4, D5, D6, D7, parity,
                                                                                                                          )يايان فريم.(
    signal state : state_t := start;
    signal P : std_logic :='0';
                                                                                                                           منطق اصلی
    P1: process(PS2_CLK)
                                                                                                                   سيگنالها:
               (PS2_CLK'event and PS2_CLK = '0') then
                case state is
                                                                state حالت فعلی ماشین حالت را نگه می دارد و در ابتدا روی start
                when start =>
                                 if (PS2_data = '0') then PS2_code_new <= '0';
                                                                                                                        تنظیم می شود.
                                                                        <= '0';
                                                           state
                                                                        <= D0;
                                                                      Pیک سیگنال XOR است که برای بررسی بیت توازن استفاده
                                else state <= start; end if;</pre>
                                                                                                            می شود و در ابتدا صفر است.
                when D0 =>
                                 PS2_code(0) <= PS2_data;</pre>
                                             <= P xor PS2_data;
                                                                                                بلوک پردازش:(Process Block)
                                 state
                when D1 =>
                                                                   این بلوک روی لبه نزولی سیگنال PS2_CLK اجرا می شود. وقتی
                                 PS2_code(1) <= PS2_data;</pre>
                                             یک رویداد (لبه نزولی) روی سیگنال کلاک تشخیص داده میشود، ماشین 🤻 Ps2_data; یک رویداد (لبه نزولی
                                 state
                                                                                                                   حالت فعال مى شود.
                when D2 =>
                                 PS2_code(2) <= PS2_data;</pre>
                                             <= P xor PS2_data;
                                                                    در حالتstart ، اگر PS2_data صفر باشد ، فرآبند دربافت داده
                                 state
                                             \langle = D3;
                                                                  شروع می شود و ماشین حالت به DO منتقل می شود. در غیر این صورت، در
                when D3 =>
                                                                                                              حالت start باقى مىماند.
                                 PS2_code(3) <= PS2_data;</pre>
                                             <= P xor PS2 data;
                                 state
                                             <= D4:
                                                               حالتهای D0 تا D7 هرکدام یک بیت داده از PS2_data می خوانند
                when D4 =>
                                                                    و در بردار PS2_code ذخیره می کنند. در هر مرحله، بیت خوانده شده با
                                 PS2_code(4) <= PS2_data;</pre>
                                             <= P xor PS2_data;
                                                                                سیگنال P XOR می شود تا برای بررسی توازن استفاده شود.
                                             <= D5;
                                 state
                when D5 =>
                                                                        در حالتparity ، بیت توازن پردازش و با P مقایسه میشود.
                                            <= PS2_data;
                                 PS2_code(5)
                                             <= P xor PS2_data;
                                 state
                                                               در حالتstop ، مقدار PS2_code_new بر اساس نتیجه XOR داده و
                when D6 = >
                                                                    توازن تنظیم میشود و ماشین حالت به start برمیگردد تا برای دریافت
                                 PS2_code(6) <= PS2_data;</pre>
                                             <= P xor PS2_data;
                                                                                                                 فريم جديد آماده شود.
                                 state
                                          <= D7:
                when D7 =>
                                                                                                                        توضيح عملكرد
                                PS2_code(7) <= PS2_data;</pre>
                                             <= P xor PS2_data;
                                 state
                                             <= parity;
                                                                این کد به طور مؤثر فریمهای داده را که از دستگاه PS/2 دریافت میشوند،
                when parity =>
                                                                  پردازش میکند و کد ۸ بیتی را پس از بررسی بیت توازن تولید میکند. بیت
                                          <= P xor PS2_data;
                                                                        توازن به منظور اطمینان از صحت دادهها محاسبه و بررسی میشود.
                                 state
                                          <= stop:
                when stop =>
                                 PS2_code_new <= (Ps2_data) and (not p);</pre>
```

```
when others =>
when others =>
state <= start;

end case;
end if;
end process;

end architecture;</pre>
```

### مرحله۱-۲: تست بنچ نویسی



# بخش دوم: خواندن از فایل برای نمایش در سون سگمنت

### مرحله ۱-۲:

```
این کد VHDL به منظور نمایش یک عدد دو رقمی روی دو
  library IEEE;
use IEEE.STD LOGIC 1164.ALL;
                                                                       سون سگمنت که یک پاس داده مشترک دارند، طراحی
use IEEE.STD_LOGIC_UNSIGNED.ALL;
use IEEE.std_logic_textio.ALL;
                                                                     شده است. برخلاف روش مستقیم وارد کردن مقادیر ۸ بیتی
use std.textio.all;
                                                                         معادل سون سگمنت، در این آزمایش باید ابتدا مقادیر
entity Ex_4_2 is
                                                                       معادل ۸ بیتی برای ارقام . تا F (۱٦ رقم) را دریک فایل متنی
   Port (CLK : in
                       STD LOGIC;
                                                                         ذخیره کنید و سیس آنها را با استفاده ازیک زیر برنامه
         Din : in
                       STD_LOGIC_VECTOR(7 downto 0);
                                                                              بخوانید و دریک حافظه ۱٦ خانهای ذخیره کنید.
         COM : buffer STD_LOGIC_VECTOR(3 downto 0) := "0001";
                       STD_LOGIC_VECTOR(7 downto 0));
                                                                                                         توضیح ساختار کد
end entity;
                                                                                                        موحودىت:(Entity)
architecture Behavioral of Ex 4 2 is
                                                                       :CLK ورودی کلاک که برای مدیریت زمان بندی تغییرات
                   : STD_LOGIC_VECTOR(3 downto 0);
    type memory_t is array (0 to 15) of STD_LOGIC_VECTOR(7 downto 0);
                                                                                                          استفادہ می شود.
   impure function init_RAM (input : string) return memory_t is
                                                                      :Din ورودی ۸ بیتی شامل دو عدد ٤ بیتی برای ارقام پکان و
       file my_file
                             : text open read_mode is input;
       variable current_line : line;
                                                                                                                  دهگان.
       variable RAM
                            : memory_t;
       variable OK
                            : boolean;
                                                                     :COM خروحی ٤ ييتي كه به صورت تناويي مشخص مي كند
   begin
                                                                           کدام سون سگمنت فعال باشد (دهگان یا یکان).
       for i in memory_t'range loop
           readline(my_file, current_line);
                                                                          :Dout خروجی ۸ بیتی که داده سون سگمنت را ارسال
           hread(current_line, RAM(i),OK);
                                                                                                                  مىكند.
           assert OK
           report "Read 'RAM' failed for line: " & current_line.all
           severity failure;
```

end loop;

```
file_close(my_file);
        return RAM;
end function;
    signal RAM : memory_t := init_RAM("C:\Users\Ali\Desktop\Ex4_2\7seg.txt");
begin
   process(CLK)
   begin
        if (CLK'event and CLK = '1') then
            if (COM = "0010") then
                COM <= "0001";
                 temp <= Din(3 downto 0);</pre>
            elsif (COM = "0001") then
                COM <= "0010";
                 temp <= Din(7 downto 4);</pre>
            end if;
        end if;
    end process;
    Dout <= RAM(conv_integer(temp));</pre>
end architecture;
```

تعریف حافظه:

یک نوع آرایه به نام memory\_t تعریف شده که ۱٦ خانه دارد و هر خانه ۸ بیت است. این آرایه برای ذخیره مقادیر معادل سون سگمنت اعداد ، تا F استفاده می شود.

یک تابع با نام init\_RAM برای خواندن مقادیر از فایل متنی seg.txt ۷نوشته شده است. این تابع به صورت impure تعریف شده است، زیرا ورودی از دنیای خارج (فایل متنی) میگیرد.

درون این تابع، مقادیر خط به خط از فایل متنی خوانده شده و در حافظه RAM ذخیره میشوند.

بلوک پردازش:(Process Block)

در هر لبه بالا رونده کلاک، مقدار COM به صورت تناوبی بین "۱..." (برای فعالسازی یکان) و "۰۱.." (برای فعالسازی دهگان) تغییر میکند.

بسته به مقدار COM ، قسمت مربوط به یکان یا دهگان از Din انتخاب و در temp ذخیره میشود.

تخصيص خروجى:

خروجی Dout مقدار متناظر با temp را از حافظه RAM میخواند و روی سون سگمنت ارسال میکند. مقدار temp به عدد صحیح تبدیل میشود تا به عنوان شاخص برای دسترسی به آرایه RAM استفاده شود.

عملكرد كلى

این کد با استفاده از یک فایل متنی مقادیر معادل سون سگمنت را میخواند و در یک حافظه ذخیره میکند. در هر چرخه کلاک، یکی از دو سون سگمنت فعال شده و مقدار صحیح برای نمایش عدد مربوطه از حافظه خوانده میشود. به این ترتیب، یک عدد دو رقمی به طور صحیح و مرتب روی دو سون سگمنت نمایش داده میشود.

# مرحله ۲-۲: تست بنچ نویسی



#### <mark>بخش سوم: ساختاری</mark>

مرحله ۱-۳: کد ساختاری

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity Ex_4_3 is
    port(CLK_50MHz, PS2_CLK, PS2_data : in std_logic;
                                          : out std_logic_vector(7 downto 0);
          PS2_code_out
                                           : out std_logic_vector(3 downto 0);
          COM
          PS2_code_new
                                           : out std_logic);
end Ex_4_3;
architecture Structural of Ex_4_3 is
    signal PS2_CLK_Debounced, PS2_data_Debounced : std_logic;
    signal PS2_code : std_logic_vector(7 downto 0);
    signal div : std_logic;
begin
    UUT1: entity work.debounce port map(CLK_50MHz, PS2_CLK, PS2_CLK_Debounced);
    UUT2: entity work.debounce port map(CLK_50MHz, PS2_data, PS2_data_Debounced);
    UUT3: entity work.Ex_4_1 port map(PS2_CLK_Debounced, PS2_data_Debounced, PS2_code_new, PS2_code);
    UUT4: entity work.EX_4_2 port map(div, PS2_code, COM, PS2_code_out);
    UUT5: entity work.Freq_Div generic map (25 * (10**6)) port map(CLK_50MHz, div);
end Structural;
                              UUT1
                                                                                             UUT4
      PS2_CLK
                                                                                        CLK
                                                                                                     COM[3:0]
                                                           UUT3
                                                                                                                  COM[3:0]
    CLK_50MHz
                                                                                      Din[7:0]
                                                                                                    Dout[7:0]
                            debounce
                                                                                                                   PS2_code_out[7:0]
                                                  PS2_CLK
                                                                  PS2_code[7:0]
                                                                                             Ex 4 2
                              UUT2
                                                  PS2_data
                                                                  PS2_code_new
                                                                                                                    > PS2_code_new
                             lacksquare
                                                          Ex_4_1
                       button
                                      result
      PS2_data
                          clk
                                                           UUT5
                            debounce
                                                                  CLK OUT
                                                         Freq_Div
```

مرحله ۲-۳: کد UCF

```
NET "COM[3]" LOC = p130;
NET "COM[2]" LOC = p128;
NET "COM[1]" LOC = p126;
NET "COM[0]" LOC = p125;

NET "PS2_code_out[7]" LOC = p131;
NET "PS2_code_out[6]" LOC = p132;
NET "PS2_code_out[5]" LOC = p133;
NET "PS2_code_out[4]" LOC = p135;
NET "PS2_code_out[4]" LOC = p135;
NET "PS2_code_out[2]" LOC = p137;
NET "PS2_code_out[1]" LOC = p138;
NET "PS2_code_out[0]" LOC = p139;
NET "PS2_code_out[0]" LOC = p140;

NET "CLK_50MHz" LOC = p80;
NET "PS2_CLK" LOC = p64;
NET "PS2_data" LOC = p63;
NET "PS2_code_new" LOC = p93;
```