Перевод: Егоров А.В., 2010 г.

# Программная модель

Контроллер SDRAM ведёт себя как простая память, когда к нему обращаются по интерфейсу Avalon-MM. Ему не требуется программно конфигурируемых настроек и регистров с распределением в памяти. Не требуется программный драйвер для процессора, чтобы иметь доступ к контроллеру SDRAM.

# Рассмотрение тактов, PLL и временных характеристик

В этой секции описывается вопрос, связанный с синхронизацией такта от ядра контроллера SDRAM, ведущего на чип SDRAM. Во время SDRAM передачи, сигналы адреса, данных и контроля на выводах SDRAM имеют правильное значение внутри временного окна, в течение которого такт должен защёлкнуть правильные значения. На низкой тактовой частоте, такт обычно спадает внутри правильного окна. На высоких частотах, вы должны компенсировать такт SDRAM, чтобы выровнять его с правильным окном.

Определение, когда появляется правильное окно, возможно с помощью подсчётов или при анализе выводов SDRAM осциллографом. Затем используется PLL для подстройки фазы SDRAM такта так, чтобы фронт приходился на середину правильного окна. Подстройка PLL ведётся методом проб и ошибок, чтобы получить фазовый сдвиг соответствующий вашей печатной плате.

Подробнее о схеме PLL в вашем чипе в настольной книге на выбранный чип. Подробнее о конфигурировании PLL в чипах Altera в руководстве пользователя мегафункцией ALTPLL.

1. Ядро контроллера SDRAM

## Факторы, влияющие на временные характеристики SDRAM

Положение и длительность окна зависит от нескольких факторов:

 Временные параметры чипа и I/O выводов SDRAM - I/O временные параметры варьируются, основываясь на семействе чипа и его градации по скорости.

Перевод: Егоров А.В., 2010 г.

- Размещение вывода чипа I/O выводы, подключенные к строковой разводке, отличаются от подключенных к столбцовой разводке.
- Логические опции, использованные во время компиляции Quartus II Логические опции, такие как логика Fast Input Register и Fast Output Register влияют на компоновку проекта. Размещение логики и регистров внутри чипа влияет на задержку распространения сигналов до I/O выводов.
- Задержка SDRAM CAS

В результате, правильное временное окно отличается для различной комбинации чипов FPGA и SDRAM. Окно зависит от результата компоновки проекта в программе Quartus II и от назначений выводов.

# Симптомы ненастроенной PLL

Определить, что PLL настроена не корректно, бывает очень сложно. Передачи данных к и от SDRAM могут постоянно не пропадать. Например, отдельные передачи к контроллеру SDRAM могут быть успешными, тогда как передача пакетов теряться. Для процессорных систем, если программа выполняет операции чтения или записи с SDRAM, но не может запуститься, когда код размещён в SDRAM, то PLL настроена не корректно.

## Оценка корректности сигнального окна

В этой секции описывается, как оценить положение и размер корректного сигнального окна, используя временные параметры, представленные в технической документации на SDRAM и в отчёте компилятора программы Quartus II. После того, как окно найдено, настройте PLL таким образом, чтобы тактовые фронты SDRAM появлялись точно на середине окна.

Расчёт окна — это двух шаговый процесс. Сначала определите, на сколько времени такт SDRAM может отставать от такта контроллера, а затем, на сколько он может опережать контроллер. После нахождения максимального значения отставания и опережения, рассчитайте среднюю точку между ними.

Такой расчёт может дать только оценочное значение. Следующие задержки могут оказать влияния на характеристики настройки PLL, но не могут быть учтены в подобных расчётах:

- Расфазировка сигнала из-за задержек на печатной плате принимается нулевое значение расфазировки.
- Задержка от узла тактового выхода PLL до точки назначения считается, что задержка от узла тактового выхода PLL SDRAM такта до вывода такая же, как и задержка от узла тактового выхода PLL такта контроллера до тактового входа SDRAM контроллера. Если эти тактовые задержки существенно различаются, вы должны учесть их при расчёте фазового сдвига для вашего окна.

Перевод: Егоров А.В., 2010 г.

На рис. 1-5 показано, как рассчитывать максимальную длину запаздывания SDRAM такта по отношению к такту контроллера, а на рис. 1-6 показано, как рассчитывать максимальное опережение. Задержка — это отрицательный фазовый сдвиг по отношению к такту контроллера, а опережение - положительный фазовый сдвиг. Такт SDRAM должен отставать от такта контроллера не менее максимальной задержки цикла чтения или цикла записи. Другими словами, Максимальное запаздывание = минимуму (запаздывание чтения, запаздывание записи). Аналогично, такт SDRAM должен опережать такт контроллера не менее максимального опережения цикла чтения или цикла записи. Другими словами, Максимальное опережение = минимуму (опережение чтения, опережение записи).

Figure 1-5. Calculating the Maximum SDRAM Clock Lag



Перевод: Егоров А.В., 2010 г.

Figure 1-6. Calculating the Maximum SDRAM Clock Lead



#### Пример расчёта

В этой секции приводится пример расчёта сигнального окна для чипа SDRAM Micron MT48LC4M32B2-7 и проекта, реализованного в чипе Stratix II EP2S60F672C5. В этом примере используется задержка CAS (CL) — 3 цикла и тактовая частота 50 МГц. Все сигналы SDRAM в чипе регистрируются в I/O ячейках с разрешёнными логическими опциями Fast Input Register и Fast Output Register в программе Quartus II. В табл. 1-3 показаны соответствующие временные параметры, взятые из технической документации на чип MT48LC4M32B2.

**Table 1–3.** Timing Parameters for Micron MT48LC4M32B2 SDRAM Device (Part 1 of 2)

|                                  |        |                    | Value (ns) in -7 Speed Grade |      |
|----------------------------------|--------|--------------------|------------------------------|------|
| Parameter                        |        | Symbol             | Min.                         | Max. |
| Access time from CLK (pos. edge) | CL = 3 | t <sub>AC(3)</sub> | _                            | 5.5  |
|                                  | CL = 2 | t <sub>AC(2)</sub> | _                            | 8    |
|                                  | CL = 1 | t <sub>AC(1)</sub> | _                            | 17   |
| Address hold time                |        | t <sub>AH</sub>    | 1                            | _    |
| Address setup time               |        | t <sub>AS</sub>    | 2                            | _    |
| CLK high-level width             |        | t <sub>cH</sub>    | 2.75                         | _    |
| CLK low-level width              |        | t <sub>CL</sub>    | 2.75                         |      |

SDRAM Перевод: Егоров А.В., 2010 г.

**Table 1–3.** Timing Parameters for Micron MT48LC4M32B2 SDRAM Device (Part 2 of 2)

|                                      |        |                    | Value (ns) in -7 Speed Grade |      |
|--------------------------------------|--------|--------------------|------------------------------|------|
| Parameter                            |        | Symbol             | Min.                         | Max. |
| Clock cycle time                     | CL = 3 | t <sub>CK(3)</sub> | 7                            | _    |
|                                      | CL = 2 | t <sub>CK(2)</sub> | 10                           | _    |
|                                      | CL = 1 | t <sub>CK(1)</sub> | 20                           | _    |
| CKE hold time                        |        | t <sub>cкн</sub>   | 1                            | _    |
| CKE setup time                       |        | t <sub>cks</sub>   | 2                            | _    |
| CS#, RAS#, CAS#, WE#, DQM hold time  |        | t <sub>cmh</sub>   | 1                            | _    |
| CS#, RAS#, CAS#, WE#, DQM setup time |        | t <sub>cms</sub>   | 2                            | _    |
| Data-in hold time                    |        | t <sub>DH</sub>    | 1                            |      |
| Data-in setup time                   |        | t <sub>DS</sub>    | 2                            |      |
| Data-out<br>high-impedance<br>time   | CL = 3 | t <sub>HZ(3)</sub> |                              | 5.5  |
|                                      | CL = 2 | t <sub>HZ(2)</sub> | _                            | 8    |
|                                      | CL = 1 | t <sub>HZ(1)</sub> |                              | 17   |
| Data-out low-impedance time          |        | t <sub>LZ</sub>    | 1                            | _    |
| Data-out hold time                   |        | t <sub>oH</sub>    | 2.5                          |      |

В таблице 1-4 показана соответствующая информация по временным характеристикам, полученная из секции временного анализатора отчёта о компиляции Quartus II. Значения в таблице — это максимальное и минимальное значение из всех выводов чипа, подключенных к SDRAM. Разница во времени между SDRAM выводами чипа мала (менее 100 пс), поскольку регистры для этих сигналов размещены в I/O ячейках.

**Table 1–4.** FPGA I/O Timing Parameters

| Parameter                       | Symbol              | Value (ns) |
|---------------------------------|---------------------|------------|
| Clock period                    | t <sub>clk</sub>    | 20         |
| Minimum clock-to-output time    | t <sub>co_min</sub> | 2.399      |
| Maximum clock-to-output time    | t <sub>co_max</sub> | 2.477      |
| Maximum hold time after clock   | t <sub>H_MAX</sub>  | -5.607     |
| Maximum setup time before clock | t <sub>su_max</sub> | 5.936      |

Вы должны скомпилировать проект в программе Quartus II, чтобы получить информацию об I/O временных характеристиках проекта. Вся техническая документация на семейство чипов Altera содержит общую информацию об I/O временных характеристиках для каждого чипа, но в отчёте компилятора Quartus II содержится более точная информация, конкретно для вашего проекта.

Перевод: Егоров А.В., 2010 г.

Значение временных характеристик в отчёте компилятора может отличаться, в зависимости от результатов компоновки, размещения выводов и прочих настроек логики Quartus II. Когда вы перекомпилируете проект в программе Quartus II, следите за тем, чтобы ваши временные I/O характеристики не слишком менялись.

В следующем примере показан расчёт для рис. 1-5 и рис. 1-6 с использованием значений из табл. 1-3 и табл. 1-4.

Такт SDRAM должен отставать от такта контроллера на наименьшее значение отставания чтения или отставания записи:

$$Read\ Lag = t_{OH}(SDRAM) - t_{H\_MAX}(FPGA)$$
 $= 2.5\ ns - (-5.607\ ns) = 8.107\ ns$ 
или
 $Write\ Lag = t_{CLK} - t_{CO\_MAX}(FPGA) - t_{DS}(SDRAM)$ 
 $= 20\ ns - 2.477\ ns - 2\ ns = 15.523\ ns$ 

Такт SDRAM должен опережать такт контроллера на наименьшее значение опережения чтения или опережения записи:

Read Lead= 
$$t_{CO\_MIN}(FPGA) - t_{DH}(SDRAM)$$
  
= 2.399 ns - 1.0 ns = 1.399 ns  
или  
Write Lead=  $t_{CLK} - t_{HZ(3)}(SDRAM) - t_{SU\_MAX}(FPGA)$   
= 20 ns - 5.5 ns - 5.936 ns = 8.564 ns

Таким образом, в этом примере вы можете сдвинуть фазу такта SDRAM от -8,107 нс до 1,399 нс по отношению к такту контроллера. Выберите фазовый сдвиг на средней точке результатов для этого окна (–8.107 + 1.399)/2 = –3.35 ns.