# Αναφορά Εργαστηρίου 4

### Κωδικός Ομάδας LAB31231465

| Διαλεκτάκης Γιώργος         |
|-----------------------------|
| Βαϊλάκης Απόστολος Νικόλαος |

### Προεργασία

Ως προεργασία του 4ου εργαστηρίου μας ζητήθηκε ένα σχηματικό διάγραμμα του **Datapath** που υλοποιεί κάποιες σύνθετες εντολές όπου φαίνονται οι αλλαγές που έχουμε κάνει σε σχέση με τα προηγούμενα εργαστήρια καθώς και της μηχανής πεπερασμένων καταστάσεων του **Control** που ελέγχει το νέο **Datapath.** 



### Περιγραφή Ασκησης

Σκοπός της 4ης εργαστηριακής άσκησης ήταν η επέκταση της μονάδας Ελέγχου(Control) του νέου Datapath το οποίο πλέον σχεδιάστηκε για να υλοποιεί σύνθετες εντολές (cmov, add\_MMX\_byte, branch\_equal\_reg\_mem, branch\_not\_equal\_reg\_mem, byte\_pack\_mem και byte\_unpack\_mem) τις οποίες θα αναλύσουμε παρακάτω. Τελικός σκοπός η ένωση των δύο παραπάνω για την κατασκευή ενός Επεξεργαστή(Processor) πολλαπλών κύκλων που υλοποιεί σύνθετες εντολές (ECHARIS).

#### Datapath:

Το Datapath του 4ου εργαστηρίου είναι ουσιαστικά το ίδιο με αυτό του 3ου με κάποια πρόσθετα στοιχεία. Πιο συγκεκριμένα δημιουργήσαμε ένα module με όνομα QUADREG το οποίο χειρίζεται τις εντολές branch\_not\_equal\_mem και byte\_pack\_mem ανάλογα με την είσοδο που θα του δώσει το Control. Επίσης, φτιάξαμε ένα module με όνομα UNPACKER το οποίο υλοποιεί την εντολή byte\_unpack\_mem. Ακόμα δημιουργήθηκε ένα module μέσα στην ALU το οποίο εκτελεί την εντολή add\_MMX\_byte και απλά χρειάζεται τον σωστό Opcode για να λειτουργήσει τον οποίο και παίρνει από το Control. Για τις εντολές cmov και branch\_equal\_reg\_mem δεν δημιουργήθηκαν έξτρα modules αλλά η υλοποίηση έγινε μέσα στο Control επειδή θεωρήθηκε ευκολότερο και πιο γρήγορο. Προστέθηκαν ακόμα δύο πολυπλέκτες, ένας στην IF\_STAGE που αποφασίζει αν θα προστεθεί ο καταχωρητής rs ή ο Immediate στον PC ανάλογα με την εντολή που εκτελούμε (BREM ή BNEM αντίστοιχα) και ένας στην MEM\_STAGE που αποφασίζει αν θα γράψουμε στην Register File τα δεδομένα της μνήμης ή του QUADREG.

#### **Control:**

Η μηχανή πεπερασμένων καταστάσεων που υλοποιεί το Control του νέου Datapath έχει κάποιες έξτρα καταστάσεις σε σχέση με αυτήν του 3ου εργαστηρίου ανάλογα την εντολή που εκτελεί ο επεξεργαστής μας:

#### Πιο συγκεκριμένα:

-cmov(R-TYPE): Έχουμε την κατάσταση CMOV κατά την οποία ελέγχουμε αν ο καταχωρητής rt είναι μηδέν και έτσι προχωράμε σε NOP, διαφορετικά οδηγούμαστε στην κατάσταση CMOV\_WR κατά την οποία γράφουμε στην Register File τα δεδομένα του καταχωρητή rs.

-add\_MMX\_byte(R-TYPE): Για την συγκεκριμένη εντολή δεν έχουμε δημιουργήσει έξτρα states. Περνάμε απλά τον κατάλληλο Opcode στην ALU για να εκτελέσει την σωστή λειτουργία. Την θεωρούμε R-TYPE εντολή και επομένως τα αντίστοιχα σήματα θα ενεργοποιηθούν για αυτήν την εντολή όπως και για άλλες R-TYPE εντολές.

-branch\_equal\_reg\_mem(I-TYPE): Εδώ έχουμε την κατάσταση BERM στην οποία φθάνουμε όταν έρθει το κατάλληλο instruction("100111"), την BERM\_LD κατά την οποία διαβάζουμε από την μνήμη στην διεύθυνση που δείχνει ο Immediate και κάνουμε σύγκριση τα δεδομένα της με αυτά του καταχωρητή  $\mathbf{rd}$  και την κατάσταση  $\mathbf{BERM}_\mathbf{PC}$  όπου επιλέγουμε τον  $\mathbf{PC}$  δηλαδή αν θα υπάρξει διακλάδωση ή όχι. Στην περίπτωση που υπάρχει διακλάδωση θετουμε στο  $\mathbf{PC}$  το  $\mathbf{PC} + 4 + \mathbf{RF}[\mathbf{Rs}]$ .

-branch\_not\_equal\_mem(I-TYPE): Σε αυτή την σύνθετη εντολή έχουμε την κατάσταση

BNEM στην οποία οδηγούμαστε όταν έρθει το κατάλληλο Instruction("101111"), συνεχίζουμε με την κατάσταση BNEM\_LD\_RS όπου διαβάζουμε τον καταχωρητή rs από την Register File, έπειτα έχουμε την BNEM\_LD\_RD όπου διαβάζουμε τον καταχωρητή rd και κάνουμε σύγκριση τις διευθύνσεις της μνήμης που δείχουν οι καταχωρητές rs και rd. Σε αυτό μας βοηθάει το module QUADREG το οποίο σε αυτή την περίπτωση λειτουργεί ως ένας απλός καταχωρητής που κρατάει τα δεδομένα της εξόδου της μνήμης. Έτσι, σε 2 κύκλους μπορούμε να συγκρίνουμε τα δεδομένα 2 διαφορετικών διευθύνσεών της. Τέλος, υπάρχει η κατάσταση BNEM\_PC στη οποία επιλέγουμε τον PC δηλαδή αν θα διακλαδωθεί το πρόγραμμα ή όχι.

-byte\_pack\_mem(I-TYPE): Ξεκινάει από την κατάσταση PACK όταν έρθει το αντίστοιχο Instruction("111100"). Συνεχίζει με τις καταστάσεις PACK\_A, PACK\_B, PACK\_C και PACK\_D κατά τις οποίες στέλνουμε σε 4 διαδοχικούς κύκλους τα δεδομένα 4 διαδοχικών διευθύνσεων(το τελευταίο byte) της μνήμης στο module QUADREG το οποίο κάνει pack τα δεδομένα στον καταχωρητή rd τον οποίο και γράφουμε στην Register File στην τελική κατάσταση η οποία είναι η PACK\_WR.

-byte\_unpack\_mem(I-TYPE): Όπως και οι υπόλοιπες εντολές, όταν έρθει το κατάλληλο Instruction("11110") φτάνει στην κατάσταση UNPACK. Έπειτα, έχουμε τις καταστάσεις UNPACK\_A, UNPACK\_B, UNPACK\_C και UNPACK\_D κατά τις οποίες στέλνουμε με τη σειρά σε 4 διαδοχικούς κύκλους τα δεδομένα του καταχωρητή rd, byte-byte στο module UNPACKER το οποίο τα αποθηκεύει σε 4 διαδοχικές θέσεις μνήμης στο οποίο γίνεται και το κατάλληλο sign extension.

Κυμματομορφές:

### CMOV:



Στην παραπάνω κυμματομορφή βλέπουμε 3 διαδοχικές CMOV. Αν προσέξουμε τα σήματα  $rf_a$  και alu\_out\_temp θα προσέξουμε οτι η ALU εξάγει τον RF[rs] ατόφιο. Επίσης μπορούμε να δούμε οτι το σήμα  $rf_a$  wren ενεργοποιείται στην πρώτη και στην τρίτη περίπτωση, όχι όμως στην δεύτερη όπου εχουμε  $rf_a$   $rf_a$ 

# add\_MMX\_byte:



Η add\_MMX\_byte θεωρείται rtype εντολή με μόνη διαφορά το function της ALU όπου στην προκειμένη περίπτωση είναι "101000". Ετσι η ALU ξερει να κανει κατάλληλη πράξη. Όλα τα άλλα σήματα είναι ίδια με το προηγούμενο εργαστήριο.

## branch\_equal\_reg\_mem :



# branch\_not\_equal\_mem:

|                |              |            |           |          |       |          |      |          |      |          |     |          |      |          |    |          |      |          |      |          |      |          |     |          | 1,595.000 | ) ns     |     |          |
|----------------|--------------|------------|-----------|----------|-------|----------|------|----------|------|----------|-----|----------|------|----------|----|----------|------|----------|------|----------|------|----------|-----|----------|-----------|----------|-----|----------|
| Name           |              | Value      |           | 1,490 ns | لينين | 1,500 ns |      | 1,510 ns |      | 1,520 ns |     | 1,530 ns |      | 1,540 ns |    | 1,550 ns |      | 1,560 ns |      | 1,570 ns |      | 1,580 ns |     | 1,590 ns |           | 1,600 ns | 1   | 1,610 ns |
| Unio<br>Unio   | tlk          | 1          |           |          |       |          |      |          |      |          |     |          |      |          |    |          |      |          |      |          |      |          |     |          |           |          |     |          |
| ∵lle r         | rst          | 0          |           |          |       |          |      |          |      |          |     |          |      |          |    |          |      |          |      |          |      |          |     |          |           |          |     |          |
| ₹ 0            | dk_period    | 10000 ps   |           |          |       |          |      |          |      |          |     |          |      |          | 10 | 000 ps   |      |          |      |          |      |          |     |          |           |          |     |          |
| 76 s           | state        | wait_stage | sta       | rt       | bn    | em       | bnem | ld_rs    | bnem | ld_rd    | bne | п_рс     | wait | stage    | st | art      | ) bn | nem      | bnem | ld_rs    | bnem | ld_rd    | bne | m_pc     | wait      | stage    | sta | rt Xp    |
| ▶ ■ r          |              | 16         |           |          |       |          |      | 0        |      |          |     |          |      |          | X  |          |      |          |      |          | 16   |          |     |          |           |          |     | 10       |
| ▶ ■ r          |              | 16         | $\supset$ |          |       |          |      |          | 4    |          |     |          |      |          | X  |          |      |          |      |          | 16   |          |     |          |           |          |     | 0        |
|                | f_wrdata_sel | 0          |           |          |       |          |      |          |      |          |     |          |      |          |    |          |      |          |      |          |      |          |     |          |           |          |     |          |
|                | f_wren       | 0          |           |          |       |          |      |          |      |          |     |          |      |          |    |          |      |          |      |          |      |          |     |          |           |          |     |          |
| ∵l <u>la</u> t | temp_reg_wr  | 0          |           |          |       |          |      |          |      |          |     |          |      |          |    |          |      |          |      |          |      |          |     |          |           |          |     |          |
|                | mem_dataout[ | 0          | 0         |          | ( 1   | 2        | X    | 1        | 3    |          | X   |          |      | 12       |    |          | Х    |          |      |          |      |          | 0   |          |           |          |     | X1       |
| lΩ r           | oc_sel       | 0          |           |          |       |          |      |          |      |          |     |          |      |          |    |          |      |          |      |          |      |          |     |          |           |          |     |          |
| <u> Ղե</u> բ   | pc_add_sel   | 0          |           |          |       |          |      |          |      |          |     |          |      |          |    |          |      |          |      |          |      |          |     |          |           |          |     |          |
| ▶ ■ v          | wen[4:0]     | 00000      |           | 0000     | 0     |          | X 00 | 001      |      |          |     |          | 00   | 000      |    |          |      |          | 00   | 001      | X    |          |     |          | 0000      |          |     |          |
| ▶ ■ c          | dout[31:0]   | 0          |           |          | 0     |          |      |          |      |          |     |          |      | 1        | 13 |          |      |          |      |          | X    |          |     |          | 0         |          |     |          |

Σε αυτήν την περίπτωση χρησιμοποιούμε το module "QUADREG" (wen = 00001) ωστε να κρατήσουμε τα δεδομένα της μνήμης που βρίσκονται στην θεση RF[rs], μετά απο έναν κύκλο τα συγκρίνουμε με τα δεδομένα της μνήμης που βρίσκονται στην θέση RF[rd] και έτσι επιλέγουμε αν θα γίνει branch με το σήμα pc sel.

## byte\_pack\_mem:



Το module "QUADREG" χρησιμοποιείται ξανά αλλα αυτήν την φορά χρησιμοποιώντας διαφορετικές τιμές στο σήμα wen. Αυτές οι τιμές λένε στο module να κρατήσει το πρώτο byte της εισόδου του και να το αποθηκεύσει (και εξάγει) στο αντίστοιχο byte της εξόδου του . Για παράδειγμα wen=00100 σημαίνει ότι το Module θα πάρει το πρώτο byte της εισόδου του και θα το εξάγει ώς το δεύτερο byte της εξόδου του, χωρίς να πειράξει τα υπόλοιπα bytes. Στην περίπτωση εισόδου wen = 00001 ο quadreg λειτουργεί ώς ένας απλός 32bit register. Επίσης βλέπουμε το σήμα mem\_sel = 1 το οποίο θέτει ως είσοδο του RF τα δεδομένα του quadreg και όχι του memstage.

byte\_unpack\_mem:

| Name             | Value    | 1,690 ns | 1,700 ns  | 1,710 ns  | 1,720 ns   | 1,730 ns     | 1,740 ns     | 1,750 ns            |
|------------------|----------|----------|-----------|-----------|------------|--------------|--------------|---------------------|
| Ū₀ clk           | 0        |          |           |           |            |              |              |                     |
| ₩ rst            | 0        |          |           |           |            |              |              |                     |
| 🖟 clk_period     | 10000 ps |          |           |           |            |              | 10000 ps     |                     |
| Ve state         | nop      | start un | pack unpa | ck_a unpa | ack_b unpa | ack_c \ unpa | ck_d \ wait_ | stage X             |
| ▶ ■ rf_a[31:0]   | 0        |          |           |           | 10         |              |              |                     |
| ▶ ■ rf_b[31:0]   | 0        |          |           | 337       | 52069      |              |              | $\square$ X         |
| DECSTAGE         |          |          |           |           |            |              |              |                     |
| ▶ ■ din[31:0]    | 0        |          | 100       | X 1       | 04 / 1     | 08 )         | 112          | $\longrightarrow$ X |
| 🖫 rf_wren        | 0        |          |           |           |            |              |              |                     |
| UNPACKER         |          |          |           |           |            |              |              |                     |
| ▶ ■ control[3:0] | 0000     | 0000     | ∕ 00      | 01 00     | 10 \ 01    | 100 / 10     | 000 (        |                     |
| ▶ ■ din[31:0]    | 00000000 |          |           | 020       | 80405      |              |              | $\longrightarrow$ X |
| ▶ 🛂 dout[31:0]   | 0000000  | 02030405 | X 0000    | 0005 0000 | 0004       | 0000 🚶       | 0203 )       | 0405                |
| Memory           |          |          |           |           |            |              |              |                     |
| mem_datainter    | 0        | 33752069 | X :       | X         | X          | X            | 2 3375       | 2069                |
| ጬ mem_wren       | 0        |          |           |           |            |              |              |                     |
| immed_offset[:   | 0        |          | 0         | X         | X          | \$ X 1       | 12           |                     |
| immed[31:0]      | 0        |          | 90        | X 9       | )4 X 9     | B X 1        | 02 ( 9       | ) X                 |

Παραπάνω βλέπουμε την εντολή unpack. Για αυτήν την εντολή χρησιμοποιείται το Module "unpacker" το οποίο χρησιμοποιώντας το σήμα control παίρνει το αντίστοιχο byte απο την είσοδό του και το βγάζει στην έξοδο sign extended. Βλέπουμε ακόμη οτι το mem\_wren είναι στον άσσο για 4 διαδοχικούς κύκλους κάνοντας 4 διαδοχικές εγγραφές. Για την διαδοχική αλλαγή του memory address χρησιμοποιήθηκε ως address το σήμα immediate της decstage στο οποίο και προστίθεται το σήμα immed\_offset. Με ομοιο τρόπο αλλάζουν και οι διαδοχικές διευθύνσεις της μνήμης στην εντολή byte pack mem:

#### Συμπεράσματα:

Στα πλαίσια της 4ης εργαστηριακής άσκησης ασχοληθήκαμε με τον τρόπο με τον οποίο υλοποιούμε έναν επεξεργαστή πολλαπλών κύκλων που εκτελεί σύνθετες εντολές. Αυτό το πετύχαμε επεκτείνοντας το προηγούμενο datapath και προσθέτοντας επιπλέον καταστάσεις στην FSM που αποτελεί το Control του επεξεργαστή.