# به نام خدا

# گزارش کار دوم آزمایشگاه مدارهایمنطقی



دانشکده مهندسی کامپیوتر

آزمایش دوم: شیفت-رجیستر

على محمدزاده شبسترى

4.11.8417

تابستان ۱۴۰۲

# فهرست

| <u> </u> | مقدمه                        |
|----------|------------------------------|
| Ψ        | طراحی و ساخت یک شیفت-رجیستر  |
| γ        | استفاده از شیفت–رجیستر آماده |
| 17       | ڄمع بندي                     |
| ١٢       | منابع                        |

#### مقدمه

هدف این آزمایش بررسی منطق شیفت-رجیسترها و نحوه ساخت آنهاست. این آزمایش در دو بخش انجام میشود.

- در بخش اول، منطق شیفت-رجیستر را بررسی می کنیم و حالات مختلفی برای آن می سازیم. این حالات شامل:
  - \* مدار شیفت به راست
    - \* مدار شیفت به چپ
  - \* مدار شیفت دوجهته (bidirectional shift)
    - \* مدار بارگذاری موازی (parallel loading)
- در بخش دوم، با استفاده از یک آیسی به نام 7495 مدار پیشرفته تری می سازیم. در این بخش نیازی به پیاده سازی منطق شیفت رجیستر نداریم، زیرا این قطعه خودش این کار را انجام می دهد. ما از خروجی های این آی سی استفاده می کنیم تا مشاهده چند رشته خاص را بررسی کنیم.

# طراحی و ساخت یک شیفت-رجیستر

#### ۳-۱-۱ | ساخت یک شیفت-رجیستر

#### .:: بخش تئورى ::.

در ابتدا میخواهیم یک شیفترجیستر با قابلیت بارگذاری موازی و شیفت رو به بالا بسازیم. سپس قابلیت شیفت به راست را به آن اضافه میکنیم. بعد از آن یک مدار دیگر با قابلیت شیفت دوجهته میسازیم.

منطق شیفت-رجیستر بر اساس یک ورودی به نام mode مشخص می شود. به عبارت دیگه مقدار mode به ما می گوید شیفت انجام بشود یا بارگذاری. اگر مدار شیفت دوجهته داشته باشیم، مقدار mode جهت شیفت را مشخص می کند. برای انجام دادن شیفت، باید ورودی هر فلیپفلاپ را از خروجی فلیپفلاپ قبلی /بعدی بگیریم که این را باتوجه به جهت

شیفت مشخص می کنیم. همچنین برای لود کردن، بیتهای ورودی را به فلیپفلاپ میرسانیم.

به منظور مشخص کردن شیفت یا بارگذاری، از دو گیت AND استفاده می کنیم. در یکی از آنها mode را با input، و در دیگری نات mode را با خروجی فلیپفلاپ کناری اند می کنیم. در نهایت خروجی این دو گیت را وارد یک OR می کنیم و آن را به ورودی هر فلیپ فلاپ می دهیم.

هر چهار فلیپفلاپ یک clock مشترک دارند. این کلاک را میتوانیم توسط یک push button بسازیم. هر بار که دکمه فشرده شود، فلیپ فلاپهای ما که حساس به لبهی پایین رونده هستند کار جدید خود را انجام می دهند.

ورودیهای mode و  $S_{in}$  را توسط یک switch مشخص میکنیم. وقتی که سوییچ بستهاست، آنها به mode ورودیهای  $S_{in}$  و mode وصل هستند. هرگاه سوییچ بسته شود، آنها به ground (معادل صفر منطقی) وصل هستند. کاربرد  $S_{in}$  برای مقداردهی به بیت ابتدایی/انتهایی است که پس از شیفت خالی نماند و مقدار  $S_{in}$  را بپذیرد.  $S_{in}$  بخش عملی  $S_{in}$  مصلی  $S_{in}$ 

مدار زیر در برنامه پروتئوس طراحی شده و در قسمت Export Graphics خروجی تصویری گرفته شدهاست.



 $\Upsilon-1-\Upsilon$  | تست مدار: در آزمایش از ما خواسته شده که مقدار ۱۰۱۰ را از ورودیها بگیریم و در شیفت-رجیستر بارگذاری کنیم و منظور، باید mode را روی ۱ بگذاریم تا نشان دهیم عمل لود باید انجام شود. سپس اجرا (run) می کنیم و یک مرتبه دکمه کلاک را می فشاریم. با این کار خواهیم دید که مقادیر ورودی در فلیپ فلاپهای ما ذخیره شدهاند. تصویری از خروجی کار موجود است.



۲– بارگذاری و ذخیرهسازی مقدار ۱۰۱۰ از ورودیه

Y-Y-Y **شیفت به راست:** اکنون می توانیم فلیپ فلاپ A را به عنوان بیت باارزش در نظر بگیریم. در نتیجه شیفتی که این مدار برای ما انجام می دهد به سمت راست خواهد بود. در واقع این همان شیفت به بالایی است که مدار صفحه های قبل ما انجام می داد. فقط یک جهت را برای آن در نظر گرفتیم. پس می توانیم بگوییم اگر A را بیت باارزش در نظر بگیریم، آنگاه مدار ما قابلیت شیفت به راست و بارگذاری موازی را دارد. برای شیفت به راست باید M باشد و مقدار M وارد بیت باارزش می شود.

۳-۲-۲ | شیفت دوجهته: همانطور که شیفت به راست را ساختیم، می توانیم شیفت به چپ را هم بسازیم. یعنی مداری داشته باشیم که بتواند شیفت را در دو جهت انجام دهد. این مدار بسیار مشابه مدار قبلی است. با این تفاوت که به جای داشته باشیم که بتواند شیفت را در دو جهت انجام دهد کناری را می دهیم. ضمناً وظیفه مقدار آن یکی فلیپفلاپ کناری را می دهیم. ضمناً وظیفه مهدار ۲-۱ مدار قبلی جهت شیفت است. مقدار ۲ برای شیفت به چپ است. زیرا در واقع شیفت به چپ جایگزین بارگذاری موازی در مدار قبلی شده است.



۳– مدار شیفت دوجهته

### 

۴- نمای بیرونی تراشه ۷۴۹۵



۵- منطق داخلی تراشه ۷۴۹۵

# استفاده از شیفت-رجیستر آماده

# ۳-۲-۳ | ساختن و تکمیل مدار

#### .:: بخش تئورى ::.

ابتدا تراشه ی ۷۴۹۵ را انتخاب می کنیم. تصویر زیر که در دیتاشیت آن موجود است، نمای بیرونی آن را نشان می دهد. این تراشه تعدادی بیت ورودی و تعدادی بیت خروجی دارد.

- است به راست داند المان المان به المان المان المان المان المان المان المان المان مقدار وارد فلیپ فلاپ اول شود.  $S_{in}$ 
  - \* A,B,C,D: بیتهای ورودی برای بارگذاری موازی
  - \* Mode Control: که مشخص می کند شیفت شود یا لود.
    - \* GND: زمین
    - \* Clock2: کلاک لود
    - \* Clock1: کلاک شیفت به راست
    - خروجی های فلیپفلاپها: $Q_A,\,Q_B,\,Q_C,\,Q_D$  \*
      - \* VCC: ولتاژ مثبت

### .:: بخش عملی ::.

مدار موردنظر را در پروتئوس طراحی کردیم و از آن خروجی تصویری گرفتیم.



۷۴۹۵ میفترجیستر آماده با قطعه ۷۴۹۵

#### ۳-۲-۳ مشاهده رشتههای خاص در خروجی شیفت-رجیستر

#### .:: بخش تئورى ::.

میخواهیم مدار ما در لحظه خروجیها را بررسی کند و به محض این که یکی از رشتههای ،1101,1110,0010 میخواهیم مدار ما در لحظه خروجیها را بررسی کند و به محض این منظور ما یک جدول درستی و جدول کارنو رسم می کنیم. سپس رابطه را مینویسیم و تا حد امکان آن را ساده می کنیم.

| $Q_3$ | $Q_2$ | $Q_1$ | $Q_0$ | Z |
|-------|-------|-------|-------|---|
| 0     | 0     | 0     | 0     | 0 |
| 0     | 0     | 0     | 1     | 1 |
| 0     | 0     | 1     | 0     | 1 |
| 0     | 0     | 1     | 1     | 0 |
| 0     | 1     | 0     | 0     | 0 |
| 0     | 1     | 0     | 1     | 0 |
| 0     | 1     | 1     | 0     | 0 |
| 0     | 1     | 1     | 1     | 0 |
| 1     | 0     | 0     | 0     | 0 |
| 1     | 0     | 0     | 1     | 0 |
| 1     | 0     | 1     | 0     | 0 |
| 1     | 0     | 1     | 1     | 0 |
| 1     | 1     | 0     | 0     | 0 |
| 1     | 1     | 0     | 1     | 1 |
| 1     | 1     | 1     | 0     | 1 |
| 1     | 1     | 1     | 1     | 0 |

۷– جدول درستی

| $Q_3Q_2$ $Q_1Q_0$ | 00 | 01 | 11 | 10 |  |  |
|-------------------|----|----|----|----|--|--|
| 00                | 0  | 0  | 0  | 0  |  |  |
| 01                | 1  | 0  | 1  | 0  |  |  |
| 11                | 0  | 0  | 0  | 0  |  |  |
| 10                | 1  | 0  | 1  | 0  |  |  |
| ۸–جدول کارنو      |    |    |    |    |  |  |

همانطور که در جدول کارنوی آن مشاهده می شود، هیچ همسایگی نمی توانیم پیدا کنیم تا مدار به صورت ساده شده تر ب SOP بنویسیم. شاید بتوانیم با استفاده از گیتهای دیگر به جز AND و OR استفاده کنیم. لذا رابطه آن را می نویسیم تا ببینیم ساده تر می شود یا خیر.

در زیر رابطه خروجی مشاهده میشود

$$Z = Q_3' Q_2' Q_1' Q_0 + Q_3' Q_2' Q_1 Q_0' + Q_3 Q_2 Q_1' Q_0 + Q_3 Q_2 Q_1 Q_0'$$

 $Q_3Q_2$  و در دو جمله دوم از  $Q_3'Q_2'$  و در دو جمله دوم از  $Q_3Q_2$  و در دو جمله دوم از رافاکتور می توانیم برخی عوامل مشترک را فاکتور بگیریم.

$$Z = Q_3' Q_2' (Q_1' Q_0 + Q_1 Q_0') + Q_3 Q_2 (Q_1' Q_0 + Q_1 Q_0')$$

اکنون می توانیم از این پرانتز فاکتور بگیریم.

$$Z = (Q_1'Q_0 + Q_1Q_0') \cdot (Q_3'Q_2' + Q_3Q_2)$$

طبق روابطی جبر بول خروجی را ساده کردیم. با کمی دقت متوجه میشویم که پرانتزهای بالا همان XOR و XNOR هستند. در نتیجه خواهیم داشت:

#### $Z = (Q_3 \odot Q_2) \cdot (Q_1 \otimes Q_0)$

#### .:: بخش عملی ::.

پس به راحتی گیتهای مورد نیاز را اضافه می کنیم و مدار را می سازیم.



۹- مداری که در خروجیهای شیفترجیستر رشتههای خاص را شناسایی میکند

برای اطمینان از صحت عملکرد آن را تست می کنیم. در شکل کنار خروجیهای فلیپفلاپ رنگ قرمز به معنای ۱ بودن آن است. همانطور که مشاهده می شود، اگر رشته مان را به صورت  $Q_3Q_2Q_1Q_0$  در نظر بگیریم، می خواهیم ببینیم در چهار حالت مطلوب ما و یک حالت نامطلوب دیگر خروجی به چه صورت خواهد بود.



۱۰ - بررسی رشته ۱۱۱۰ - خروجی = ۱

# String 1101



۱۱- بررسی رشته ۱۱۰۱ - خروجی = ۱

# *String 0010*



۱۲ - بررسی رشته ۱۰ ۰۰ - خروجی = ۱

#### *String* 0001



۱۳ – بررسی رشته ۱ - ۰۰۰ – خروجی = ۱

### **String** 1100



۱۴- بررسی رشته ۱۱۰۰ - خروجی = ۱

همانطور که مشاهده می شود، در حالات مطلوب عملکرد مناسب داشت و در حالت نامطلوب به عنوان نمونه، عدد صفر را داد. در چندتا از حالات، مستقیماً ورودی ها را بارگذاری کردیم و در چند حالت بعد، توسط شیفت آن را آزمودیم. البته فرقی بین آنها نیست زیرا در نهایت خروجی مهم است.

# جمعبندي

در آزمایش دوم درس آزمایشگاه مدارهای منطقی به آشنایی با نحوه پیادهسازی یک شیفت-رجیستر با گیتهای منطقی و سپس نحوه استفاده از یک قطعه آماده (۷۴۹۵) پرداختیم. شیفت-رجیستر ساختار مناسبی برای حفظ و ذخیرهسازی دادههاست. ما در بخش اول یک شیفت-رجیستر ساختیم که قابلیت شیفت و بارگذاری موازی را داشت. سپس با قائل شدن جایگاه و ارزش برای بیتها در شیفت به بالا، آن را شیفت به راست تعریف کردیم. در ادامه با جایگزین کردن ورودیها با خروجیهای فلیپفلاپ کناری دیگر توانستیم مداری که شیفت دوجهته انجام میدهد بسازیم. در حین ساخت مدار، به طور مرتب آن را تست کردیم.

در بخش دوم، از قطعه ۷۴۹۵ که خودش همه کارهای شیفت و لود را انجام میداد، یک مدار ساختیم. درواقع ورودیها و خروجیها را برای آن تنظیم کردیم. پس از آن، برای شناسایی رشتههای خاص، ابتدا یک رابطه نوشتیم. با رسم جدول درستی، جدول کارنو و ضابطه جبری آن را بررسی کردیم. با استفاده از قوانین جبر بول آن را ساده کردیم تا به ساده ترین رابطه ممکن رسیدیم. سپس گیتهای لازم برای آن را در آخر مدار اضافه کردیم و خروجیهای قطعه ۷۴۹۵ را به آن هدایت کردیم. مدار ما در صورت مشاهده یکی از چهار رشته مورد نظر عدد ۱ را نشان میدهد؛ در غیر این صورت باید صفر نمایش داده شود. در شیفت – رجیسترها قابلیت تغییر دادن بیتهای رشته به راحتی فراهم است؛ چه از طریق ورودیها که بارگذاری میشوند و چه از طریق شیفت دادن می توانیم با بیتها بازی کنیم.

### منابع

Digital Design, M. Morris Mano

منبعی که از تصاویر موجود در آن استفاده شدهاست:

https://www.jameco.com/Jameco/Products/ProdDS/50770NSC.pdf