# 《数字电子技术基础实验》课程 实验报告

实验项目:单译码器和数据选择器

姓 名: 白文强 学 号: 20191060064

学院: 信息学院 专业: 计算机科学与技术

指导教师: 聂仁灿 日期: 2020年10月17日

#### 一、实验目的

- 1、熟悉集成译码器和数据选择器。
- 2、掌握集成译码器和数据选择器的应用。
- 3、学习组合逻辑电路的设计。

#### 二、实验仪器

1、双踪示波器

#### 2、器件:

74LS00 二输入端四"与非"门1片 74LS20 四输入端双"与非"门1片 74LS139 双2-4线译码器1片 74LS153 双4选1数据选择器1片

## 三、实验内容的基本理论

#### 3.1 译码器逻辑功能测试

将74LS139译码器按图3.1接线,按表3.1分别置位输入电平,填输出状态表。



图 3.1 74LS139

#### 3.2译码器转换

将双2-4线译码器转换为3-8译码器。

- (1)、画出转换电路图。
- (2)、在实验箱上接线并验证设计是否正确。
- (3)、设计并填写该3-8线译码器逻辑功能表, 画出输入、输出波形。

#### 3.3 数据选择器的测试及应用



(1)、将双 4 选 1 数据选择器 74LS153 参照图 3.2 接线,测试其逻辑功能

(2)、将实验箱上4个不同频率的脉冲信号接到数据选择器4个输入端,将选择端置位,使输入端可以分别观察到4种不同频率的脉冲信号。

(3)、分析上述实验结果并总结数据选择器作用。

#### 3.4 应用设计

2-4 线译码器 74LS139 和少量逻辑门设计一个 1 位全减器。列出真值表和卡诺图,画出原理图,在实验箱上接线并验证设计是否正确。

#### 四、实验内容及数据

#### 4.1 译码器逻辑功能测试



|    | 输出 |    |             |     |     |     |
|----|----|----|-------------|-----|-----|-----|
| 使能 | 选  | 择  |             |     |     |     |
| Е  | A1 | AO | $\bar{Y}_3$ | Y-2 | Y 1 | Y_0 |
| Н  | X  | X  | X           | X   | X   | X   |
| L  | L  | L  | L           | Н   | Н   | Н   |
| L  | L  | Н  | Н           | Н   | L   | Н   |
| L  | Н  | L  | Н           | L   | Н   | Н   |
| L  | Н  | Н  | Н           | Н   | Н   | L   |

#### 4.2 译码器转换

out - NY3

B 1





| inputs    |           |           |     | Outputs |     |                  |             |             |             |             |
|-----------|-----------|-----------|-----|---------|-----|------------------|-------------|-------------|-------------|-------------|
| switch[2] | switch[1] | switch[0] | Y_0 | Y-1     | Y-2 | Y <sup>-</sup> 3 | $\bar{Y}_4$ | $\bar{Y}_5$ | $\bar{Y}_6$ | $\bar{Y}_7$ |
| 0         | 0         | 0         | 0   | 1       | 1   | 1                | 1           | 1           | 1           | 1           |
| 0         | 0         | 1         | 1   | 0       | 1   | 1                | 1           | 1           | 1           | 1           |
| 0         | 1         | 0         | 1   | 1       | 0   | 1                | 1           | 1           | 1           | 1           |
| 0         | 1         | 1         | 1   | 1       | 1   | 0                | 1           | 1           | 1           | 1           |
| 1         | 0         | 0         | 1   | 1       | 1   | 1                | 0           | 1           | 1           | 1           |
| 1         | 0         | 1         | 1   | 1       | 1   | 1                | 1           | 0           | 1           | 1           |
| 1         | 1         | 0         | 1   | 1       | 1   | 1                | 1           | 1           | 0           | 1           |
| 1         | 1         | 1         | 1   | 1       | 1   | 1                | 1           | 1           | 1           | 0           |

#### 4.3 数据选择器的测试及应用







| 输出控<br>制 | 选排 | <b>圣</b> 端 |    | 输出 |    |    |   |
|----------|----|------------|----|----|----|----|---|
| G        | В  | A          | C3 | C2 | C1 | CO | Y |
| Н        | X  | X          | X  | X  | X  | X  | X |
| L        | L  | L          | X  | X  | X  | L  | L |
| L        | L  | L          | X  | X  | X  | Н  | Н |
| L        | L  | Н          | X  | X  | L  | X  | L |
| L        | L  | Н          | X  | X  | Н  | X  | Н |
| L        | Н  | L          | X  | L  | X  | X  | L |
| L        | Н  | L          | X  | Н  | X  | X  | Н |
| L        | Н  | Н          | L  | X  | X  | X  | L |
| L        | Н  | Н          | Н  | X  | X  | X  | Н |

# 4.4 应用设计

2-4 线译码器 74LS139 和少量逻辑门设计一个 1 位全减器。列出真值表和卡诺图,画出原理图,在实验箱上接线并验证设计是否正确。

| 三二, 下八二相二以八, 二二人, 一一人, · |    |    |   |    |  |  |  |  |
|--------------------------|----|----|---|----|--|--|--|--|
| A2                       | A1 | A0 | Υ | CO |  |  |  |  |
| 0                        | 0  | 0  | 0 | 0  |  |  |  |  |
| 0                        | 0  | 1  | 1 | 0  |  |  |  |  |
| 0                        | 1  | 0  | 1 | 0  |  |  |  |  |
| 0                        | 1  | 1  | 0 | 1  |  |  |  |  |
| 1                        | 0  | 0  | 1 | 0  |  |  |  |  |
| 1                        | 0  | 1  | 0 | 1  |  |  |  |  |
| 1                        | 1  | 0  | 0 | 1  |  |  |  |  |
| 1                        | 1  | 1  | 1 | 1  |  |  |  |  |

由上表,Y=m1+m2+m4+m7;C0=m3+m5+m6+m7。由此画出下图:





### 五、实验思考

74LS139 译码器,是一个双 2-4 译码器,两个使能端可以分别控制两个译码器工作,可以控制不同使能端将两个译码器合并为一个 3-8 译码器,在实际中可以起到节约器件的作用。

译码器可以将利用少量输入得到多个输出,显示译码器用来将二进制数转换成对应的七段码。