

**3ВО:** Національний університет «Львівська політехніка»

Кафедра систем автоматизованого

проектування

Навчальний рік: 2021/2022

Семестр: весняний Навчальна дисципліна: «Схемотехніка та архітектура комп'ютерів»

Викладач: Щербовських С. В.

Тема: Дослідження лічильника (№ 3)

**Інститут** комп'ютерних наук та інформаційних технологій

Група: КН-116

Студент: Міль Віталій

## Мета роботи

Вивчити метод побудови каскадного лічильника для заданого коефіцієнта ділення із використанням прикладного пакету MultiSim.

#### Завдання

- 1. Ознайомитись з технічною специфікацією блоків, які використовуються у роботі.
- 2. Одержати згідно із варіантом шістнадцяткове число.

| Варіант | 1  | 2  | 3  | 4  | 5  | 6  | 7  | 8  | 9  | 10 | 11 | 12 | 13 | 14 | 15 |
|---------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| Число   | 35 | 36 | 39 | 3A | 3C | 53 | 56 | 59 | 5A | 5C | 63 | 65 | 69 | 6A | 6C |
| Варіант | 16 | 17 | 18 | 19 | 20 | 21 | 22 | 23 | 24 | 25 | 26 | 27 | 28 | 29 | 30 |
| Число   | 93 | 95 | 96 | 9A | 9C | A3 | A5 | A6 | A9 | AC | C3 | C5 | C6 | C9 | CA |

- 3. Побудувати каскадний лічильник для заданого коефіцієнта ділення.
- 3.1. Побудувати схему каскадного лічильника.
- 3.2. Налаштувати генератор слів у режим тактового генератора.

# 1. Технічна специфікація блоків

| U1                  | CNTR_4SBIN – 4-бітний синхронний двійковий лічильник із синхронним                                                                                 |
|---------------------|----------------------------------------------------------------------------------------------------------------------------------------------------|
| A QA B QB C QC D QD | очищенням вмісту, де QAQD – виходи для виведення поточного вмісту                                                                                  |
|                     | лічильника, RCO – вихід біту перенесення розряду, АD – входи задання початкового значення вмісту лічильника, ENP – вхід сигналу дозволу на відлік, |
| ENP RCO ENT         | ENT – вхід біту перенесення розряду, ~LOAD – вхід сигналу дозволу на                                                                               |
| -O ~LOAD ~CLR       | завантаження початкового значення у вміст лічильника, ~CLR – вхід очищення                                                                         |
| CLK                 | вмісту лічильника, CLK – вхід для лічильних імпульсів.                                                                                             |
| CNTR_4SBIN          | Розташування: Master Database / Misc Digital / TIL / CNTR_4SBIN                                                                                    |
| U1                  | NAND2 – логічний елемент І-НЕ із двома входами.                                                                                                    |
| <del></del>         | Розташування: Master Database / Misc Digital / TIL / NAND2                                                                                         |
| NAND2               |                                                                                                                                                    |
| VCC                 | VCC – TTL шина живлення.                                                                                                                           |
| 5.0V                | Розташування: Master Database / Sources / POWER_SOURCES / VCC                                                                                      |
| VDD                 | <b>VDD</b> – CMOS шина живлення                                                                                                                    |
| 5.0V                | Розташування: Master Database / Sources / POWER_SOURCES / VDD                                                                                      |
| ⊥_GND               | <b>DGND</b> – цифрова спільна шина.                                                                                                                |
|                     | Розташування: Master Database / Sources / POWER_SOURCES / DGND                                                                                     |

| U1 DCD_HEX                            |                                                                                        |
|---------------------------------------|----------------------------------------------------------------------------------------|
| X1                                    | <b>PROBE</b> – індикатор. Параметром індикатора $\epsilon$ значення порогової напруги, |
|                                       | вище якого він спрацьову $\epsilon$ .                                                  |
| 2.5V                                  | Розташування: Master Database / Indicators / PROBE / PROBE                             |
| XWG1                                  | Word generator-XWG1 – генератор двійкових чисел (32-бітного слова).                    |
| 16 0                                  | Розташування: Instruments / Word generator                                             |
| 0                                     | Через внутрішнє меню блока можна задати:                                               |
|                                       | • спосіб керування (циклічний, одноразовий, покроковий,                                |
|                                       | користувацький);                                                                       |
| 0                                     | • спосіб синхронізації (внутрішня/зовнішня; передній/задній фронт);                    |
| X                                     | • вміст буфера;                                                                        |
| 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 | <ul> <li>спосіб відображення вмісту буфера генератора (шістнадцятковий,</li> </ul>     |
| <b>A</b>                              | десятковий, двійковий, АSCII).                                                         |
|                                       | доситовии, двиковии, лост).                                                            |
| 31 15                                 |                                                                                        |
| R T                                   |                                                                                        |
| $\Box$ $\Box$                         |                                                                                        |
|                                       |                                                                                        |
|                                       |                                                                                        |
| 2. Завдання згідно із                 | <br>в варіантом                                                                        |

3. Модель у середовищі Multisim 3.1. Схема каскадного лічильника



## 3.2. Вікно параметрів блока Word generator-XWG1



### Висновок

Висновок має дати відповіді на питання «Що зроблено?», «Як зроблено?», «Що це дало?».

Я вивчив метод побудови каскадного лічильника для заданого коефіцієнта ділення із використанням прикладного пакету MultiSim.

Використано два бінарних синхронних лічильника, два дисплея та 5 елементів 2NAND

Реалізовано каскадний лічильник із коефіцієнтом ділення частоти 69.