

# Enunciado P1 Curso 24-25 3º del Grado en Ingeniería Informática Práctica 1

### Práctica 1: Microprocesador segmentado

NOTA: Se recomienda encarecidamente leer detenidamente el enunciado entero de cada ejercicio antes de comenzar con la codificación.

El objetivo de esta práctica es implementar una serie de mejoras sobre el microprocesador RISC-V (visto en clase de teoría). En esta práctica se resolverán los riesgos ("hazards") generados al segmentar el procesador RISC-V. El punto de partida es una versión segmentada del microprocesador RISC-V cuyos detalles se pueden encontrar en los libros de referencia de la asignatura:

"Digital Design and Computer Architecture: RISC-V Edition", Sarah L. Harris autor (Chapter 6 and 7)

Esta bibliografía está disponible en la biblioteca de la EPS. Se recomienda seguir el libro para realizar esta práctica. En concreto, se sigue el modelo segmentado del RISC.

#### Generalidades del diseño

El punto de partida es una implementación del microprocesador RISC-V en su versión pipeline (segmentada) sin resolver los riesgos de datos y control (también se provee como referencia la versión uniciclo que varía levemente de la utilizada en la asignatura previa de Estructura de Computadores - EC)

El procesador no soporta el juego de instrucciones completo de RISC V, sino las siguientes instrucciones: **add, addi, and, xor, andi, auipc, beq, bne, blt, bge, j, jal, jalr, li, lw, lui, sw,** cuyos códigos de operación y descripción se incluyen más abajo. En cualquier caso, tras la segmentación, las instrucciones de salto **beq, bne, blt, bge,** que implica riesgos de control por ser un salto, funcionará "anómalamente" en esta versión básica del microprocesador.

Como punto de partida, se proporciona una versión simplificada del procesador RISC-V en versión uniciclo con los diferentes sub-bloques del procesador ya definidos: el banco de registros, la unidad aritmética lógica (ALU), la unidad de control ("Control Unit" en las figuras 2a, 2b y 3), el bloque que genera los códigos de control para la ALU ("ALU control"), generador de operando inmediato ("Imm Gen") y el propio procesador.

Y una versión segmentada (figura 2b) totalmente funcional para el mismo set de instrucciones y usando los mismos componentes que la versión uniciclo que no tiene resuelto los riesgos de datos y control. Es decir, ante un salto (Jump o Branch), un riesgo RAW o un Load-Use el comportamiento puede ser erróneo

Por otra parte, para verificar el funcionamiento del procesador se entrega un fichero VHDL con un banco de pruebas (testbench) muy simple que instancia el microprocesador RISC-V, la memoria de instrucciones y la de datos, para las cuales se entrega también el correspondiente fichero VHDL.

La relación jerárquica en el diseño es pues la siguiente (ver figura 1):

- El testbench (processorR5\_tb), instancia al procesador (processor) y a las 2 memorias (memory\_\*).
- El procesador (processorRV\_\*) instancia el banco de registros (reg\_bank), la ALU (aluRV), la unidad de control (control\_unit), el generador de inmediatos (imm\_gen) y el bloque para el control de la ALU (alu\_control). Adicionalmente la declaración de constantes se concentra en un paquete (RISCV\_pack).

Los fichero runsim\_arq\_\*.do (runsim\_arq\_uniciclo.do, runsim\_arq\_pip\_Norisgo.do, runsim\_arq\_pipe.do) que permiten lanzar la simulación invocando este script Modelsim/Questasim desde la consola del simulador. Este fichero compila, simula y abre las formas de onda descriptas en wave\_arq.do

El material se entrega con la siguiente estructura, que deberá mantenerse:

<sup>&</sup>quot;Computer Organization and Design RISC-V edition", por David A. Patterson y John L. Hennessy (chapter 4)

<sup>&</sup>quot;Guia práctica del RISC V" David Patterson and Andrew Waterman (http://riscvbook.com/)



## Enunciado P1 3º del Grado en Ingeniería Informática

Curso 24-25
Práctica 1

- Directorio asm/: contiene el código del procesador:

riscv\_pruBasico.asm Código fuente de un programa ensamblador de prueba riscv\_fibonacci.asm Código fuente de un programa ensamblador de prueba riscv\_test.asm Código fuente de un programa ensamblador de prueba

Directorio rtl/: contiene el código del procesador:

processorRV\_uniciclo.vhd Procesador uniciclo (top Level)
processorRV\_pipeNoRiesgos.vhd Procesador Pipeline sin soporte de riesg

processorRV\_pipeNoRiesgos.vhdprocessorRV Pipe.vhdProcesador Pipeline sin soporte de riesgosprocessorRV pipe.vhdProcesador Pipeline para completar por el estudiante

alu\_control.vhdControl de la ALU, completoalu\_RV.vhdALU para RISC-V, completacontrol\_unit.vhdUnidad de control, completo

hazard\_Unit.vhd Unidad de riesgos <u>a completar por el estudiante</u>

imm\_gen.vhdGenerador de inmediato, completoreg\_bank.vhdBanco de registros, completoRISCV\_pack.vhdPackage con definiciones comunes

- Directorio sim/: contiene lo necesario para simular el procesador (todos los ficheros están completos salvo wave\_arq.do, donde los alumnos podrán grabar la configuración de ondas que deseen):

processorR5 tb.vhd Testbench Fichero de datos para la memoria de datos datos.txt Instrucciones.txt Fichero de datos para la memoria de instrucciones memory\_datos.vhd Modelo simple de memoria síncrona de datos memory instr.vhd Modelo simple de memoria síncrona de instrucciones runsim\_arq\_pipe.do Script de simulación para Questasim Procesador pipeline runsim arq pipNoriesgo.do Script de simulación Procesador pipeline sin solución risgos runsim arg unic.do Script de simulación para QuestaSim Procesador uniciclo wave.do Script de configuración de ondas paras ModelSim/Questa

El testbench instancia las memorias, las cuales leen, en una fase de inicialización en tiempo = 0, sus datos desde los ficheros "instrucciones.txt" y "datos.txt" (estas memorias son modelos que simplifican un escenario con memorias reales). Estos dos ficheros resultan del ensamblado del programa ensamblador. Para generar el contenido de las instrucciones y datos utilizaremos el simulador RARS (RISC-V Assembler and Runtime Simulator)



Figura 1. Jerarquía de ficheros VHDL en el diseño.

El esquema del procesador uniciclo y pipeline sin soporte de riesgos se presentan en las figuras 2a y 2b respectivamente



### Enunciado P1 Curso 24-25

# 3º del Grado en Ingeniería Informática | Práctica 1







## Enunciado P1 Curso 24-25

# 3º del Grado en Ingeniería Informática | Práctica 1





#### 3º del Grado en Ingeniería Informática

Práctica 1

Las instrucciones soportadas tienen la siguiente descripción:

add rd, rs1, rs2

x[rd] = x[rs1] + x[rs2]

Add. Tipo R, RV32I y RV64I.

Suma el registro x[rs2] al registro x[rs1] y escribe el resultado en x[rd]. Overflow aritmético ignorado.

Formas comprimidas: c.add rd, rs2; c.mv rd, rs2

| 31     | 25 | 24 20 | ) 19 | 5 14 1 | 2 11 | 7 6     | 0 |
|--------|----|-------|------|--------|------|---------|---|
| 000000 | 00 | rs2   | rs1  | 000    | rd   | 0110011 | 1 |

addi rd, rs1, immediate

x[rd] = x[rs1] + sext(immediate)

Add Immediate. Tipo I, RV32I y RV64I.

Suma el *inmediato* sign-extended al registro x[rs1] y escribe el resultado en x[rd]. Overflow aritmético ignorado.

Formas comprimidas: c.li rd, imm; c.addi rd, imm; c.addi16sp imm; c.addi4spn rd, imm

| 31 |                 | 20 19 | 15 14 | 12 11 | 7 6     | 0 |
|----|-----------------|-------|-------|-------|---------|---|
|    | immediate[11:0] | rs1   | 000   | rd    | 0010011 | 1 |

and rd, rs1, rs2

x[rd] = x[rs1] & x[rs2]

AND. Tipo R, RV32I y RV64I.

Calcula el AND a nivel de bits de los registros x[rs1] y x[rs2] y escribe el resultado en x[rd]. Forma comprimida: **c.and** rd, rs2

| 31 | 25      | 24 20 | 19 1: | 5 14 | 12 11 | 7 6 0   |
|----|---------|-------|-------|------|-------|---------|
|    | 0000000 | rs2   | rs1   | 111  | rd    | 0110011 |

andi rd, rs1, immediate

x[rd] = x[rs1] & sext(immediate)

AND Immediate. Tipo I, RV32I y RV64I.

Calcula el ANDa nivel de bits del *inmediato* sign-extended y el registro x[rsI] y escribe el resultado en x[rd].

Forma comprimida: c.andi rd, imm

| 31 |               | 20 | 19  | 15 | 14 1 | 2 11 | 7 6 |         | 0 |
|----|---------------|----|-----|----|------|------|-----|---------|---|
|    | immediate[11: | [0 | rs1 |    | 111  | rd   |     | 0010011 |   |

auipc rd, immediate

x[rd] = pc + sext(immediate[31:12] << 12)

Add Upper Immediate to PC. Tipo U, RV32I y RV64I.

Suma el *inmediato* sign-extended de 20 bits, corrido a la izquierda por 12 bits, al pc, y escribe el resultado en x[rd].

| 31               | 2 11 7 | 6 0     |
|------------------|--------|---------|
| immediate[31:12] | rd     | 0010111 |

**beq** rs1, rs2, offset

if (rs1 == rs2) pc += sext(offset)

Branch if Equal. Tipo B, RV32I y RV64I.

Si el registro x[rs1] es igual al registro x[rs2], asignar al pc su valor actual más el *offset* sign- extended. *Forma comprimida*: **c.beqz** rs1,offset

| 31 25           | 24 20 | 19 1 | 5 14 12 | 11 7           | 6 0     |
|-----------------|-------|------|---------|----------------|---------|
| offset[12 10:5] | rs2   | rs1  | 000     | offset[4:1 11] | 1100011 |

**bne** rs1, rs2, offset

if (rs1 = rs2) pc += sext(offset)

Branch if Not Equal. Tipo B, RV32I y RV64I.

Si el registro x[rs1] no es igual al registro x[rs2], asignar al pc su valor actual más el *offset* sign-extended.

Forma comprimida: c.bnez rs1, offset

| 31           | 25 24 | 20  | 19  | 15 14 | 12  | 11 7           | 6       | 0 |
|--------------|-------|-----|-----|-------|-----|----------------|---------|---|
| offset[12 10 | :5]   | rs2 | rs1 | (     | 001 | offset[4:1 11] | 1100011 |   |

#### 3º del Grado en Ingeniería Informática

Práctica 1

**Curso 24-25** 

**i** offset

pc += sext(offset)

Jump. Pseudoinstrucción, RV32I y RV64I.

Escribe al pc su valor actual más el offset extendido en signo. Se extiende a jal x0, offset.

**jal** rd, offset

$$x[rd] = pc+4; pc += sext(offset)$$

Jump and Link. Tipo J, RV32I y RV64I.

Escribe la dirección de la siguiente instrucción (pc+4) en x[rd], luego asigna al pc su valor actual más el offset extendido en signo. Si rd es omitido, se asume x1.

Formas comprimidas: c.j offset; c.jal offset

| 31                       | 12 11 | 7 6 0   |
|--------------------------|-------|---------|
| offset[20 10:1 11 19:12] | rd    | 1101111 |

**jalr** rd, rs1, offset

$$x[rd] = pc+4; pc = x[rs1] + sext(offset)$$

Jump and Link Register. Tipo I, RV32I y RV64I.

Escribe la dirección de la siguiente instrucción (pc+4) en x[rd], luego asigna al pc el valor de un registro (rs1) más el offset extendido en signo. Si rd es omitido, se asume x1.

| 31        | 20 19 | 15 14 | 12 11 | 7 6 | 0      |
|-----------|-------|-------|-------|-----|--------|
| imm[11:0] | rs1   | func  | ct3   | rd  | opcode |

li rd, immediate

x[rd] = immediate

Load Immediate. Pseudoinstrucción, RV32I y RV64I.

Carga una constante en x[rd], usando tan pocas instrucciones como sea posible. Para RV32I, se extiende a lui y/o addi; para RV64I, es tan largo como lui, addi, slli, addi, slli, addi, slli, addi.

**W** rd, offset(rs1)

$$x[rd] = sext(M[x[rs1] + sext(offset)][31:0])$$

Load Word. Tipo I, RV32I y RV64I.

Carga cuatro bytes de memoria en la dirección x[rs1] + sign-extend(offset) y los escribe en x[rd]. Para RV64I, el resultado es extendido en signo.

Formas comprimidas: c.lwsp rd, offset; c.lw rd, offset(rs1)

| 31          | 20 19 | 15  | 14 12 1 | 11 7 | 6       | 0 |
|-------------|-------|-----|---------|------|---------|---|
| offset[11:0 |       | rs1 | 010     | rd   | 0000011 |   |

**lui** rd, immediate

$$x[rd] = sext(immediate[31:12] << 12)$$

Load Upper Immediate. Tipo U, RV32I y RV64I.

Escribe el *inmediato* de 20 bits extendido en signo, corrido a la izquierda por 12 bits, en x[rd], volviendo cero los 12 bits más bajos.

Forma comprimida: c.lui rd, imm

| 31               | 12 11 | 7 6     | 0 |
|------------------|-------|---------|---|
| immediate[31:12] | rd    | 0110111 |   |

**SW** rs2, offset(rs1)

$$M[x[rs1] + sext(offset)] = x[rs2][31:0]$$

Store Word. Tipo S, RV32I y RV64I.

Almacena los cuatro bytes menos significativos del registro x[rs2] a memoria en la dirección x[rs1] + sign-extend(offset).

Formas comprimidas: c.swsp rs2, offset; c.sw rs2, offset(rs1)

| 31 | 25           | 24 20 | 19 15 | 14 12 | 11 7        | 6 0     |
|----|--------------|-------|-------|-------|-------------|---------|
|    | offset[11:5] | rs2   | rs1   | 010   | offset[4:0] | 0100011 |

XOr rd, rs1, rs2

$$x[rd] = x[rs1]^x[rs2]$$

Exclusive-OR. Tipo R, RV32I y RV64I.

Calcula el OR exclusivo a nivel de bits de los registros x[rs1] y x[rs2] y escribe el resultado en x[rd]. *Forma comprimida*: **c.xor** rd, rs2

|   | 31   | 25   | 24 2 | 0 19 | 15 14 | 12 11 | 7 6 |         | 0 |  |
|---|------|------|------|------|-------|-------|-----|---------|---|--|
| Γ | 0000 | 0000 | rs2  | rs1  | 10    | 0     | rd  | 0110011 |   |  |

#### 3º del Grado en Ingeniería Informática

La instrucción NOP. La instrucción NOP no viene definida en el juego de instrucciones del RISC V, sino que se trata de una psudo-instruccion que se traduce en un addi x0, x0, 0

#### **Ejercicio 1 (2 puntos)** Puesta en marcha y pruebas de ensamblador.

Se pide realizar un programa en ensamblador simple que sea capaz ordenar una lista de 10 números enteros que se encuentran en memoria. El resultado ordenado debe quedar en otra posición de memoria. Puede usar cualquier algoritmo de ordenación. Compruebe la ejecución con RARS y la simulación RTL del procesador uniciclo.

Realice las modificaciones necesarias al programa en ensamblador para que pueda ejecutarse correctamente en el procesador pipeline sin soporte de riesgos. Es decir, resuelva los riesgos de datos y control por software.

#### Ejercicio 2 (6 puntos) resolución riesgos de datos

Las modificaciones se harán en el fichero denominado "rtl/procesadorRV" pipe.vhd" y se usará el script de simulación provisto bajo el nombre "sim/runsim\_arq\_pipe.do". Un esquema simplifacado puede verse en la figura 5.

#### 1. Forwarding de datos hacia la ALU.



Figura 3. Descripción del problema a resolver con el adelantamiento y esquema de solución.

2. Detección del caso en que una instrucción LW carga un registro que es utilizado por la instrucción que le sigue (LW-Use).

En este caso no es posible adelantar datos. Debe generarse un ciclo de detención ("stall"), repitiendo las etapas IF e ID actuales e insertando una "burbuja" (a modo de instrucción nop) en las etapa EX



Figura 4. Riesgo por LW-USE y esquemas de solución.

#### Ejercicio 3: (2 puntos) Riesgos en Control

En diseño de partida no se han tenido en cuenta los riesgos producidos por las instrucciones de salto (branch). En este ejercicio el procesador debe ser modificado para ejecutar correctamente la instrucción branch ante cualquier condición del programa. La implementación provista resuelve el salto en la etapa MEM (la descripción del libro de Harris lo hace en EX). El procesador ante un salto efectivo tiene que eliminar las 3 instrucciones subsiguientes.





## Enunciado P1 Curso 24-25

## 3º del Grado en Ingeniería Informática Práctica 1







# Enunciado P1 Curso 24-25 3º del Grado en Ingeniería Informática Práctica 1

#### Ejercicio 4. opcional: (1 puntos) reducir penalización en saltos

Solo se corrige si el ejercicio 3 está correctamente realizado.

Modificar el diseño del procesador para que ejecute el salto en la etapa EX en vez de MEM ahorrando un ciclo en los saltos efectivos.

Generar un nuevo fichero de microprocesador denominado "rtl/procRV\_pipe\_branchEX.vhd" y crear el script de simulación el nombre "sim/runsim\_arq\_branchEX.do"

#### MATERIAL A ENTREGAR (IMPORTANTE RESPETAR EL FORMATO)

Los ficheros VHDL del ejercicio 2 y 3 y el ensamblador del ejercicio 1.

Un fichero de texto plano con nombre P1\_grupoxxxx.txt que indique número de pareja, integrantes y cualquier aclaración que considere necesario para poder corregir la práctica.

Entregar la misma organización de carpetas que el provisto. Es decir /asm, /rtl, /sim.

La entrega se realizará a través de Moodle, con fecha límite el viernes de la última semana asignada a esta práctica hasta las 23:59 de la noche. (consultar en Moodle fecha entrega)

\*El profesor de cada grupo de prácticas podrá requerir una defensa, la cual es parte de la nota de la práctica

#### **A**YUDAS Y AVISOS

El compilador y emulador RARS (ejecutable Java) permite ensamblar y ejecutar código RISC-V en un entorno emulado. El contenido de la memoria de datos e instrucciones que se exporta es directamente aceptado por memorias VHDL en la simulación.

Los ficheros "instrucciones.txt" y "datos.txt" que contienen las memorias de instrucciones y datos respectivamente deben localizarse en el mismo directorio desde donde se lance la simulación del proyecto. Si no fuera así, se puede dar la ruta completa de dichos ficheros cambiando el script runsim\_arq.do.