به نام خدا



دانشگاه صنعتی شریف دانشکده مهندسی برق

# طراحی سیستم های مبتنی بر ASIC/FPGA

تمرین سوم

امیرحسین یاری ۹۹۱۰۲۵۰۷

۲۱ فروردین ۱۴۰۳

## فهرست مطالب

| ٣ |   |  |  |   |  |  |   |  |  |  |  |  |  |   |  |  |  |  |      |   |   | IF           | •  | Co  | re   | از و | ٥٥  | تفاه | اسا  | ، با | زی  | ەسا | ییاده |
|---|---|--|--|---|--|--|---|--|--|--|--|--|--|---|--|--|--|--|------|---|---|--------------|----|-----|------|------|-----|------|------|------|-----|-----|-------|
| ٣ |   |  |  |   |  |  |   |  |  |  |  |  |  |   |  |  |  |  | <br> |   |   |              |    |     |      | _    |     |      |      |      | _   | الف |       |
| ۴ |   |  |  |   |  |  |   |  |  |  |  |  |  |   |  |  |  |  | <br> |   |   |              |    |     |      |      |     |      |      |      |     | ب   | ,     |
| ۵ |   |  |  |   |  |  |   |  |  |  |  |  |  |   |  |  |  |  | <br> |   |   |              |    |     |      |      |     |      |      |      |     | ج   |       |
| ۵ |   |  |  |   |  |  |   |  |  |  |  |  |  |   |  |  |  |  | <br> |   |   |              |    |     |      |      |     |      |      |      |     | د . | ı     |
| ۵ | • |  |  | • |  |  | • |  |  |  |  |  |  | • |  |  |  |  | <br> |   |   |              |    |     |      |      |     |      | •    |      | •   | . • | 1     |
| ۶ |   |  |  |   |  |  |   |  |  |  |  |  |  |   |  |  |  |  |      | 1 | P | $\mathbf{C}$ | OI | re  | ، از | اد   | ىتف | ، اد | ور   | ، بد | زی  | ەسا | پیادہ |
| ۶ |   |  |  |   |  |  |   |  |  |  |  |  |  |   |  |  |  |  | <br> |   |   |              |    |     |      |      |     |      |      |      |     | الف | 1     |
| ۶ |   |  |  |   |  |  |   |  |  |  |  |  |  |   |  |  |  |  | <br> |   |   |              |    |     |      |      |     |      |      |      |     | ب   | ,     |
| ۶ |   |  |  |   |  |  |   |  |  |  |  |  |  |   |  |  |  |  | <br> |   |   |              |    |     |      |      |     |      |      |      |     | ج   |       |
| ٧ |   |  |  |   |  |  |   |  |  |  |  |  |  |   |  |  |  |  | <br> |   |   |              |    |     |      |      |     |      |      |      |     | د . | ,     |
| ٧ |   |  |  |   |  |  |   |  |  |  |  |  |  |   |  |  |  |  | <br> |   |   |              |    |     |      |      |     |      |      |      |     | . • | ı     |
| ٧ |   |  |  |   |  |  |   |  |  |  |  |  |  |   |  |  |  |  |      |   |   |              | ره | ا ش | عام  | انج  | ی   | ساز  | دەد  | پیاه | دو  | سه  | مقاي  |
| ٨ |   |  |  |   |  |  |   |  |  |  |  |  |  |   |  |  |  |  |      |   |   |              |    | IJ  | P    | C    | ore | e ;  | اه ا | نفاد | است | ای  | مزايا |

## ییادهسازی با استفاده از IP Core

الف

Verilog کد Verilog ماژول ALU (واحد پردازشی عملیاتی) را با استفاده از IP Core های ضرب و جمع ممیز شناور زایلینکس پیاده سازی می کند. ALU این قابلیت را دارد که دو عدد ممیز شناور را جمع یا تفریق کند، و همچنین عملیات ضرب را انجام دهد. در اینجا، برای پیاده سازی عملیات ضرب و جمع، از یک ضرب کننده و یک جمع کننده استفاده شده است.

ماژول ALU دارای ورودی هایی مآنند دو عدد ۳۲ بیتی a و b که به عنوان ورودی های عملیاتی استفاده می شوند، سیگنال کلاک (clk)، ورودی عملیاتی که تعیین می کند کدام عملیات (جمع، تفریق یا ضرب) انجام شود و همچنین چندین خروجی از جمله نتیجه، overflow و underflow برای ممیز شناور invalid\_op

سپس، Core IP های ضرب و جمع ممیز شناور موجود در زایلینکس به عنوان ضرب کننده و جمع کننده استفاده شده اند. این IP ها عملیات ضرب و جمع را انجام می دهند و نتایج به عنوان خروجی های میانی result) (intermediate تولید می کنند.

سپس، با استفاده از یک بلاک always که به صورت همیشگی فعال است، عملیات مورد نیاز انتخاب underflow ،overflow نتیجه و مقادیر valways و اعمال می شود. در این بلاک، با توجه به مقدار ورودی عملیاتی، نتیجه و مقادیر invalid\_op و invalid\_op بر اساس نتایج میانی ضرب و جمع انتخاب و تعیین می شوند.

پس از آن، هر عملیات به صورت موازی انجام می شود و نتایج به عنوان خروجی های ALU ارائه می شود. این طراحی بهینه است زیرا تنها یک ضرب کننده و یک جمع کننده استفاده می شود، که منابع سخت افزاری را کاهش می دهد.

منطق کنترل ALU را در تصویر زیر مشاهده می کنید.

```
// Control logic for selecting operation
always @* begin
    case(operation)
        6'b000000: begin // Addition
            result = add sub result;
                overflow = add sub overflow;
                underflow = add sub underflow;
                invalid op = add sub invalid op;
        end
        6'b000001: begin // Subtraction
            result = add sub result;
                overflow = add sub overflow;
                underflow = add sub underflow;
                invalid op = add sub invalid op;
        end
        6'b000010: begin // Multiplication
                result = multiply result;
                underflow = multiply underflow;
                overflow = multiply overflow;
                invalid op = multiply invalid op;
        end
        default: begin
            result = 32'b0; // Default result for invalid operation
            invalid op = 1;
        end
    endcase
end
```

ب

این تست بنچ برای ماژول  $Q1_Module$  طراحی شده است تا عملکرد آن را در شرایط مختلف از جمله جمع، تفریق و ضرب مورد آزمون قرار دهد.

در این تست بنچ، ابتدا ورودی های ماژول شامل دو عدد ممیز شناور ۳۲ بیتی (b و d) و نوع عملیات مورد نظر (operation) تعیین می شود.

سپس عملکرد ماژول در شرایط مختلف تست می شود. برای هر عملیات (جمع، تفریق و ضرب)، مقادیر مورد انتظار برای نتایج محاسبه شده و وضعیت های overflow ،underflow و invalid\_op برای هر عملیات بررسی می شوند.

تصویر زیر خروجی تست بنچ را نشان میدهد.

#### Addition Test:

a = 01000001001000000000000000000000, b = 01000000101000000000000000000, operation = 000000 Result = 010000010111000000000000000000, Underflow = 0, Overflow = 0, Invalid Operation = 0

#### Subtraction Test:

a = 01000001001000000000000000000000, b = 01000000101000000000000000000, operation = 000001 Result = 0100000010100000000000000000000, Underflow = 0, Overflow = 0, Invalid Operation = 0

#### Multiplication Test:

با بررسی نتایج تستبنچ با این سایت صحت عملکرد مدار را تایید می کنم.

ج

با اضافه کردن کد زیر در تستبنچ

```
initial begin
    $dumpfile("withIPPower.vcd");
    $dumpvars(1, Ql_Module_TB.uut);
end
```

و به کمک ابزار xpower توان ایستا و پویای مدار را محاسبه میکنیم که مقادیر آن را در تصویر زیر مشاهده میکنید.

|                  | Total | Dynamic | Quiescent |
|------------------|-------|---------|-----------|
| Supply Power (W) | 0.083 | 0.001   | 0.082     |

د

داخل فایل IP\_Core\_Report.pdf میتوانید گزارش کاملی از منابع مصرفی را مشاهده کنید.

٥

با ایجاد Constraint مربوط به کلاک، بیشترین فرکانس کلاک را 256MHz بدست آوردیم.

$$\frac{1}{3.9n} \cong 256MHz$$

## پیادهسازی بدون استفاده از IP Core

الف

ALU.v ماژول یک واحد پردازش ALU می باشد.

ورودیهای این ماژول شامل کلاک مدار (clk) برای همگامسازی عملیات، دو عدد ۳۲ بیتی به نامهای a\_operand و b\_operand که عددهایی هستند که قرار است عملیات حسابی بر روی آنها انجام شود، و یک ورودی ۴ بیتی به نام Operation که کد عملیات مورد نظر (مانند جمع، تفریق و ضرب) را مشخص می کند.

خروجیهای این ماژول شامل یک عدد ۳۲ بیتی به نام ALU\_Output که نتیجه عملیات حسابی را نشان می دهد، و سه خروجی تک بیتی دیگر به نامهای Overflow ، Exception و Underflow می باشد. در این ماژول، عملیات جمع و تفریق با استفاده از یک واحد Addition\_Subtraction و عملیات ضرب با استفاده از یک واحد Multiplication انجام می شود. ورودی ها به این دو واحد با توجه به می میشود و نتایج آنها به ترتیب در متغیرهای Add\_Sub\_Output\_reg و نتایج آنها به ترتیب در متغیرهای Multiplication و Multiplication و Multiplication و Multiplication می شود.

سپس با توجه به مقدار Operation، نتایج محاسبه شده در مراحل قبل بهصورت چندگانه در متغیرهای خروجی مربوطه (Underflow ،Overflow ،Exception ،ALU\_Output) قرار داده می شوند تا به عنوان خروجی های نهایی ماژول تولید شوند.

ب

ALU\_TB.v یک محیط تست برای ماژول ALU فراهم می کند تا عملکرد آن را در شرایط مختلف تست کند. این محیط تست شامل تغییر ورودی های ماژول و مشاهده خروجی های آن در طول زمان است.

ابتدا مقادیر ورودی ها از جمله a\_operand ، clk و b\_operand (دو عدد ورودی)، و Operation (عملیات مورد نظر) به ماژول ALU اعمال می شود.

سپس با استفاده از یک بلاک initial، کلاک ابتدا با مقدار صفر مقداردهی می شود، سپس هر ۵ واحد زمانی (با توجه به timescale تعیین شده)، مقدار کلاک تغییر می کند. این فرآیند برای همیشه ادامه دارد، بنابراین کلاک با فرکانس مشخصی پالس می دهد.

در بلاک initial دیگر، مقادیر ورودی ها و عملیات ها برای تست های مختلف مشخص می شوند. برای هر تست، مقادیر ورودی تنظیم می شوند، سپس یک دوره زمانی انتظار داده می شود تا اعمال و تحلیل نتیجه انجام شود. سپس با استفاده از display، جزئیات هر تست از جمله مقادیر ورودی و خروجی های ما ژول چاپ می شود.

5

با اضافه کردن کد زیر در تستبنچ

```
initial begin
     $dumpfile("withIPPower.vcd");
     $dumpvars(1, ALU_tb.ALU_inst);
end
```

و به کمک ابزار xpower توان ایستا و پویای مدار را محاسبه میکنیم که مقادیر آن را در تصویر زیر مشاهده میکنید.

|                  | Total | Dynamic | Quiescent |
|------------------|-------|---------|-----------|
| Supply Power (W) | 0.085 | 0.003   | 0.082     |

٥

داخل فایل Without\_IP\_Core\_Report.pdf میتوانید گزارش کاملی از منابع مصرفی را مشاهده کنید.

٥

با ایجاد Constraint مربوط به کلاک، بیشترین فرکانس کلاک را 175 بدست آوردیم.

```
NET "clk" TNM_NET = clk;
TIMESPEC TS_clk = PERIOD "clk" 5.7 ns HIGH 50%;
```

$$\frac{1}{5.7n} \cong 175MHz$$

## مقایسه دو پیادهسازی انجام شده

همانطور که انتظار داشتیم، پیادهسازی با IP Core بهینهتر میباشد. باتوجه به نتایج بدست آمده میتوان گفت گفت که پیادهسازی با IP Core کلاک بالاتری دارد و همچنین توان کمتری مصرف می کند. باتوجه به مقایسه انجام شده بین منابع مصرفی این دو پیادهسازی، پیادهسازی با IP Core تعداد کمتری register و LUT دارد.

## مزایای استفاده از IP Core

استفاده ازIP Core های ISE یک سری از مزایای قابل توجه در طراحی و توسعه FPGA دارد. در ادامه به برخی از این مزایا اشاره میکنم:

- ۱. افزایش سرعت توسعه: IP Coreهای ISE شامل مجموعهای از ماژولهای آماده است که از پیش توسعه داده شدهاند. این ماژولها عموماً وظایف متداولی را انجام میدهند مانند UART یا SPI کنترل PWM، و غیره. با استفاده از این IP Coreها، زمان نیاز برای پیادهسازی و توسعه کاهش مییابد.
- ۲. کاهش خطاها: ISE های ISE به عنوان تکههای نرمافزاری آماده ای ارائه می شوند که توسط توسعه دهندگان معتبر طراحی و تست شده اند. این به توسعه دهندگان اجازه می دهد تا از خطاهای مرتبط با پیاده سازی و توسعه ماژولهای خاص خود جلوگیری کنند.
- ۳. افزایش قابلیت استفاده و قابلیت استفاده مجدد: ISE های ISE میتوانند به عنوان ماژولهای آماده در طراحیهای بعدی مورد استفاده قرار گیرند. این به توسعهدهندگان امکان مجدد استفاده از کدهای توسعه داده شده را فراهم می کند و زمان و هزینه توسعه را کاهش می دهد.
- ۴. بهبود عملکرد و بهرهوری: با استفاده ازISE های IP Core های بهطور بهینه برای پلتفرم ۴PGA طراحی شدهاند، میتوان بهبود عملکرد و بهرهوری سیستم را بهدست آورد. اینIP Core ها بهطور کامل با معماری FPGA سازگار هستند و بهینهسازی شدهاند تا بر روی آنها به بهترین نحو عمل کنند.
- ۵. پشتیبانی و توسعه مستمر: شرکتهایی که IP Coreهای ISE را ارائه میدهند، معمولاً پشتیبانی و به روزرسانی مستمر برای محصولات خود فراهم میکنند. این به توسعه دهندگان امکان میدهد که به سرعت به مشکلات رایج پاسخ دهند و از امکانات جدید بهرهمند شوند.