## به نام خدا

## درس طراحی سیستمهای مبتنی بر ASIC/FPGA

دکتر مهدی شعبانی دانشکده مهندسی برق دانشگاه صنعتی شریف تمرین سری چهارم نیمسال دوم ۱۴۰۳–۱۴۰۲

- برای تحویل تمرین، تمامی فایلها از جمله ماژولها و تستبنچ ها به همراه گزارشی از نحوهی انجام کار به همراه نتایج مربوطه را در سامانه آپلود کنید. برای تحویل کدها، فقط فایلهای مربوط به ماژولها و تستبنچها را در فولدرهای جداگانه قرار دهید(هر فولدر مربوط به هر سؤال و هر بخش نیز در فولدر جداگانه). برای سؤالات دارای فایلهای اضافی مثل فایل مموری یا txt آنها را نیز تحویل دهید. از ارسال کل پروژه پرهیز کنید.
- کد تحویل داده شده توسط شما باید قابل سنتز و شبیه سازی باشد و در صورت این که کد سنتز و شبیه سازی نشود، نمرهای به آن تعلق نمی گیرد.
- مشورت و کمک گرفتن از یکدیگر، جستجو در اینترنت و کتابها و.... کاملاً جایز میباشد ولی تمرین باید توسط خود شما انجام شود. در صورت مشاهده شباهت غیرعادی نمره سؤال برای همهی افراد کاملاً صفر در نظر گرفته میشود.
- سعی کنید در تمرین برنامهنویسی، هم از سطح رفتاری و هم سطح جریان داده استفاده کنید تا به هر دو سطح مسلط شوید.
- توجه کنید که برای هر سؤال باید یک گزارش از نحوهی انجام کار به همرا بلوک دیاگرام ساختار پیادهسازی شده به همراه توضیحات خواسته شده و نتایج شبیهسازی بیان و صحت عملکرد با استفاده از تست بنج تأیید شود.
- این تمرین برای تمرین کدزنی و شبیه سازی شما در نظر گرفته شده است و صرفاً صورت سؤالات طولانی است و هدف اصلی افزایش تسلط شما در کدزنی می باشد؛ از انجام این تمرین نهایت لذت را ببرید!

۱-در تمرینات قبلی با ساختار تراشههای FPGAهای شرکت زایلینکس آشنا شدید. میدانید برای محاسبه ی بیشترین ادر تمرینات قبلی با ساختار پیاده سازی شده چندین عامل از جمله Net Delay, Clock Skew و Net Delay و Net Delay و Net Delay تحقیق کنید و بیان کنید که پایپ-لاین کردن چگونه می تواند به بهبود در مورد تفاوتهای او Net Delay و اضافه شدن رجیستر و واحدهای حافظه دقت کنید.

۲-(الف) ساختاری را در نظر بگیرید که دو عدد را به عنوان ورودی دریافت و پس از ضرب آنها، نتیجه را ۷ برابر کرده و در خروجی نمایش دهد. فرض کنید میخواهیم به بیشترین فرکانس کاری ممکن برسیم. ساختاری را پیادهسازی کنید که کمترین Latency ممکن را داشته باشد و بیشترین فرکانس کاری آن را به دست آورید.

(ب) حال با استفاده از تکنیکهای افزایش فرکانس کاری، با تغییر ساختار پیادهسازی شده، فرکانس کاری را بیشینه کنید. (ج) آیا ساختار پیاده سازی شده برای ۷ برابر کردن خروجی از ضرب کننده استفاده کرده است؟ اگر جواب مثبت است، با تغییر کد، ۷ برابر کردن خروجی را با جمع و شیفت پیاده سازی کنید و منابع مصرفی به همراه فرکانس کاری را به دست آورید. چه نتیجهای می گیرید.

توجه: در تمامی بخشها لازم است تا با نوشتن تستبنچ، از صحت عملکرد مدار خود اطمینان حاصل فرمایید.

۳-در این سؤال یک فیلتر FIR را پیادهسازی و برای شرایط مختلف ساختار پیادهسازی شده را بهینه می کنید.

(الف) در مورد دو ساختار رایج FIR Filter تحقیق و تفاوتهای آنها را بیان کنید.(Direct and Transposed)

(ب) یک فیلتر FIR با ده tap پیاده سازی کنید. فرض کنید مقادیر ضرایب ۸ بیتی است و برای معین نمودن ضرایب، سه ورودی داریم :

شماره ضریب مورد نظر

مقدار ضریب

یک بیت جهت تغییر مقدار ضریب موردنظر با نام write\_en

در هر لبه کلاک، اگر write\_en یک باشد، مقدار ضریب مورد نظر در لبه ی کلاک بعدی تغییر می کند. این فیلتر یک ورودی ۸ بیتی به صورت stream دریافت می کند و خروجی نیز stream است؛ محاسبه کنید که با این ویژگیها، خروجی حداکثر چند بیتی است و همین مقدار بیت را برای آن در نظر بگیرید. جهت نمایش صحت عملکرد ساختار پیادهسازی شده، testbench بنویسید و ورودی را فقط در یک لبه کلاک ۱ کنید و در بقیه ی لحظات صفر؛ خروجی باید مقادیر ضرایب باشد.

ساختار خواسته شده در نهایت به صورت زیر میباشد:



برای این بخش لازم است تا فرض کنید که جمع و ضربهای مورد نیاز برای محاسبه ی خروجی در یک کلاک صورت میپذیرد.

- در مورد symmetric بودن ضرایب و ساختار تغییر یافته برای فیلتر وقتی ضرایب symmetric هستند تحقیق کنید و ضمن ارائه ساختار خود برای یک فیلتر با 9 ضریب، کد آن را نوشته و با تست ذکر شده در قسمت الف، شبیه سازی کنید.

ج- مزیت عمدهی ساختار پیشنهادی در قسمت ب با قسمت الف (با فرض symmetric بودن ضرایب) را بیان کنید.

د- فرض کنید که ضرایب فقط مقادیر ۱، ۰ و ۱- را به خود می گیرند. ساختار فیلتر طراحی شده در قسمت الف را بهینه کنید.

ه- بیشترین فرکانس ممکن برای ساختار پیادهسازی شده در بخش (ب) را بدست آورید.

و- حال با پایپلاین کردن ساحتار بخش (ب)، بیشترین فرکانس ممکن مدار پیادهسازی شده را بدست آورده و تفاوت را توجیه نمایید. در این مرحله نیز نیاز است تا با اجرای تستبنچ از صحت عملکرد مدار خود اطمینان حاصل نمایید.

ط- فرض کنید ورودی به گونهای است که در ورودیها با فاصلههای ۸ کلاک به ماژول اعمال میشوند. با اعمال Resource ط- فرض کنید ورودی به گونهای است که در این مرحله نیز نیاز است تا با اجرای تستبنچ از صحت عملکرد مدار خود Sharing تعداد ضرب و جمعها را بهینه کنید. در این مرحله نیز نیاز است تا با اجرای تستبنچ از صحت عملکرد مدار خود اطمینان حاصل نمایید. کد قسمت ب و این قسمت را سنتز نموده و تفاوت در منابع استفاده شده را توجیه نمایید.

ح- فرض کنید که برای افزایش نرخ پردازش، در هر لبه کلاک دو ورودی به صورت همزمان به ماژول شما اعمال می شود. ساختار را به گونهای تغییر دهید که در هر لبه کلاک دو ورودی به مدار اعمال و دو خروجی متناظر نیز پس از گذشت چند کلاک در خروجی ظاهر شوند. در این مرحله نیز نیاز است تا با اجرای تستبنچ از صحت عملکرد مدار خود اطمینان حاصل نمایید.