## خدا هست

گزارش پروژه (تمرین سوم) درس طراحی سیستم های دیجیتال (DSD) - دکتر فصحتی

طراحی پردازنده 16 بیتی (ALU, Controller, Memory, Register File)

اميرمحمد شربتي 402106112

1404/5/5

طراحی بنده در این تمرین شامل ۷ فایل اصلی وریلاگ و در نتیجه 7 فایل برای تست آنها است. به تبع اینها در پوشه src فایلهای دیگری از جمله فایل های vcd و vvp هم وجود دارد (چون بنده برای simulationکدها از lcarus استفاده میکنم).

o فایل های اصلی شامل ماژول های اصلی برنامه:

register file · memory · alu\_16 · div\_16 · mul\_16 · Csa\_16

برخی از این فایل ها شامل چند ماژول هستند. مثلا چون پیاده سازی جمع کننده در سطح gate level برخی از این فایل ها شامل چند ماژول های مختلف از جمله mux و FA و csa است. همچنین برای هر فایل، بنده یک ماژول تست هم نوشتم که با همین نام ها به اضافه tb هستند. مثلا memory\_tb برای تست حافظه. حال به توضیحی در مورد هر فایل میپردازم:

\* 16\_csa\_1 این ما رول پیاده سازی سطح گیت جمع کننده این پردازنده با الگوریتم خواسته شده در داک است. همین ما رول برای تفریق هم استفاده می شود. پایین ترین لایه پیاده سازی یک در داک است. همین ما رول برای تفریق هم استفاده می شود. پایین ترین لایه پیاده سازی یک عدو و Full Adder با گیت های پایه است. سپس به کمک همین ما رول، یک ما رول برای جمع دو عدد 4 بیتی پیاده سازی کردم. سپس طراحی مالتی پلکسر 2 به 1 و سپس 8 به 4. یعنی در واقع همان 2 به 1ای که هر ورودی 4 بیتی است. پس از این یک جمع کننده بیتی طراحی کردم. در واقع این ما رول به تنهایی کار خاصی انجام نمی دهد و بخشی از ما رول بزرگتر carry select بیتی است. در این نوع جمع کننده بلوک اول یک جمع کننده بیتی ست. سه بلوک دیگر دیم 4 دیگر همی که در داک آمده این جمع کننده نوعی دو می دار ترکیبی ساده بدون کلاک است. انجام این عملیات تنها یک چرخه طول می کشد.

در تست این مدار هم بنده سعی کردم حالات بسیاری را پوشش دهم و این کار را با for های تو در تو انجام دادم. یک حلقه که 2^7 تا تغییر میکند که صفر را هم پوشش میدهد. و دیگری که شامل اعداد کمی غیر رند تر است. اجرای این تست حدود 5 ثانیه در لپ تاپ بنده زمان برد.

❖ mul\_16: این فایل شامل دو ماژول است. برای پیاده سازی ضرب کننده باید دو الگوریتم را پیاده سازی کنیم. برای ضرب دو عدد 8 بیتی از الگوریتم ساده shift and add استفاده شده

if else سه بلوک always ست. در داخل بلوک reset سه بلوک reset وجود دارد. یکی اینکه برای reset مدار است. دومی برای شروع ضرب و مقدار دهی های اولیه است. بلوک سوم بخش اصلی این الگوریتم است. در صورت یک بودن بیت سمت راست هدار A به حاصل اضافه می شود. سپس B به راست شیفت می خورد و A به چپ. این کار 8 بار تکرار میشود (در واقع به تعداد بیت های B) تا نتیجه نهایی حاصل شود.

در ماژول Karatsuba\_mul\_ این الگوریتم برای ضرب 16 بیتی پیاده سازی شده است. در واقع الگوریتم اصلی Karatsuba کاملا به صورت بازگشتی است ولی اینجا فقط یک مرحله را بدین نحو انجام میدهیم. در پیاده سازی بنده از سیگنال active هم استفاده کردهام. توجه شود ممکن است این سه بخش zo, z2 و zo, z2 (zo + z2) - z) به صورت همزمان آماده نشوند، پس بنده در ماژول قبلی، done را صفر نکردم. دلیل استفاده از active هم همین است. اگر این سیگنال نباشد، هیچ وقت این محاسبه به پایان نمیرسد. در نهایت در این ماژول پس از یک کلاک done صفر میشود (چون active) معرفر میشود.)

توجه شود که این یک مدار multi cycle است. پس از سیگنال های reset 'start ' clk و reset استفاده شده است.

در ما رول تست هم بنده مشابه تست جمع كننده، از حلقه استفاده كردم و حالات زیادی را تست كردم. این تست هم حدود 4 ثانیه طول می كشد تا نتیجه اش حاصل شود.

به مانده مارول هم کار تقسیم را انجام میدهد. ابتدا به کمک علامت مقسوم و مقسوم علیه، علامت خارج قسمت و باقی مانده مشخص میشود. سپس قدر مطلق دو عدد بر هم تقسیم میشود. توجه شود که در الگوریتم restoring division چاره ای جز این نداریم. علی رغم ضرب که با هر علامتی درست کار میکند، در این الگوریتم تقسیم، ابتدا باید علامات مشخص و سپس تقسیم دو عدد مثبت صورت گیرد. حلقه اصلی 16 بار اجرا میشود و مطابق الگوریتم صورت سوال، باقی مانده و خارج قسمت بدست میآیند. توجه شود اگر مقسوم علیه ورودی صفر باشد، بنده صفر را به عنوان خارج قسمت و باقی مانده خروجی میدهم.

ماژول تست هم مشابه ماژول های تست قبلی سعی کردم به کمک حلقه حالات بسیاری را تست کنم. اگر مقسوم علیه هم صفر شود، همانطور که پیشتر اشاره شد، فرض کردم خارج قسمت و باقی مانده صفر است.

♣ Controller این ماژول ALU است که کار های controller در دستورات R\_Type را راحت میکند. در ابتدا از سه ماژول قبلی instance گرفته شده است. FSMای که بنده متصور شدم شامل 4 حالت است. حالت اولیه (یا بیکار IDLE) و سه حالت دیگر برای تکمیل محاسبه سه ماژول اولیه (یعنی ضرب، تقسیم و جمعوتفریق). هر سه منطق مشابهی دارند. حاصل ماژول مربوطه به state ریخته میشود، done یک میشود و state به حالت اولیه برمیگردد. تفاوت در این است که ماژول مربوط به جمع و تفریق، یک مدار ترکیبی است که در یک کلاک نتیجه اش حاصل میشود، اما ضرب و تقسیم multi cycle هستند و باید تا اتمام محاسبات نتیجه اش حاصل میشود، اما ضرب و تقسیم div\_done == 1 یا mul\_done == 1

بنده این ماژول را هم تست کردم. در ابتدا پاسخ مورد انتظار برای 4 عمل محاسبه می شود. سپس در حلقه هر 4 عملیات تست می شوند. ابتدا قرار دادن صحیح opcode و فعال کردن سیگنال start برای یک چرخه، سپس انتظار برای پایان عملیات و در نهایت بررسی پاسخ بدست آمده. (الان که فکر می کنم می بینم که شاید بهتر بود یک task برای این تست می نوشتم تا تست 4 عملیات تکرار کد نباشه...:)) در نهایت طی 4 ثانیه خدا رو شکر تایید درستی ماژول ALU چاپ می شود.

برای تعیین نوع مطیات است. در ورودی شماره ثباتی که در ان نوشته می شود یا دو ثباتی که از آن ها خوانده می شود و همچنین دیتایی که قرار است نوشته شود مشخص می شود. در خروجی هم دو دیتایی که از ثبات های مشخص شده خوانده شده، حاضر می شود. این register file مشابه مطلوبات که از ثبات های مشخص شده خوانده شده، حاضر می شود. این register file ملاوبات داک شامل 4 ثبات 16 بیتی است. نوشتن در کلاک بالارونده و خواندن در کلاک پایین رونده انجام میشود. همیچنین بنده یک سیگنال reset هم قرار دادم که ممکن است در پردازنده های واقعی چندان کاربردی نباشد. در تست این ماژول هم بنده چند عدد در ثبات ها نوشته و سپس میخوانم.

به memory: ساده ترین ماژول این برنامه، همین ماژول حافظه است. در ورودی این ماژول مشابه read/write \_enable سیگنال های register file قرار داردو همچنین آدرسی که میخواهیم به آن دسترسی داشته باشیم و دیتایی که میخواهیم بنویسیم هم در ورودی این ماژول هستند. تنها پورت خروجی هم دیتای خوانده شده از حافظه است. بنده اولویت را به نوشتن دادهام. بدین معنی که اگر هر دو enable فعال شوند، نوشتن صورت گیرد. توجه شود مطابق داک، این حافظه های دو بایتی است و تعداد داک، این حافظه هم 2¹۵ است که با 16 بیت مشخص میشود.

برای تست این برنامه، بنده دو task برای خواندن و نوشتن در حافظه نوشتهام. ابتدا در چند خانه مقادیری را مینویسم و سپس محتویات چند خانه از جمله آدرسی که در آن چیزی نوشته نشده است را هم میخوانم (که مطابق انتظار خروجی این آدرس x است.)

ماژول top level entity این برنامه است که از تمام ماژول های دیگر در این ماژول استفاده ماژول top level entity این برنامه است که از تمام ماژول های دیگر در این ماژول استفاده شده است. در ابتدا instruction ،PC و instruction ،PC های کاریم. سپس از ماژول فیلی instance ، register\_file و alu ،memory گرفتم. برای نمونه گیری از هر یک متغیر های لازم را تعریف کردم. پس از آن حالات مختلف FSM این ماژول را تعریف کردم. متغیر های لازم را تعریف کردم. پس از آن حالات مختلف به خاطر خوانایی بالای کد الله حالت شد. توجه شود که تعداد حالات را می شد کمتر کرد، ولی به خاطر خوانایی بالای کد بنده از حالات بیشتری استفاده کردم. اگر هدف کارایی بالاتر پردازنده باشد، به طوری که تعداد چرخه میانگین برای هر دستور کمتر شود، می توان برخی از این state ها را با تغییرات کمی در کد حذف کرد. مثلا چون خروجی memory در دو بخش دستور و دیتا کاربرد دارد و در واقع یک حافظه یکپارچه با دو قابلیت داریم، پس تعریف instruction صرفا خوانایی کد را بالاتر می برد. در صورت عدم استفاده از متغیر instruction می توان به جای آن از بالاتر می برد. در این صورت میتوان به دادتی PETCH\_WAIT\_1 را حذف کرد و در ماشین حالت مستقیما از FETCH\_WAIT\_1 را حذف کرد و در ماشین حالت مستقیما از DECODE به حالت DECODE رفت.

ابتدا دستور را از درون حافظه fetch میکنیم. سپس decode دستور را داریم که بخش های مختلف این رشته باینری 16 بیتی مشخص شود. بخش های opcode, rd, rs1 در هر دو نوع دستور یکسان هستند. در دستورات M Type بقیه بیت های برای آدرس هستند ولی در دستور نوع R، دو بیت دیگر برای ثبات دیگر است. در state دیگر دو ثباتی که لازم است را میخوانیم که این هم در دو نوع دستور متفاوت است. سیس وارد EXECUTION می شویم. می شد به راحتی برای هر نوع دستور یک حالت جدا گانه داشت ولی ترجیح بنده بر همین شکل بود. در این state، برای دستورات نوع R و load, store سیگنال های لازم مقدار دهی می شوند. کار دستور Store در اینجا تمام می شود. دستورات محاسباتی باید تا اتمام محاسبه و یک شدن alu done صبر کنیم يس به حالت ALU WAIT نياز داريم. براي Load هم مشابه fetch به دو حالت نياز داريم. اما اگر میخواستیم که کارایی را بهتر کنیم و از سیگنال میانی result (مشابه instruction) استفاده نكنيم، ميشد LOAD WAIT 2 را حذف كرد. در اين صورت بايد از حالت LOAD WAIT 1 به state جدیدی می رفتیم که در آنجا نه محتویات result بلکه محتویات mem read data مشابه حالت WRITE BACK در ثبات مقصد نوشته شود. ولي خب بنده سعى كردم كارهاى مشابه (يعني مثلاً نوشتن در ثبات مقصد) را در یک state انجام دهم. به نظرم اینطور بهتر است. ولی خب یک چرخه به اجرای load در این بخش اضافه میشود. (مشابه fetch دستورات). در نهایت هم حالت نوشتن در ثبات مقصد و DONE را داریم که به معنای پایان محاسبه است. سیس PC یکی زیاد میشود و دستور بعد این چرخه را تکرار میکند.

برای تست این برنامه که در واقع تست کل پردازنده است، بنده پس از تعریف متغیرهای لازم و instance گیری از controller ، به صورت مستقیم 4 عدد در 4 ثبات پردازنده قرار دادم. سپس رشته باینری 11 دستور را در آدرس های 0 تا 10 حافظه قرار دادم و pc را هم صفر کردم. در هر خط از این تست که بنده دستوری را در حافظه قرار میدهم، معادل شبه اسمبلی آن را هم در کنار آن کامنت کردم. همچنین حاصل مورد انتظار را هم نوشتم. در نهایت چون 11 دستور داریم، به تعداد 11 بار منتظر یک شدن ready میمانیم. (بنده در سایر ماژول ها از done استفاده کردم ولی چون در صورت سوال از ready استفاده شده، در نهایت برای ماژول اصلی بنده هم از ready استفاده کردم.) در نهایت مقادیر ثبات ها و حافظه در کنار مقدار مورد انتظار چاپ میشود.

خدا رو شکر همه چیز طبق انتظار است. در دستورات بنده از هر نوع دستور محاسباتی حداقل دو بار استفاده کرده ام. همچنین load, store را هم یک بار در دستورات قرار دادم.

❖ خدا رو شکر تمام ما رول ها را تست کردم و تست نهایی هم مطابق انتظار بود. آخرین بخش این برنامه هم مربوط به سنتز پذیری آن میباشد. در تمام مراحل سعی کردم اصول سنتز پذیری کد وریلاگ را رعایت کنم. در نهایت به کمک Quartus این برنامه را سنتز کردم و مشکلی در سنتز وجود نداشت. این نتیجه سنتز این برنامه ها در کوارتوس است:



به عنوان حسن ختام این پروژه این هم عکس مداری که کوارتوس کشیده است را قرار میدهم:

