Tesi

Andrea Locatelli

# Indice

| 1 | Ana  | alisi                             | 5  |
|---|------|-----------------------------------|----|
|   | 1.1  | Studio del circuito binario       | 5  |
|   | 1.2  | Implementazione della conversione | 9  |
|   | 1.3  | La conversione in multi valore    | 12 |
|   | 1.4  | La creazione del file blfmv       | 13 |
|   | 1.5  | La sintesi                        | 14 |
|   | 1.6  | Il calcolo dei costi del circuito | 15 |
|   | 1.7  | Automatizzazione dei processi     | 18 |
| 2 | Rist | ultati sperimentali               | 21 |
|   | 2.1  | MVSIS                             | 21 |
|   | 2.2  | ABC                               | 25 |
|   | 2.3  | ABC e dominio fisso               | 26 |
|   | 2.4  | ABC e dominio variabile           | 27 |

4 INDICE

# Capitolo 1

# Analisi

Il protocollo di Yao prevede, durante i suoi scambi, che le due parti concordino anche sulla trasmissione di un circuito a cui entrambi gli attori debbano inserire dei valori di input. Uno degli scopi della nostra tesi consiste nel testare l'efficacia dell'utilizzo di un multi valore rispetto all'utilizzo "classico" di un circuito booleano.

Per poter iniziare questa fase di analisi siamo partiti da dei circuiti binari per poi convertirli nella loro alternativa multivalore implementando un metodo di conversione efficace che non cambi il funzionamento di tali circuiti

### 1.1 Studio del circuito binario

La tecnica che abbiamo deciso di utilizzare è molto semplice ma efficace e si basa sul raggruppamento di n bit di ogni riga di ogni tabella di verità binaria che possano rappresentare il massimo numero possibile del dominio multivalore scelto.

$$\begin{array}{cccc}
\underbrace{10} & \underbrace{11} & \underbrace{00} \\
\downarrow & \downarrow & \downarrow & mod_3 \\
2 & 3 & 0
\end{array}$$

Con questo approccio non andiamo a snaturare quella che è la logica della tabella originale e otteniamo una conversione efficace. I vincoli dettati da questo stanno nel fatto che il numero di ingressi e uscite del circuito devono essere pari.

Per la scelta del dominio multivalore si sono voluti sperimentare 3 approcci:

• Per tutti i circuiti utilizzare un dominio multivalore standard di valore 3

- Per ogni circuito viene calcolato M.C.D tra input e output e:
  - Se il valore di M.C.D consente di avere almeno 2 input viene tenuto quello
  - Se non consente al minimo 2 input viene dimezzato
- L'ultimo approccio è un ibrido tra i 2, ovvero: Viene calcolato M.C.D tra input e output

Per potere effettuare queste operazioni si è dovuto cercare un formato standard di descrizione dei circuiti che rappresentasse per ogni riga della tabella delle verità del circuito tutti gli input e tutti gli output.

Tra i vari formati a disposizione la scelta è ricaduta sul formato PLA già ampiamente utilizzato per la rappresentazione di circuiti.

#### 1.1.1 Analisi della struttura PLA

Un file PLA ha la seguente struttura

```
.i 4
.o 2
.ilb x1 x2 y1 y2
.ob f1 f2
0--0 00
0001 01
0-11 --
1-11 01
0101 10
10-- 01
11-- 00
.end
```

Come possiamo vedere questo circuito presenta:

- 4 input
- 2 output

Notiamo che nella tabella di verità non sono presenti solamente valori booleani ma anche un simbolo – esso si prende il nome di **don't care** e rappresenta:

- Negli output implica che quella specifica combinazione non mi interessa
- Negli input che può essere qualsiasi valore del dominio.

7

#### 1.1.2 La gestione dei don't care durante la conversione

Nelle successive fasi di conversione dobbiamo gestire i don't care in maniera funzionale al dominio multi valore che utilizzeremo, per spiegare meglio come tratteremo questa caratteristica dei PLA utilizzerò un esempio utilizzando un circuito semplice e come valore di dominio di conversione il valore 3. Il circuito avrà la seguente struttura.

```
.i 4
.o 2
.ilb x1 x2 y1 y2
.ob f1 f2
0--0 00
0001 01
0-11 --
1-11 01
0101 10
10-- 01
11-- 00
.end
```

Per passare al nuovo dominio analizziamo quanti bit sono necessari per poter rappresentare il massimo numero possibile, nel nostro caso il 3, e notiamo che abbiamo bisogno di 2 bit poiché la rappresentazione binaria del numero 3 è 11. Andiamo quindi a raggruppare in blocchi di 2 bit gli ingressi e le uscite del circuito andando a convertire i valori binari dati dal raggruppamento in valore del dominio scelto.

Procedendo con la conversione ci accorgiamo che ci sono alcuni casi in cui dobbiamo andare a sviluppare i dont't care perché se non lo facessimo perderemmo dei valori significativi per il nostro sviluppo. Andiamo quindi a distinguere 2 casi:

- Quando il numero di '-' è uguale al numero di bit del raggruppamento multivalore
  - es.. 10 01: in questo caso viene messo semplicemente il simbolo non causa nessuna perdita di valori nel circuito. Quindi

 Quando nel gruppo di bit raggruppati il numero di - è minore del numero di bit richiesti

- es. 1-11 01: in questo caso non posso subito convertire nel nostro nuovo dominio ma devo prima sviluppare tutte le possibili combinazioni e poi procedere alla conversione. Quindi
  - $\ast\,$  Sviluppo il dont'<br/>care

10 11 01 11 11 01

\* Procedo a convertire nel dominio scelto

 $\begin{array}{cccc} 2 & 3 & 1 \\ 3 & 3 & 1 \end{array}$ 

Così facendo riusciamo a sviluppare tutto il circuito binario e ottenere una conversione esatta. Il circuito convertito sarà quindi.

00 0

02 0

10 0

12 0

01 1

03 -

13 -

13 -

23 1

11 2

2- 1

3- 0

Con questa struttura posso proseguire con l'analisi dei circuiti proseguendo con l'attività di sintesi logica.

## 1.2 Implementazione della conversione

La conversione dei circuiti in analisi viene implementata utilizzando il linguaggio di programmazione Python nella versione 3.8 senza l'ausilio di nessun package esterno, vengono utilizzate solamente librerie comprese nel linguaggio, questo fa si che il sistema sia "ready to use" una volta installato il linguaggio di programmazione se non già presente all'interno del SO.

#### 1.2.1 Analisi del circuito

```
def read_pla(path_file):
    inp = None
    out = None
    inp_array = []
    out_array = []
    truth_table = []
   with open(path_file, 'r') as input_file:
        for line in input_file.readlines():
            if '.i' in line and line[2] == ' ':
                inp = line.split(' ')[1]
            elif '.o' in line and line[2] == ' ':
                out = line.split(' ')[1]
            elif '.ilb' in line:
                inp_array = line.strip().split(' ')[1:]
            elif '.ob' in line:
                out_array = line.strip().split(' ')[1:]
            elif '.end' in line:
                continue
            else:
                line = {
                    'inp': line.strip().split(' ')[0],
                           line.strip().split(' ')[1]
                truth_table.append(line)
    return inp, out, inp_array, out_array, truth_table
```

La funzione prende in ingresso il percorso di un circuito e memorizza all'interno di un dizionario informazioni tipo:

- Tabella delle verità
- Numero di input
- Numero di output

Queste informazioni serviranno successivamente per convertire il circuito e calcolare costi.

## 1.2.2 Espansione dei don't care

Una volta ottenuto tutte le informazioni disponibili dal circuito dato bisogna andare ad identificare all'interno delle tabelle di verità quali sono i don't care a cui bisogna espandere i valori e quelli che si possono ignorare. Questa parte è stata la parte più impegnativa di questa parte di funzionalità del programma.

```
n_dont_care = ''
for i in range(dv):
    n_dont_care += '-'
```

Questo semplice ciclo va a replicare il numero di – consecutivi che rispecchiano i gruppi di don't care da ignorare in base al dominio di conversione dato al circuito.

Per andare a differenziare quali siano i don't care da espandere e quali no a quest ultimi viene sostituito il simbolo - con un valore k in modo da poterli gestire meglio nelle funzioni successive. Alla fine delle operazioni verranno ripristinati con il simbolo corretto.

#### 1.2.2.1 Resolve don't care

```
def resolve_dont_care(line, in_out):
    # Conto qunati - e creo 2^n nuove linee
   n_dc = pow(2, line[in_out].count('-'))
    input_entry = line[in_out]
   new array = []
   for h in range(line[in_out].count('-')):
        val_array = create_0_1_array(n_dc, pow(2, h))
        if h == 0:
            for i in range(n_dc):
                it = 0
                new line = []
                for j in range(len(input_entry)-1, -1, -1):
                    if input_entry[j] == '-' and it == 0:
                        new_line.append(val_array[(len(val_array)-1) - i])
                    else:
                        new_line.append(line[in_out][j])
                new_array.append(new_line[::-1])
        else:
            it = 0
            for c, l in enumerate(new_array):
                for j in range(len(l)-1, -1, -1):
                    if l[j] == '-' and it == 0:
                        l[j] = val_array[(len(val_array)-1) - c]
                        it += 1
                it = 0
    if in out == 'inp':
        return [{'inp': 1, 'out': line['out']} for 1 in new_array]
    else:
        return [{'inp': line['inp'], 'out': l} for l in new_array]
```

Questa funzione prende in ingresso la linea da espandere e per ogni sua iterazione (it) va a sostituire ogni simbolo – con un valore di verità. La funzione restituirà la l'espansione della linea.

Come possiamo notare dal return della funzione questa operazione di espansione è possibile farla sia sugli input che su gli output.

#### 1.2.2.2 create\_0\_1\_array

```
def create_0_1_array(le, pad):
    count_1 = pad
    count_0 = pad
    return [str(1) if i % (count_1 + count_0) < count_1
        else str(0) for i in range(le)]</pre>
```

Questa funzione restituisce una tabella di verità data una line con all'interno un numero di *don't care* che necessitano di espansione.

Questo tabella creata verrà inserita al posto della linea con i don't care del circuito in così da avere la tabella corretta per la conversione.

#### 1.3 La conversione in multi valore

Le funzioni viste nelle sezioni precedenti restituiscono come valore di output una matrice corrispondente alla tabella della verità sviluppata. Questa tabella verrà utilizzata dalla funzione di conversione seguendo lo schema spiegato all'inizio del capitolo.

```
def create_mv_truth_table(truth_array, dv):
    conv_truth = []
    for line in truth_array:
        line['inp'] = ''.join(line['inp'])
        line['inp'] = [line['inp'][i * dv:(i + 1) * dv]
            for i in range((len(line['inp']) + dv - 1) // dv)]
        if '-' not in line['out']:
            line['out'] = ''.join(line['out'])
            line['out'] = [line['out'][i * dv:(i + 1) * dv]
                for i in range((len(line['out']) + dv - 1) // dv)]
            l_supp_inp = []
            1_supp_out = []
            for val in line['inp']:
                if '-' not in val:
                    l_supp_inp.append(int(val, 2))
                else:
                    l_supp_inp.append('-')
            for val in line['out']:
                l_supp_out.append(int(val, 2))
            conv_truth.append({
                'inp': l_supp_inp,
                'out': l_supp_out
```

```
})
return conv_truth
```

La funzione prende in ingresso la matrice espansa creata precedentemente e il numero di bit da utilizzare per rappresentare il massimo numero del nuovo dominio multivalore.

La funzione inizialmente 'spezza' la stringa dei valori di input in gruppi di tanti elementi quanti i bit per rappresentare il massimo numero, successivamente viene controllato se il gruppo è composto da:

- dont't care: si procede sostituendo con un singolo simbolo '-'
- numeri binari: si procede con la conversione tramite il metodo int(), ad esso servono 2 parametri:
  - un numero o una stringa di numeri da convertire
  - la base a cui si vuole fare la conversione

Una volta scandito tutta la tabella di verità abbiamo il circuito convertito, l'utlimo passo ora consiste nell'andare a creare un file compatibile per la sintesi dei circuiti.

#### 1.4 La creazione del file blfmy

Per i circuiti multi valore non viene usato il formato PLA in quanto viene utilizzato solamente per i circuiti binari. Utilizziamo un altro formato standard appositamente creato per la logica multi valore, il formato *blfmv*.

Questo formato deriva dal formato blif utilizzato per la logica binaria.

Questa funzione crea un file .mv relativo al circuito creato. Utilizziamo questa tipo di file e sintassi perché nelle fasi successive utilizzeremo per valutare e sintetizzare i circuiti dei software che accettano questa sintassi.

### 1.5 La sintesi

Una volta ottenuto sia il circuito booleano che quello multivalore procediamo con la sintesi dei circuiti, la sintesi dei circuiti si pone l'obiettivo di ridurre e ottimizzare la struttura dei circuiti stessi andando a diminuire il numero di ingressi e di tabelle della verità modo da avere dei costi totali minori.

I programmi utilizzati per la sintesi logica utilizzati sono entrambi sviluppati dall'università di Berkley e sono disponibili con licenza open source.

Per la sintesi durante l'analisi sperimentale sono state utilizzate 2 alternative:

- MVSIS
- ABC

#### 1.5.1 MVSIS

Primo programma utilizzato per la sintesi, contiene diversi metodi da poter utilizzare in che utilizzano tecniche differenti con scopi differenti. La particolarità di questo tool consiste nel fatto che il programma accetti come input sia circuiti binari che multivalore e tratta quest ultimi come multivalore, non leggendoli e convertendoli in circuiti binari per poi sintetizzare. Il lato negativo dell'utilizzo di questo porgramma è che l'ultima versione di questo software risale al 2005 e quindi non è più mantenuto.

#### 1.5.2 ABC

ABC, come la sua alternativa descritta sopra, mette a disposizione delle tecniche di sintesi con io vantaggio di avere degli script pronti che uniscono più metodi in modo da avere la certezza di non commettere errori o di utilizzare una concatenazione di metodi inefficace.

ABC è un'evoluzione di MVSIS e del più vecchio SIS, viene tuttora mantenuto ma, a differenza di MVSIS, se gli viene dato in ingresso un valore di input viene successivamente convertito in binario e poi si possono utilizzare i metodi di sintesi.

Una caratteristica molto utile di questi programmi sta nel fatto che essi accettino come parametri di ingresso degli script contenenti tutte le istruzioni da eseguire, successivamente mostrerò come tutto il processo di analisi viene automatizzato sfruttando questa caratteristica.

#### 1.5.3 La sintesi tramite i software

La letteratura mette già a disposizione delle sequenze di metodi di sintesi e pulizia dei circuiti efficace ed efficiente, questi comandi si possono chiamare semplicemente dando in input ai due programmi un file contenente un alias per questa sequenza di istruzioni.

```
source abc_alias.abc
read_blif_mv ./prova/blfmv/amd.mv
strash
compress2
cl
resyn2
cl
write_blif_mv ./prova/blfmv/synth/amd.mv
```

Il programma, in questo caso *abc*, non fa altro che prendere prendere in input uno dei circuiti creati precedentemente e applicare i metodi di sintesi per poi creare un altro file contenente il circuito sintetizzato in modo da poter fare dei successivi confronti.

### 1.6 Il calcolo dei costi del circuito

Il costo del circuito viene calcolato sulla base 2 fattori fondamentali:

- Quanti input devono inviare entrambe le parti
- In base al dominio quanti valori devono inviare per ciascun valore di input

Per calcolare questo tipo di informazioni si devono effettuare delle operazioni di lettura sui file precedentemente creati andando a guardare:

- ingressi di ogni tabella di verità del circuito, andando a controllare quali dei valori di input devono essere inseriti da una delle parti e quali sono ingressi di valori di output delle altre tabelle.
- Dominio dei valori di input che devono inserire le parti.

### 1.6.1 blfmv vs pla

Per fare il confronto sopra citato si è preferito utilizzare file che abbiano la stessa sintassi di rappresentazione del circuito, sia nel caso multi valore che in quello booleano.

Il formato pla non dispone di un'alternativa per i file multivalore ma non è ancora supportata dai tool che abbiamo in utilizzo, si è deciso di utilizzare quindi il formato blif per rappresentare i circuiti binari. Blif è l'altranativa binaria a blfmv, la sintassi è la stessa con la differenza che non viene specificato il dominio dei valori di input in quanto sempre booleano.

La differenza con pla invece sta nel fatto che gli output non possono essere più di 1 per tabella nella rappresentazione, avrò quindi, per ogni nodo del circuito, tante tabelle quanti gli output di quel nodo. Questa tipologia di rappresentazione è utilizzata anche nei file blfmv quindi avrò uno comparazione 1:1 tra binario e multivalore.

Per effettuare questa conversione vengono in aiuto i tool ABC e MVSIS, entrambi contengono metodi di conversione automatica da pla a blif. Questa operazione viene effettuata tramite uno script contenente le istruzioni da eseguire e dato come parametro di ingresso al programma.

```
read_pla ./prova/pla/alu2.pla
write_blif ./prova/blif/alu2.blif
```

Ora abbiamo a disposizione tutti i file per poter fare il confronto dei costi

#### 1.6.2 Implementazione

```
table_array.append(
            {
                'input':
                           1[1:len(1)-1],
                'output':
                           1[-1]
            }
    if '.names' in line.strip():
        1 = line.strip().split(' ')
        table_array.append(
            {
                'input': l[1:len(1)-1],
                'output': 1[-1]
           }
# i blif non hanno .mv, quindi gli do il valore di dominio
if mv == 0:
   mv = 2
return {
    'dominio': mv,
    'input':
               input,
    'output':
               output,
    'tabelle': table_array
```

In questa funzione, dato un cricuito sia binario che mutlivalore, esso prende tutte le informazioni utili per poter effettuare il calcolo

```
costo = 0
for t in circuito['tabelle']:
   intersection = len(set(circuito['input']).intersectio(t['input']))
   costo = costo + pow(circuito['dominio'], intersection)
return costo
```

Fatto questo ho ottenuto tutti i valori di costo sia dei circuiti booleani che binari.

if len(circ\_mv['input']) % 2 != 0:

```
alice_var_mv = int(len(circ_mv['input'])/ 2)
    bob_var_mv = int(len(circ_mv['input']) /2) + 1
else:
    alice_var_mv = int(len(circ_mv['input'])/ 2)
    bob_var_mv = int(len(circ_mv['input']) /2)
circ_bool = info_circuito(
    '{}/blif/synth'.format(working_dir), '{}blif'.format(blfmv.split('.')[
costo_bool = calcolo_costo_circuito(circ_bool)
if len(circ_bool['input']) % 2 != 0:
    alice_var_bool = int(len(circ_boo['input']) / 2)
    bob_var_bool = int(len(circ_bool['input') / 2) + 1
else:
    alice_var_bool = int(len(circ_boo['input']) / 2)
    bob_var_bool = int(len(circ_bool['input') / 2)
file.write('{};{};{};{};{};{};{}),n'.forma(blfmv.split('.')[
    0], costo_bool, alice_var_bool,bob_var_bool, circ_mv['dominio'],costo_v
```

Una volta ottenute tutte le informazioni, per avere una migliore visione per l'analisi, vengono salvate all'interno di una file CVS con la funzione sopra mostrata.

# 1.7 Automatizzazione dei processi

Tutte le fasi mostrate sopra, più altre secondarie, sono state automatizzate in modo che non si debbano effettuare operazioni ridondati per ogni circuito e generare perdite di dati causate da errori umani.

#### 1.7.1 Struttura

```
abc_alias.abc #alias con metodi sintesi ABC
automate.py #automatizzatore dei processi
calcolo_costi.csv
calcolo_costi_no_synth.csv
facili #directory contenente i file d'analisi
blfmv
synth # circuiti sintetizzati
blif
synth
pla_extended #pla espansi per debugging
lib_mv # libreria con tutti le funzioni create
automate_mvsis.py
```

```
- bin_to_mv.py
      — caloclo_costo.py
   pla_to_blif.mvsis #file con sintesi per MVSIS
   synth_bool.abc #file di sintesi binaria per ABC synth mv.abc #file di sintesi multivalore per ABC
                        #file di sintesi multivalore per ABC
  - synth mv.abc
working_dir = './prova'
if path.exists('{}/blif'.format(working dir)) and pathexists('{}/blfmv'.format(working dir)):
    rmtree('{}/blif'.format(working_dir))
    rmtree('{}/blfmv'.format(working_dir))
makedirs('{}/blif/synth'.format(working_dir))
makedirs('{}/blfmv/synth'.format(working_dir))
if path.exists('{}/synth_out.mvsis'.format(working_dir)):
    remove('{}/synth_out.mvsis'.format(working_dir))
if not path.exists('{}/pla'.format(working_dir)):
    print('CARTELLA PLA NON PRESENTE')
    exit
```

In questa fase viene creata la struttura delle directory che conterranno i file con i circuiti sintetizzati, se questa struttura è già presente vengono cancellate tutte le cartelle e i file all'interno e successivamente ricreate le cartelle vuote.

```
bin_to_mv_mcd(working_dir)
if exists('./pla_to_blif.mvsis'):
    remove('./pla_to_blif.mvsis')
pla_to_blif(working_dir)
```

in questa sezione vengono chiamate 2 utility create con lo scopo di generare dei file utilizzabili da ABC e MVSIS.

• bin\_to\_mv\_mcd: ha lo scopo di creare i file blfmv di ogni circuito all'interno della directory di lavoro pla\_to\_blif: prende dalla directory di lavoro i file pla contenenti i circuiti e li converte in blif, come visto nei paragrafi precedenti.

```
call(['abc', '-F', './pla_to_blif.mvsis'])
synth(working_dir)
call(['abc', '-F', './synth_bool.abc'])
call(['abc', '-F', './synth_mv.abc'])
```

Una volta creati questi file compatibili con i nostri tool di sintesi essi vengono passati come parametro ad ABC o MVSIS s seconda delle esigenze di analisi.

```
if exists('./calcolo_costi.csv'):
    remove('./calcolo_costi.csv')
if exists('./calcolo_costi_no_synth.csv'):
    remove('./calcolo_costi_no_synth.csv')
```

Viene poi controllato se è presente già un file contenente dei costi e, se c'è, lo elimina

```
calcolo_costi_synth(working_dir)
calcolo_costi_no_synth(working_dir)
```

Le operazioni di calcolo dei costo vengono effettuate e infine viene generato il file CSV contenente i risultati.

# Capitolo 2

# Risultati sperimentali

Una volta che il il processo di conversione dei circuiti e che tutto il sistema di automazione dei processi si è proceduto con l'analisi sperimentale per studiare come se questo nuovo approccio possa risultare migliore a livello di costi prestazionali.

Per ottimizzare i costi sono stati utilizzati diversi approcci sfruttando entrambi i tool di sintesi disponibili e diversi parametri per la selezione del dominio.

Le operazioni computazionali sono state effettuate su un DELL-XPS 13 9350, la macchina he le seguenti specifiche:

• Processore: Intel i5-6200U@2.30GHz con 2 core e 4 thread

Memoria: 8Gb LPDDR3@1866MHzSistema Operativo: Ubuntu 21.04

## 2.1 MVSIS

Nelle prime fasi di sperimentazione si e' decido di utilizzare MVSIS come motore di sintesi si per i circuiti binari che per quelli multivalore. Questo primo approccio nasce dal voler replicare le operazioni che si fanno solitamente sulla logica binaria e applicarle a quella multivalore.

Per le operazioni di sintesi si sono utilizzati i seguenti comandi

```
read_blif_mv ./prova/blfmv/amd.mv
sweep
eliminate -l 1
simplify -m nocomp
eliminate -l 1
```

```
sweep
eliminate -1 5
simplify
sweep
eliminate -1 1
sweep
fullsimp -m nocomp
write_blif_mv ./prova/blfmv/synth/mvsis/amd.mv
```

Con questi comandi si prende il circuito iniziale, appena preso in ingresso, vengono fatte delle operazioni di pulizia e di rimozione di nodi inutili con i comandi eliminatre e sweep. successivamente tramite simplify e fullsimp il circuito viene semplificato sia a livello di nodi del circuito che nella sua interezza.

Questi comandi sono la conversione della variante MVSIS di script.rugged usato con il tool per la logica binaria SIS. Non si e' riusciti a fare una conversione 1:1 dello script in quanto non tutti i comandi sono replicabili.

In rete e in altri paper viene citato uno script chiamato *mvsis.rugged* che dovrebbe rappresentare la vera conversione adattata per il multivalore ma non si è riusciti a reperire questo file in nessun repository.

#### 2.1.1 Conversione multivalore fissa

Come primo approccio alla conversione da binaria a multivalore abbiamo optato per lo stesso valore di dominio per tutti i circuiti. La scelta è stata quella di andare ad aggiungere altri 2 valori rispetto a ad un circuito binario utilizzando il modulo 3.

| NOME                 | COSTO | INPUT | INPUT | DOMINIO | COSTO   | INPUT | INPUT |
|----------------------|-------|-------|-------|---------|---------|-------|-------|
| CIRC                 | BOOL  | ALICE | BOB   | MULTI   | MULTI   | ALICE | BOB   |
| amd                  | 469   | 7     | 7     | 3       | 47568   | 3     | 4     |
| ${ m tms}$           | 322   | 4     | 4     | 3       | 2048    | 2     | 2     |
| $\operatorname{pdc}$ | 2818  | 7     | 7     | 3       | 1310720 | 4     | 4     |
| mlp4                 | 594   | 4     | 4     | 3       | 784     | 2     | 2     |
| apla                 | 343   | 5     | 5     | 3       | 1029    | 2     | 3     |
| f51m                 | 261   | 4     | 4     | 3       | 340     | 2     | 2     |
| m4                   | 974   | 4     | 4     | 3       | 1601    | 2     | 2     |
| newtpla2             | 2 48  | 5     | 5     | 3       | 2048    | 2     | 3     |
| test1                | 1095  | 4     | 4     | 3       | 1280    | 2     | 2     |
| m2                   | 339   | 4     | 4     | 3       | 1121    | 2     | 2     |
| br2                  | 179   | 6     | 6     | 3       | 16384   | 3     | 3     |
| alu1                 | 83    | 6     | 6     | 3       | 5122    | 3     | 3     |
| sqr6                 | 197   | 3     | 3     | 3       | 276     | 1     | 2     |
| bench                | 198   | 3     | 3     | 3       | 256     | 1     | 2     |

2.1. MVSIS 23

| NOME     | COSTO | INPUT | INPUT | DOMINIO | COSTO     | INPUT | INPUT |
|----------|-------|-------|-------|---------|-----------|-------|-------|
| CIRC     | BOOL  | ALICE | BOB   | MULTI   | MULTI     | ALICE | BOB   |
| in5      | 446   | 7     | 7     | 3       | 117440512 | 6     | 6     |
| newtpla1 | . 33  | 5     | 5     | 3       | 1024      | 2     | 3     |
| m3       | 571   | 4     | 4     | 3       | 1169      | 2     | 2     |
| newapla  | 83    | 6     | 6     | 3       | 9728      | 3     | 3     |
| l8err    | 454   | 4     | 4     | 3       | 337       | 2     | 2     |
| t4       | 238   | 6     | 6     | 3       | 10240     | 3     | 3     |
| br1      | 252   | 6     | 6     | 3       | 16384     | 3     | 3     |
| fout     | 442   | 3     | 3     | 3       | 320       | 1     | 2     |
| mp2d     | 136   | 7     | 7     | 3       | 7         | 3     | 4     |
| alu2     | 225   | 5     | 5     | 3       | 1282      | 2     | 3     |
| t3       | 131   | 6     | 6     | 3       | 4         | 3     | 3     |
| p3       | 385   | 4     | 4     | 3       | 1408      | 2     | 2     |
| m1       | 125   | 3     | 3     | 3       | 225       | 1     | 2     |
| bcd_div  | 3 54  | 2     | 2     | 3       | 32        | 1     | 1     |
| alu3     | 139   | 5     | 5     | 3       | 4         | 2     | 3     |
| in7      | 182   | 7     | 7     | 3       | 23085056  | 6     | 7     |

Questa tabella racchiude i risultati ottenuti dalla sintesi dei circuiti multivalore e dei circuiti binari. Possiamo notare che nella maggior parte dei casi il circuito binario mantiene ancora una grande efficienza rispetto a quello multivalore.

### 2.1.2 MVSIS e dominio variabile

Nella sperimentazione successiva si è voluto testare un dominio variabile in base al MCD, come descritto nel capitolo precedente. Nella seguente tabella viene mostrati i costi dei circuiti senza sintesi. Vediamo che nella maggiorn parte dei casi il dominio multivalore senza sintesi ha un costo minore, questo è figlio del minor numero di input che le parti durante la computazione dovranno inserire all'interno del protocollo.

| NOME                 | COSTO   | INPUT | INPUT | DOMINIO | COSTO   | INPUT    | INPUT |
|----------------------|---------|-------|-------|---------|---------|----------|-------|
| CIRC                 | BOOL    | ALICE | BOB   | MULTI   | MULTIVA | LORÆLICE | BOB   |
| amd                  | 393216  | 7     | 7     | 4       | 196608  | 3        | 4     |
| ${ m tms}$           | 4096    | 4     | 4     | 16      | 1024    | 1        | 1     |
| $\operatorname{pdc}$ | 2621440 | 8     | 8     | 4       | 1310720 | 4        | 4     |
| mlp4                 | 2048    | 4     | 4     | 16      | 512     | 1        | 1     |
| apla                 | 12288   | 5     | 5     | 4       | 6144    | 2        | 3     |
| f51m                 | 2048    | 4     | 4     | 16      | 512     | 1        | 1     |
| m4                   | 4096    | 4     | 4     | 16      | 1024    | 1        | 1     |
| newtpla              | 2 4096  | 5     | 5     | 4       | 2048    | 2        | 3     |
| test1                | 2560    | 4     | 4     | 4       | 1280    | 2        | 2     |
|                      |         |       |       |         |         |          |       |

| NOME                     | COSTO   | INPUT | INPUT | DOMINIC | O COSTO   | INPUT   | INPUT |
|--------------------------|---------|-------|-------|---------|-----------|---------|-------|
| CIRC                     | BOOL    | ALICE | BOB   | MULTI   | MULTIVAL  | ORÆLICE | BOB   |
| $\overline{\mathrm{m2}}$ | 4096    | 4     | 4     | 16      | 1024      | 1       | 1     |
| br2                      | 32768   | 6     | 6     | 16      | 8192      | 1       | 2     |
| alu1                     | 32768   | 6     | 6     | 16      | 8192      | 1       | 2     |
| sqr6                     | 705     | 3     | 3     | 8       | 256       | 1       | 1     |
| bench                    | 512     | 3     | 3     | 4       | 256       | 1       | 2     |
| in5                      | 1835008 | 9     | 9     | 4       | 117440512 | 6       | 6     |
| newtpla                  | 1 2048  | 5     | 5     | 4       | 1024      | 2       | 3     |
| m3                       | 4096    | 4     | 4     | 16      | 1024      | 1       | 1     |
| newapla                  | 40960   | 6     | 6     | 4       | 20480     | 3       | 3     |
| l8err                    | 1283    | 4     | 4     | 16      | 512       | 1       | 1     |
| t4                       | 32768   | 6     | 6     | 16      | 8192      | 1       | 2     |
| br1                      | 32768   | 6     | 6     | 16      | 8192      | 1       | 2     |
| fout                     | 640     | 3     | 3     | 4       | 320       | 1       | 2     |
| mp2d                     | 229376  | 7     | 7     | 128     | 32768     | 1       | 1     |
| alu2                     | 8192    | 5     | 5     | 4       | 4096      | 2       | 3     |
| t3                       | 32768   | 6     | 6     | 16      | 8192      | 1       | 2     |
| p3                       | 3074    | 4     | 4     | 4       | 1792      | 2       | 2     |
| m1                       | 768     | 3     | 3     | 8       | 256       | 1       | 1     |
| bcd_div                  | v3 - 64 | 2     | 2     | 4       | 32        | 1       | 1     |
| alu3                     | 8192    | 5     | 5     | 4       | 4096      | 2       | 3     |
| in7                      | 1310720 | 9     | 9     | 4       | 335544320 | 6       | 7     |

Una vota applicato la sintesi dei circuiti i risultati sono i seguenti.

| NOME                 | COSTO | INPUT | INPUT | DOMINIO | COSTO     | INPUT   | INPUT |
|----------------------|-------|-------|-------|---------|-----------|---------|-------|
| CIRC                 | BOOL  | ALICE | BOB   | MULTI   | MULTIVAL  | ORÆLICE | BOB   |
| amd                  | 469   | 7     | 7     | 4       | 47568     | 3       | 4     |
| ${ m tms}$           | 322   | 4     | 4     | 16      | 1024      | 1       | 1     |
| $\operatorname{pdc}$ | 2818  | 7     | 7     | 4       | 1310720   | 4       | 4     |
| mlp4                 | 594   | 4     | 4     | 16      | 512       | 1       | 1     |
| apla                 | 343   | 5     | 5     | 4       | 1029      | 2       | 3     |
| f51m                 | 261   | 4     | 4     | 16      | 272       | 1       | 1     |
| m4                   | 974   | 4     | 4     | 16      | 1024      | 1       | 1     |
| newtpla?             | 2 48  | 5     | 5     | 4       | 2048      | 2       | 3     |
| test1                | 1095  | 4     | 4     | 4       | 1280      | 2       | 2     |
| m2                   | 339   | 4     | 4     | 16      | 1024      | 1       | 1     |
| br2                  | 179   | 6     | 6     | 16      | 8192      | 1       | 2     |
| alu1                 | 83    | 6     | 6     | 16      | 4097      | 1       | 2     |
| sqr6                 | 197   | 3     | 3     | 8       | 200       | 1       | 1     |
| bench                | 198   | 3     | 3     | 4       | 256       | 1       | 2     |
| in5                  | 446   | 7     | 7     | 4       | 117440512 | 6       | 6     |
| newtpla              | 1 33  | 5     | 5     | 4       | 1024      | 2       | 3     |

2.2. ABC 25

| NOME    | COSTO | INPUT | INPUT | DOMINIO | COSTO   | INPUT    | INPUT |
|---------|-------|-------|-------|---------|---------|----------|-------|
| CIRC    | BOOL  | ALICE | BOB   | MULTI   | MULTIVA | LORALICE | BOB   |
| m3      | 571   | 4     | 4     | 16      | 1024    | 1        | 1     |
| newapla | 83    | 6     | 6     | 4       | 9728    | 3        | 3     |
| l8err   | 454   | 4     | 4     | 16      | 512     | 1        | 1     |
| t4      | 238   | 6     | 6     | 16      | 8192    | 1        | 2     |
| br1     | 252   | 6     | 6     | 16      | 8192    | 1        | 2     |
| fout    | 442   | 3     | 3     | 4       | 320     | 1        | 2     |

I costi vengono notevolmente abbassati nel caso del booleano mentre in quello multivalore rimangono più elevati. Questo fenomeno potrebbe avere spiegazione nel fatto che la sintesi sui circuiti binari è più sviluppata e sono stati trovati metodi di sintesi più efficaci rispetto ad una logica multivalore.

Il tool *MVSIS* infatti, come detto prima, non è più sviluppato e mantenuto, si presenta infatti più lento nella sintesi ed ha una gestione della memoria che porta a dump di memoria durante l'analisi di circuiti di grandi dimensioni.

## 2.2 ABC

Notando che inizialmente il costo del circuito multivalore possiede dei costi più bassi per via del minor numero di input e che gli strumenti di sintesi siano però più ottimizzati per la logica binaria si è provato ad utilizzare un approccio ibrido.

Sfruttando come input un circuito multivalore ad ABC, questo tool converte automaticamente il circuito in binario per poi utilizzare i suoi algoritmi di sintesi ottimizzati.

```
read_blif_mv ./prova/blfmv/amd.mv
strash
compress2
cl
resyn2
cl
write_blif_mv ./prova/blfmv/synth/abc/amd.mv
```

Rispetto a prima però l'output post sintesi non sarà più un circuito multivalore ma uno binario.

# 2.3 ABC e dominio fisso

Come con MVSISabbiamo inizialmente utilizzato un dominio fisso per fare una prima analisi.

| NOME                 | COSTO | INPUT | INPUT | DOMINIC | COSTO    | INPUT   | INPUT |
|----------------------|-------|-------|-------|---------|----------|---------|-------|
| CIRC                 | BOOL  | ALICE | BOB   | MULTI   | MULTIVAL | ORÆLICE | BOB   |
| amd                  | 469   | 7     | 7     | 2       | 1860     | 7       | 7     |
| ${ m tms}$           | 322   | 4     | 4     | 2       | 198      | 4       | 4     |
| $\operatorname{pdc}$ | 2818  | 7     | 7     | 2       | 6032     | 7       | 7     |
| mlp4                 | 594   | 4     | 4     | 2       | 764      | 4       | 4     |
| apla                 | 343   | 5     | 5     | 2       | 213      | 5       | 5     |
| f51m                 | 261   | 4     | 4     | 2       | 808      | 4       | 4     |
| m4                   | 974   | 4     | 4     | 2       | 643      | 4       | 4     |
| newtpla2             | 48    | 5     | 5     | 2       | 48       | 5       | 5     |
| test1                | 1095  | 4     | 4     | 2       | 354      | 4       | 4     |
| m2                   | 339   | 4     | 4     | 2       | 320      | 4       | 4     |
| br2                  | 179   | 6     | 6     | 2       | 110      | 6       | 6     |
| alu1                 | 83    | 6     | 6     | 2       | 83       | 6       | 6     |
| sqr6                 | 197   | 3     | 3     | 2       | 263      | 3       | 3     |
| bench                | 198   | 3     | 3     | 2       | 47       | 3       | 3     |
| in5                  | 446   | 7     | 7     | 2       | 1336     | 7       | 7     |
| newtpla1             | 33    | 5     | 5     | 2       | 33       | 5       | 5     |
| m3                   | 571   | 4     | 4     | 2       | 381      | 4       | 4     |
| newapla              | 83    | 6     | 6     | 2       | 81       | 6       | 6     |
| l8err                | 454   | 4     | 4     | 2       | 434      | 4       | 4     |
| t4                   | 238   | 6     | 6     | 2       | 197      | 6       | 6     |
| br1                  | 252   | 6     | 6     | 2       | 153      | 6       | 6     |
| fout                 | 442   | 3     | 3     | 2       | 214      | 3       | 3     |
| mp2d                 | 136   | 7     | 7     | 2       | 315      | 5       | 6     |
| alu2                 | 225   | 5     | 5     | 2       | 554      | 5       | 5     |
| t3                   | 131   | 6     | 6     | 2       | 160      | 6       | 6     |
| p3                   | 385   | 4     | 4     | 2       | 139      | 4       | 4     |
| m1                   | 125   | 3     | 3     | 2       | 116      | 3       | 3     |
| bcd_div              |       | 2     | 2     | 2       | 46       | 2       | 2     |
| alu3                 | 139   | 5     | 5     | 2       | 406      | 5       | 5     |
| in7                  | 182   | 7     | 7     | 2       | 1676     | 7       | 7     |

Possiamo notare come i risultati siano già migliorati e in molti casi la sintesi del circuito multivalore sia migliore di quella binaria tranne in sporadici casi.

# 2.4 ABC e dominio variabile

Come ultimo test, come in  $\mathit{MVSIS}$ , si utilizzato anche l'approccio MCD.

| NOME                 | COSTO    | INPUT | INPUT | DOMINIO | COSTO    | INPUT   | INPUT |
|----------------------|----------|-------|-------|---------|----------|---------|-------|
| CIRC                 | BOOL     | ALICE | BOB   | MULTI   | MULTIVAL | ORÆLICE | BOB   |
| amd                  | 469      | 7     | 7     | 2       | 1860     | 7       | 7     |
| ${ m tms}$           | 322      | 4     | 4     | 2       | 184      | 4       | 4     |
| $\operatorname{pdc}$ | 2818     | 7     | 7     | 2       | 6032     | 7       | 7     |
| mlp4                 | 594      | 4     | 4     | 2       | 669      | 4       | 4     |
| apla                 | 343      | 5     | 5     | 2       | 213      | 5       | 5     |
| f51m                 | 261      | 4     | 4     | 2       | 344      | 4       | 4     |
| m4                   | 974      | 4     | 4     | 2       | 658      | 4       | 4     |
| newtpla2             | 2 48     | 5     | 5     | 2       | 48       | 5       | 5     |
| test1                | 1095     | 4     | 4     | 2       | 354      | 4       | 4     |
| m2                   | 339      | 4     | 4     | 2       | 350      | 4       | 4     |
| br2                  | 179      | 6     | 6     | 2       | 130      | 6       | 6     |
| alu1                 | 83       | 6     | 6     | 2       | 774      | 6       | 6     |
| sqr6                 | 197      | 3     | 3     | 2       | 234      | 3       | 3     |
| bench                | 198      | 3     | 3     | 2       | 47       | 3       | 3     |
| in5                  | 446      | 7     | 7     | 2       | 1336     | 7       | 7     |
| newtpla1             | . 33     | 5     | 5     | 2       | 33       | 5       | 5     |
| m3                   | 571      | 4     | 4     | 2       | 388      | 4       | 4     |
| newapla              | 83       | 6     | 6     | 2       | 81       | 6       | 6     |
| l8err                | 454      | 4     | 4     | 2       | 338      | 4       | 4     |
| t4                   | 238      | 6     | 6     | 2       | 248      | 6       | 6     |
| br1                  | 252      | 6     | 6     | 2       | 136      | 6       | 6     |
| fout                 | 442      | 3     | 3     | 2       | 214      | 3       | 3     |
| mp2d                 | 136      | 7     | 7     | 2       | 1677     | 7       | 7     |
| alu2                 | 225      | 5     | 5     | 2       | 554      | 5       | 5     |
| t3                   | 131      | 6     | 6     | 2       | 354      | 6       | 6     |
| p3                   | 385      | 4     | 4     | 2       | 139      | 4       | 4     |
| m1                   | 125      | 3     | 3     | 2       | 112      | 3       | 3     |
| $bcd\_div$           | $3 \ 54$ | 2     | 2     | 2       | 46       | 2       | 2     |
| alu3                 | 139      | 5     | 5     | 2       | 406      | 5       | 5     |
| in7                  | 182      | 7     | 7     | 2       | 1676     | 7       | 7     |

In questo caso possiamo notare che tra i due approcci non ci siano differenze stanziali, questo potrebbe essere dato da come abc legge i circuiti multivalore in input.

Questi ultimi 2 approcci restano molo interessanti in quanto vanno a ridurre notevolmente i costi di ingresso degli input nel circuito.