



### SIMULADOR DE CIRCUITOS DIGITAIS PROFESSOR: ADELARDO ADELINO DANTAS DE MEDEIROS

O objetivo é desenvolver em C++ um simulador de circuitos lógicos, composto por portas lógicas de 2 ou mais entradas (ou de uma entrada, no caso da NOT) dos seguintes tipos:

- NOT (NEGAÇÃO)
- AND (E), NAND (NOT AND)
- OR (OU), NOR (NOT OR)
- XOR (OU EXCLUSIVO), NXOR (NOT XOR)

As entradas e saídas do circuito e das portas devem lidar com sinais lógicos verdadeiros (T - TRUE), falsos (F - FALSE) ou indefinidos (? - UNDEF), realizando as operações lógicas básicas (AND, OR e NOT) das seguintes maneiras:

| Α | В  | A AND B |
|---|----|---------|
| ? | ?  | ?       |
| ? | F  | F       |
| ? | Τ  | ?       |
| F | ٠. | F       |
| F | F  | F       |
| F | Т  | F       |
| Т | ?  | ?       |
| Т | F  | F       |
| Т | T  | Т       |

|   | _  |        |
|---|----|--------|
| Α | В  | A OR B |
| ? | ٠٠ | ٠٠     |
| ? | F  | ٠٠     |
| ? | Τ  | T      |
| F | ٠٠ | ٠٠     |
| F | F  | F      |
| F | Т  | T      |
| Т | ?  | T      |
| Т | F  | T      |
| Τ | Τ  | T      |

| Α  | В  | A XOR B |
|----|----|---------|
| ?  | ?  | ?       |
| ٠: | F  | ?       |
| ٠: | Τ  | ?       |
| F  | ٠. | ?       |
| F  | F  | F       |
| F  | Т  | T       |
| Т  | ?  | ?       |
| Т  | F  | T       |
| T  | Т  | F       |

| Α | NOT A |
|---|-------|
| ? | ?     |
| F | T     |
| Т | F     |

A simulação deve ser capaz de lidar com circuitos contendo ciclos, calculando as saídas ou informando que uma ou mais saídas ficam UNDEF quando não for possível a sua determinação (TRUE ou FALSE).

Os dados de entrada a serem fornecidos pelo usuário, via interface ou arquivo, são:

- Número de entradas e saídas do circuito.
- Número de portas lógicas do circuito.

- Para cada uma das portas lógicas:
  - o O tipo de porta (AND, NOT, etc.).
  - O nº de entradas da porta (exceto NOT).
  - o Para cada entrada da porta:
    - A origem do sinal lógico: uma porta ou uma das entradas do circuito.
- Para cada uma das saídas do circuito:
  - A origem do sinal lógico: uma porta ou uma das entradas do circuito.

Tendo em vista que um dos objetivos principais do projeto é praticar a utilização do polimorfismo baseado em métodos virtuais, além de utilizar regras de boa programação, algumas regras devem ser <u>obrigatoriamente</u> seguidas:

- O aplicativo deve ser programado baseando-se em objetos polimórficos para modelagem das portas lógicas. Ou seja, não deve haver instruções de controle de fluxo (if, switch, ternários, etc.) que mudem a forma de execução de acordo com o tipo da porta (OR, NOT, NAND, etc.), exceto no tratamento imediatamente seguinte à leitura (do arquivo ou da interface) do tipo de porta a ser incluído no circuito.
- As classes que representam as portas lógicas e o simulador de circuitos devem se basear e utilizar o tipo bool3s fornecido, sem modificá-lo ou ignorá-lo.
- O programa deve se basear na implementação parcial fornecida das classes das portas e da classe Circuito, sem modificar suas declarações. Além das funcionalidades já concluídas, devem ser desenvolvidos ou completados todos os métodos previstos na implementação parcial, incluindo:
  - Construtores, destrutores e sobrecarga de operadores.
  - Definição de novo circuito pelo console (digitar), mesmo que na versão final a interface seja visual.
  - Leitura de circuito de arquivo (ler).
  - o Impressão em stream (imprimir).
  - Salvamento em arquivo (salvar), utilizando o método imprimir.
  - o Geração das saídas para uma dada combinação das entradas (simular).





#### **ARQUIVO**

Os arquivos de leitura e escrita dos circuitos devem seguir um padrão, de tal forma que possam ser reconhecidos pelos programas de outros alunos. O formato que deve ser seguido <u>ao salvar</u><sup>1</sup> um arquivo é o seguinte:

### CIRCUITO Nin Nout Nportas PORTAS

id\_port) type n\_in: id\_orig\_in<sub>1</sub> ... id\_orig\_in<sub>n in</sub>

•••

 $id\_port$ ) type  $n\_in$ :  $id\_orig\_in_1 ... id\_orig\_in_{n\_in}$  SAIDAS

id\_out) id\_orig\_out

...

id\_out) id\_orig\_out

Os trechos em negrito devem estar presentes no arquivo salvo. Os trechos em *itálico* correspondem aos locais onde serão salvos no arquivo os valores correspondentes ao circuito. O significado dos valores é o seguinte:

- Nin: número de entradas do circuito
- Nout: número de saídas do circuito
- Nportas; número de portas do circuito
- id\_port: identificador da porta (1 ≤ id\_port ≤ Nportas)
- *type*: tipo da porta:
  - NT = porta NOT
  - O AN = porta AND
  - NA = porta NAND
  - OR = porta OR
  - NO = porta NOR
  - XO = porta XOR
  - O NX = porta NXOR
- n\_in: número de entradas da porta lógica (1 para NOT; 2 ou mais para as outras).
- id\_orig\_in<sub>i</sub>: identificador da origem do sinal lógico da i-ésima entrada da porta (compatível com o número de entradas n\_in).
  - $\circ$  > 0 se o sinal vem da saída de uma porta (1 ≤  $id_orig_i$   $id_orig_i$ )
  - < 0 se o sinal vem de uma entrada do circuito  $(-1 \ge id\_orig\_in \ge Nin)$

- id\_out: identificador da saída (1 ≤ id out ≤ Nout)
- id\_orig\_out: identificador da origem do sinal lógico da saída do circuito:
  - $\circ$  > 0 se o sinal vem da saída de uma porta (1 ≤ *id orig out* ≤*Nportas*)
  - < 0 se o sinal vem de uma entrada do circuito  $(-1 \ge id\_orig\_out \ge Nin)$

As portas e saídas devem estar ordenadas no arquivo, de modo que as linhas correspondentes à primeira porta e à primeira saída no arquivo devem ter *id\_port* e *id\_out* iguais a 1; as últimas devem ter *id\_port* e *id\_out* iguais a *Nportas* e *Nout*, respectivamente.

Durante a leitura, o arquivo de descrição de circuito deve ser verificado quanto à existência dos campos obrigatórios e da validade dos valores. Não precisa nem deve ser verificada o tipo e quantidade dos separadores entre campos (espaços, quebras de linha, etc.), embora deva ser verificada a existência de ")" após os identificadores de portas e de saídas e de ":" após o número de entradas de portas, com ou sem separadores antes ou depois deles. Caso haja alguma incoerência nos dados (campos obrigatórios faltando, referência a uma id inexistente, etc.), o arquivo não deverá ser lido.

DICA: Não complique a implementação do método de leitura, pois o operator>> já lida com informações separadas por quantidades e tipos arbitrários de separadores (espaço, ENTER, TAB), além de ser capaz de ler strings sem espaços, como as do arquivo. Não há necessidade de usar getline, ignore, ws ou nenhuma função mais avançada de leitura de dados. Basta ler os valores sucessivos com operator>> e descartar o arquivo caso algum valor lido seja inválido. O eventual conteúdo excedente no final do arquivo (valores e/ou linhas a mais) será ignorado. Informação excedente em uma linha (por exemplo, uma id\_orig\_in de entrada a mais do que o que deveria existir em uma porta) será lida como se fosse a informação seguinte, não passará na próxima validação (valor incorreto) e o arquivo será rejeitado.

<sup>&</sup>lt;sup>1</sup> Em leitura, admitem-se arquivos que não sigam exatamente esse formato, conforme detalhado mais à frente, desde que as informações necessárias estejam presentes, válidas e na ordem correta.



### CENTRO DE TECNOLOGIA DEPARTAMENTO DE ENGENHARIA DE COMPUTAÇÃO E AUTOMAÇÃO UNIVERSIDADE FEDERAL DO RIO GRANDE DO NORTE



#### **EXEMPLOS DE ARQUIVOS**



CIRCUITO 3 3 6 PORTAS 1) OR 3: 5 -2 3 2) XO 2: 5 3 3) NA 2: -2 -3 4) NT 1: -2 5) AN 2: -1 4 6) NO 2: 2 3 SAIDAS 1) 2 2) 1 3) 6

| Exemplos de arquivos <u>válidos</u> em leitura (o |                    |  |
|---------------------------------------------------|--------------------|--|
| primeiro exemplo também é válido em escrita       |                    |  |
| CIRCUITO 2 1 3                                    | CIRCUITO 2 1 3     |  |
| PORTAS                                            | PORTAS 1) OR 2:    |  |
| 1) OR 2: -1 -2                                    | -1 -2 2) NT 1: -2  |  |
| 2) NT 1: -2                                       | 3) AN 2: 1         |  |
| 3) AN 2: 1 2                                      |                    |  |
| SAIDAS                                            | 2 SAIDAS 1)        |  |
| 1) 3                                              | 3                  |  |
|                                                   | CIRCUITO 2 1 3     |  |
| CIRCUITO                                          | PORTAS             |  |
| 2 1 3 PORTAS                                      | 1 ) OR 2 : -1 -2   |  |
|                                                   | 2 ) NT 1 : -2      |  |
| 1) OR 2: -1 -2                                    | 3 ) AN 2 : 1 2     |  |
| 2) NT 1 : -2                                      | SAIDAS             |  |
| 3) AN 2: 1 2                                      | 1) 3               |  |
| SAIDAS                                            | 4) 22              |  |
| 1 ) 3                                             | OUTRA: 3.141592654 |  |
| CIRCUITO 2 1 3                                    | CIRCUITO 2 1 3     |  |
| PORTAS                                            | PORTAS             |  |
| 1)OR 2:-1 -2                                      | 1) OR 2 : -1 -2    |  |
| 2)NT 1:-2                                         | 2) NT 1 : -2       |  |
| 3) AN 2:1 2                                       | 3) AN 2 : 1 2      |  |
| SAIDAS                                            | SAIDAS             |  |
| 1)3                                               | 1) 3               |  |

| Exemplos de arquivos <u>inválidos</u> em leitura                                                  |                                                                                             |  |
|---------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------|--|
| e em escrita                                                                                      |                                                                                             |  |
| Circuito 2 1 3 PORTS 1) OR 2: -1 -2 2) NT 1: -2 3) AN 2: 1 2                                      | CIRCUITO 2 2 3 PORTAS  1) OR 2: -1 -2 2) NT 1: -2 3) AN 2: 1 2 SAIDAS 1) 3                  |  |
| CIRCUITO 2 1 3<br>PORTAS<br>1) OR 2: -1 -2<br>3) NT 1: -2<br>2) AN 2: 1 2<br>SAIDAS<br>0) 3       | CIRCUITO 2 1 3 PORTAS 1 OR 2: -1 -2 2 NT 1: -2 3 AN 2: 1 2 SAIDAS 1 3                       |  |
| CIRCUITO 2 1 3 PORTAS 1) OR 2 -1 -2 2) NT 1 -2 3) AN 2 1 2 SAIDAS 1) 3                            | CIRCUITO 2 1 3<br>PORTAS<br>1) OR 2: -1 -2<br>2) NT 1: -3<br>3) AN 2: 4 2<br>SAIDAS<br>1) 0 |  |
| CIRCUITO 2 1 3 PORTAS  1) OR 2: ) -1 -2 2) NT 1 0: -2 3 0 ) AN 2: 1 2 SAIDAS 1] 3 CIRCUITO: 2 1 3 | CIRCUITO 2 1 3 PORTAS 1) OR 2: -1 2) NT 1: -2 2 3) AN 2: 1 2 SAIDAS 1) 3 CIRCUITO 2 1 3     |  |
| PORTAS:  1) OR 2: -1 -2  2) NT 1: -2  3) AN 2: 1 2  SAIDAS:  1) 3                                 | PORTAS  1) OR 2:: -1 -2 2) NT 1:: -2 3) AN 2:: 1 2 SAIDAS 1) 3                              |  |



SIMULAR CIRCUITO:

## UNIVERSIDADE FEDERAL DO RIO GRANDE DO NORTE CENTRO DE TECNOLOGIA DEPARTAMENTO DE ENGENHARIA DE COMPUTAÇÃO E AUTOMAÇÃO



#### **ALGORITMOS**

#### // TIPO DE DADO Port Port: vector<int> id in // ids das entradas da porta: bool3S out\_port // Saída da porta // DADOS GLOBAIS vector<Port> ports // portas do circuito vector<int> id out // ids das saídas do circuito // ENTRADA: vector<bool3S> in circ // Entradas do circuito // SAÍDA vector<bool3S> out circ // Saídas do circuito // VARIÁVEIS LOCAIS: bool tudo def, alguma def vector<bool3S> in port // Entradas de uma porta // INICIALIZAÇÃO DAS PORTAS Para i de 0 a Num ports-1 $| \ \, \text{out\_port}_{\texttt{ports[i]}} \ \leftarrow \ \, \texttt{UNDEF}$ Fim Para Repita | tudo def ← true; $\mid$ alguma\_def $\leftarrow$ false; | Para i de 0 a Num\_portas-1 | | Se (out\_port<sub>ports[i]</sub> == UNDEF) | | | // Ajusta tamanho de in port | | | // igual ao num de entradas | | | // da porta a ser simulada Ninports[i]) $| \ | \ |$ Para j de 0 a $Nin_{ports[i]}-1$ | | | // De onde vem a entrada? $| | | | id \leftarrow id in[j]_{ports[i]};$ | | | | // Obtém valor da entrada | | | Se (id>0) | | | | | in port[j] $\leftarrow$ $| \ | \ | \ | \ | \ | \ out\_port_{ports[id-1]}$ | | | | // De entrada do circuito

```
| | | // Simula a porta
 | | | tudo def ← false
|  |  | Caso contrário
| | | | alguma def ← true
1 1 1
| | Fim Se
| Fim Para
Enquanto (!tudo def && alguma def)
// DETERMINAÇÃO DAS SAÍDAS
Para j de 0 a Num out-1
| // De onde vem a saída?
| id \leftarrow id out[j];
| // Obtem valor da saída
| Se (id>0)
| | // De uma porta
| | out_circ[j] \leftarrow
| | out_port<sub>ports[id-1]</sub>
| Caso contrário
| | // De entrada do circuito
| |  out circ [j] \leftarrow
| | in circ[-id-1]
| Fim Se
Fim Para
```





#### SIMULAR PORTA:

Os operadores são associativos:

A AND B AND C = (A AND B) AND C

= A AND (B AND C)

A OR B OR C = (A OR B) OR C

= A OR (B OR C)

A XOR B XOR C = (A XOR B) XOR C

= A XOR (B XOR C)

Portanto, para simular uma porta com mais de 2 entradas, basta realizar a operação lógica entre a entrada de cada porta e o resultado da operação lógica entre todas as entradas anteriores.

```
// ENTRADA:
vector<bool3S> in port
// Entradas da porta
// SAÍDA
bool3S out port
  // Saída da porta
// PORTA NOT
out port ← NOT(in port[0])
// PORTA AND
out_port \( \text{in_port[0]} \)
Para i de 1 a Num input port-1
| out_port ← (out_port AND
              in_port[i])
Fim Para
// PORTA NOT XOR
out_port \( \) in_port[0]
Para i de 1 a Num input port-1
| out_port ← (out_port XOR
              in_port[i])
Fim Para
out_port ← NOT(out_port)
```

#### **GERAR TABELA VERDADE:**

```
// TIPO DE DADO bool3S
bool3S: {UNDEF, FALSE, TRUE}
bool3S++:
 UNDEF \rightarrow FALSE \rightarrow TRUE \rightarrow UNDEF \rightarrow ...
// VARIÁVEIS LOCAIS:
vector<bool3S> in circ
  // Entradas do circuito
Para i de 0 a Num input circ-1
| in circ[i] ← UNDEF
Fim Para
// GERAÇÃO DA TABELA
Repita
| simular circuito(in circ)
| exibir entradas saidas()
| // Qual input incrementar?
| i ← Num input circ-1
| Enquanto (i \ge 0 \&\&
             in_circ[i] == TRUE)
| | in_circ[i]++ // Se torna UNDEF
| | i--
| Fim Enquanto
| // Incrementa a input escolhida
| Se (i >= 0)
| | in circ[i]++
| Fim Se
Enquanto (i >= 0)
```





#### SUGESTÃO DE DESENVOLVIMENTO

- Implemente todas as funcionalidades das portas. Faça um programa de teste (veja sugestão testel.cpp no SIGAA) que:
  - a) Utilize construtores com e sem parâmetros, válidos e inválidos, e use funções de consulta (getNumInputs, etc.) para testar se as portas foram criadas corretamente.
  - b) Teste se a função simular só aceita vetor de bool3S com a dimensão correta.
  - c) Verifique se a simulação está correta para todas as combinações de entrada.
  - d) Crie objetos dinâmicos e teste se os métodos virtuais (getName, simular, etc.) exibem comportamento polimórfico e correto.
- 2) Implemente as obrigatoriedades da classe Circuito (construtores, destrutor, operadores de atribuição) e as funções clear, resize e setPort. Faça um programa de teste (veja sugestão teste2.cpp) que:
  - a) Teste o construtor default.
  - b) Teste as funções resize e setPort com parâmetros válidos e inválidos.
  - c) Teste o construtor por cópia, verificando se o novo objeto e o antigo têm memórias dinâmicas independentes (alterar um deles não modifica o outro).
  - d) Teste o construtor por movimento, verificando se o novo objeto tem memória válida (pode ser alterada).
  - e) Teste os operadores de atribuição por cópia e por movimento.
- 3) Implemente as funções digitar, ler, imprimir e salvar da classe Circuito. Faça um programa de teste (veja sugestão teste3.cpp no SIGAA) que:
  - a) Permita digitar um circuito, informando valores inválidos (caso em que deve solicitar nova digitação) e válidos.
  - b) Imprima circuitos em tela e salve em arquivo, verificando os resultados.
  - c) Leia diversos arquivos válidos e inválidos (podem ser os que são fornecidos no SIGAA) e permita testar se a função ler detectou corretamente eventuais erros.

- 4) Implemente s função simular da classe Circuito. Teste com o programa principal da avaliação.
  - a) Confira os resultados da simulação, utilizando, por exemplo, a avaliação do período letivo anterior fornecida no SIGAA.