| Ερώτηση <b>1</b> Δεν απαντήθηκε Βαθμολογήθηκε στα 1,00  Γ Σημαιοδότηση ερώτησης | Για ποιο λόγο χρησιμοποιούμε τη βελτιστοποίηση #pragma hls dataflow;  Επιλέξτε ένα:  α. Για ταυτόχρονη ανάγνωση/εγγραφή πολλαπλών στοιχείων μνήμης BRAM.  b. Για υλοποίηση pipelining μεταξύ tasks (loops, functions).  c. Για υλοποίηση pipelining μεταξύ απλών operations.      |
|---------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|                                                                                 | O d. Για ταυτόχρονη ανάγνωση/εγγραφή πολλαπλών στοιχείων στο I/O interface του accelerator.                                                                                                                                                                                       |
|                                                                                 | Η απάντησή σας είναι λανθασμένη<br>Η σωστή απάντηση είναι: Για υλοποίηση pipelining μεταξύ tasks (loops, functions).                                                                                                                                                              |
| Ερώτηση <b>2</b><br>Δεν<br>απαντήθηκε                                           | Τι είδους array_partition βελτιστοποίηση θα χρησιμοποιούσατε για να κάνετε ταυτόχρονη ανάγνωση 16 συνεχόμενων στοιχείων ενός<br>μονοδιάστατου πίνακα Α που περιλαμβάνει 128 στοιχεία; Θεωρείστε ότι κάθε στοιχείο BRAM έχει 2 εξόδους για ταυτόχρονη ανάγνωση.                    |
| Βαθμολογήθηκε<br>στα 1,00                                                       | Eπιλέξτε ένα:  a. #pragma HLS array_partition variable=A block factor=16 dim=1  b. #pragma HLS array_partition variable=A cyclic factor=16 dim=1  c. #pragma HLS array_partition variable=A block factor=8 dim=1  d. #pragma HLS array_partition variable=A cyclic factor=8 dim=1 |
|                                                                                 | Η απάντησή σας είναι λανθασμένη<br>Η σωστή απάντηση είναι: #pragma HLS array_partition variable=A cyclic factor=8 dim=1                                                                                                                                                           |



```
Ερώτηση 5
Δεν
απαντήθηκε
Βαθμολογήθηκε
στα 1,00

Γ
Σημαιοδότηση
ερώτησης
```

```
Ποια είναι η σωστή χρήση της βελτιστοποίησης #pragma HLS unroll για να εκτελούνται ταυτόχρονα 2 επαναλήψεις κάθε φορά σε ένα loop;
Επιλέξτε ένα:
 ○ a. loop_1: for(int i = 0; i < N; i++) {
         #pragma HLS unroll factor=2
         a[i] = b[i] + c[i];
 ○ b. loop_1: for(int i = 0; i < N; i++) {</pre>
         #pragma HLS unroll
         a[i] = b[i] + c[i];
O. #pragma HLS unroll factor=2
       loop_1: for(int i = 0; i < N; i++) {
         #pragma HLS unroll
         a[i] = b[i] + c[i];
O d. #pragma HLS unroll factor=2
       loop_1: for(int i = 0; i < N; i++) {
         a[i] = b[i] + c[i];
```

```
H απάντησή σας είναι λανθασμένη
H σωστή απάντηση είναι:
loop_1: for(int i = 0; i < N; i++) {
    #pragma HLS unroll factor=2
    a[i] = b[i] + c[i];
}
```

| Δεν<br>απαντήθηκε             |
|-------------------------------|
| Βαθμολογήθηι<br>στα 1,00      |
| Γ<br>Σημαιοδότηση<br>ερώτησης |
|                               |
|                               |
|                               |
|                               |
|                               |

Ερώτηση **6** 

Επιλέξτε ένα: a. Καμία και στις δύο περιπτώσεις το simulation τρέχει στη CPU.

b. Στο Software Emulation τόσο το host κομμάτι όσο και ο accelerator γίνονται compile στη CPU (host) και εκτελούνται ως πρόγραμμα

λογισμικού στη CPU. Στο Hardware Emulation το host κομμάτι γίνεται compile στη CPU και ο accelerator μετατρέπεται σε RTL - τελικά το

host κομμάτι τρέχει ως πρόγραμμα στη CPU και ο accelerator τρέχει ως RTL simulation στη CPU.

🔾 c. Στο Software Emulation τόσο το host κομμάτι όσο και ο accelerator γίνονται compile στη CPU (host) και εκτελούνται ως πρόγραμμα

λονισμικού στη CPU. Στο Hardware Emulation το host κομμάτι γίνεται compile στη CPU και ο accelerator μετατρέπεται σε RTL - τελικά το host κομμάτι και ο accelerator τρέχουν στο FPGA.

🔾 d. Στο Software Emulation τόσο το host κομμάτι όσο και ο accelerator γίνονται compile στη CPU (host) και εκτελούνται ως πρόγραμμα

λογισμικού στη CPU. Στο Hardware Emulation το host κομμάτι γίνεται compile στη CPU και ο accelerator μετατρέπεται σε RTL - τελικά το host κομμάτι τρέχει ως πρόγραμμα στη CPU και ο accelerator τρέχει ως RTL στο FPGA.

Η απάντησή σας είναι λανθασμένη

Η σωστή απάντηση είναι: Στο Software Emulation τόσο το host κομμάτι όσο και ο accelerator γίνονται compile στη CPU (host) και εκτελούνται ως πρόγραμμα λογισμικού στη CPU. Στο Hardware Emulation το host κομμάτι γίνεται compile στη CPU και ο accelerator μετατρέπεται σε RTL - τελικά το host κομμάτι τρέχει ως πρόγραμμα στη CPU και ο accelerator τρέχει ως RTL simulation στη CPU.

Ποια είναι η διαφορά της λειτουργίας Software Emulation και της λειτουργίας Hardware Emulation στο εργαλείο Vitis:

## Ερώτηση 7 Λεν απαντήθηκε Βαθμολογήθηκε στα 1.00 Σημαιοδότηση ερώτησης

Επιλέξτε ένα:

α. Τα δεδομένα μεταφέρονται μέσω του διαύλου PCIe από τη μνήμη RAM του x86-host στη μνήμη RAM του Alveo και έπειτα μέσω AXI interfaces στις μνήμες του accelerator στο FPGA fabric.
 b. Τα δεδομένα μεταφέρονται μέσω του διαύλου PCIe από τη μνήμη RAM του x86-host απευθείας στις μνήμες του FPGA του Alveo.
 c. Τα δεδομένα μεταφέρονται απευθείας από τη μνήμη RAM του x86-host στη μνήμη RAM του Alveo και έπειτα μέσω AXI interfaces στις

🔘 d. Τα δεδομένα μεταφέρονται μέσω του διαύλου PCIe από τη μνήμη RAM του x86-host στην global memory του Alveo και έπειτα μέσω ΑΧΙ

Ποια είναι η διαδρομή των προς επεξεργασία δεδομένων στην περίπτωση μιας εφαρμογής που έγινε built για εκτέλεση στο FPGA (Build for

Hardware) μιας κάρτας Alveo: Ζητείται η διαδρομή από τη CPU προς το FPGA.

μνήμες του accelerator στο FPGA fabric.

interfaces στις μνήμες του accelerator στο FPGA fabric.

Η απάντησή σας είναι λανθασμένη Η σωστή απάντηση είναι: Τα δεδομένα μεταφέρονται μέσω του διαύλου PCIe από τη μνήμη RAM του x86-host στην global memory του Alveo και έπειτα μέσω AXI interfaces στις μνήμες του accelerator στο FPGA fabric. Ερώτηση **8** Δεν απαντήθηκε Βαθμολογήθηκε στα 1,00 Σημαιοδότηση ερώτησης

Επιλέξτε ένα:

Σε ποια περίπτωση χρησιμεύει η χρήση της βελτιστοποίησης #pragma hls loop tripcount

ενημερώσουμε τον HLS compiler για τον αριθμό επαναλήψεων του loop. Η βελτιστοποίηση αυτή δεν έχει επίδραση στην σύνθεση της FPGA σχεδίασης.

🔾 a. Στην περίπτωση που τα όρια ενός loop δεν είναι σταθερά. Η βελτιστοποίηση #pragma hls loop\_tripcount χρησιμοποιείται για να

- Στην περίπτωση που τα όρια ενός loop δεν είναι σταθερά. Κάνουμε χρήση της βελτιστοποίησης #pragma hls loop\_tripcount για να τα καθορίσουμε και να τους δώσουμε συγκεκριμένες τιμές.
- Στην περίπτωση που τα όρια ενός loop δεν είναι σταθερά. Η βελτιστοποίηση #pragma hls loop\_tripcount χρησιμοποιείται για να ενημερώσουμε τον HLS compiler για τον αριθμό επαναλήψεων του loop. Η βελτιστοποίηση αυτή βελτιώνει την FPGA σχεδίαση.
- Στην περίπτωση που τα όρια ενός loop δεν είναι σταθερά. Η βελτιστοποίηση #pragma hls loop\_tripcount χρησιμοποιείται για να ενημερώσουμε τον HLS compiler για τον αριθμό επαναλήψεων του loop. Η βελτιστοποίηση αυτή χειροτερεύει την FPGA σχεδίαση.

Η απάντησή σας είναι λανθασμένη Η σωστή απάντηση είναι: Στην περίπτωση που τα όρια ενός loop δεν είναι σταθερά. Η βελτιστοποίηση #pragma hls loop tripcount χρησιμοποιείται για να ενημερώσουμε τον HLS compiler για τον αριθμό επαναλήψεων του loop. Η βελτιστοποίηση αυτή δεν έχει επίδραση στην σύνθεση της FPGA σχεδίασης.

