



#### بسمه تعالى

# درس طراحی سیستمهای نهفته مبتنی بر FPGA ازمایش ۱: طراحی و پیادهسازی یک سیستم برای انتقال و پردازش اطلاعات پردیس دانشکدههای فنی دانشگاه تهران

پردیس دانشکدههای فنی دانشگاه تهران دانشکده مهندسی برق و کامپیوتر دکتر بیژن علیزاده

# دستياران آموزشي

n.aghapour.s@gmail.com نگار آقاپور فرید انجیدنی farid.anjidani@gmail.com مهدی بحرینی mahdib25@gmail.com پاییز ۱۳۹۸

#### مدت آزمایش: سه جلسه

## اهداف آزمایش:

- ✓ آشنایی با بر د DE2
- ✓ آشنایی با یورت سریال RS-232
- ✓ ارسال و دریافت سخت افزاری اطلاعات با PC
- ✓ ایجاد یک سیستم کامل دیجیتال با اتصال و کنترل چند ماژول مستقل
  - ✓ آشنایی با سیگنال تپ
    - ✓ آشنایی با PLL

#### مقدمه

در این آزمایش به طراحی یک سیستم کامل شامل واحد ارسال و دریافت داده، واحد پردازشی و واحد نمایش اطلاعات میپردازیم اطلاعات از طریق PC و پورت سریال به سیستم منتقل میشود و پس از پردازش، نتیجه به PC ارسال میگردد. پردازش مورد نظر اعمال فیلتر دیجیتال بر روی نمونههای داده است

# شرح آزمایش

شمای کلی سیستم مورد نظر در این آزمایش در شکل ۱ آمده است. در این سیستم داده از طریق پورت سریال و ارد شده و پس از پردازش (اعمال فیلتر FIR) از طریق پورت سریال به کامپیوتر داده می شود. یک کد C شامل توابع ارسال و دریافت داده به همراه گزارش آپلود شده است. هدف نهایی این آزمایش خواندن یک فایل صوتی، حذف نویز از آن به کمک فیلتر FIR و در نهایت ذخیره فایل خروجی است.



شکل ۱ شمای کلی آزمایش اول

مراحل زیر را به ترتیب انجام دهید.

# ۱ \_ ارتباط با کامپیوتر از طریق پورت سریال

پورت سریال یکی از ارتباطات خوب و مناسب کامپیوتر با دنیای بیرون به شمار میرود که اجازه میدهد اطلاعات به صورت دو طرفه انتقال یابد. این پورت با استاندارد RS-232 کار میکند. اغلب کامپیوترهای شخصی یک یا دو پورت COM برای واسط RS-232 دارند که معمولاً از یک کانکتور DE9 استفاده کرده و توانایی یک انتقال تمام دوطرفه (full-duplex) را دارند. لازم به ذکر است امروزه با توجه به نیاز به سرعتهای انتقال بالاتر، پورتهای سریال RS-232 جای خود را به سایر استانداردهای ارتباط سریال و خصوصاً USB دادهاند. با این وجود نه تنها استفاده از پورت RS-232 هنوز منسوخ نشده است، بلکه در بسیاری از مواقع به دلایل اقتصادی و فنی استفاده از این پورت ترجیح داده می شود.

استاندارد 232-RS و به طور صحیحتر 232-TIA/EIA، مشخصات الکتریکی، مکانیکی و عملکردی سیگنالهای ارتباطی را مشخص میکند. این استاندارد اولین بار در سال ۱۹۶۲ برای استانداردسازی ارتباط میان کامپیوترها ( $DTE^1$ ها)، مودمها ( $DCE^2$ ها) و ایجاد امکان اتصال دستگاههای تولید شده توسط

<sup>2</sup> Data Communicating Equipment

<sup>&</sup>lt;sup>1</sup> Data Terminal Equipment

شرکتهای مختلف مخابراتی وضع شد، اما کاربردهای گسترده تری خارج از این حوزه نیز یافت. در سال ۱۹۸۳ با انتشار کامپیوترهای شخصی توسط IBM، استاندارد IBS-232 در این کامپیوترها در قالب کانکتور DE9 به کار گرفته شد. شکل ۲ کانکتور DE9 و شماره ی پینهای آن را نشان می دهد.



شكل ۲ كانكتور DE9، پينها و سيگنالهاى متناظر آن

پایه های نشان داده شده در شکل ۲ برای ارتباط با مودم استفاده می شود و در این آز مایش فقط از ۳ پایه ی مهم زیر استفاده می کنیم.

۱\_ پایه شماره ۲، RxD که همان داده سری دریافتی است.

 $T_{\rm xD}$  که همان داده سری ارسالی است.

۳۔ پایه شماره  $^{0}$ ، GND که پایه زمین می باشد.

در ارتباط سریال یک بیت داده در هر لحظه ارسال میگردد، پس یک خط برای انتقال در هر جهت کافی است، اما استاندارد RS-232 پروتکل ارتباطی مشخصی را تعیین نمیکند. با این وجود در این استاندارد معمولاً از پروتکل UART استفاده میشود. در این پروتکل اطلاعات به صورت بستههای داده ۸ بیتی انتقال داده میشود به این صورت که نیز ابتدا بیت صفرام، سپس بیت ۱ ام و ... ارسال میگردند. توجه شود که این ارتباط به صورت آسنکرون میباشد، به این معنی که سیگنال کلاک به همراه داده ارسال نمیشود و قبل از شروع ارسال یا دریافت، فرستنده و گیرنده روی پارامترهای ارتباطی نظیر سرعت انتقال داده، فرستنده و غیره بطور یکسان تنظیم میشوند. زمانی که انتقال دادهای روی خط ارتباطی نداریم، فرستنده روی خط مقدار ۱ قرار میدهد. فرستنده قبل از شروع ارسال هر بایت داده، یک بیت start (با مقدار ۰) روی خط قرار میدهد. بعد از بیت شروع، هشت بیت داده با سرعت و فرمتی که قبلاً برای هر دو طرف

-

<sup>&</sup>lt;sup>3</sup> Universal Asynchronous Receiver Transmitter

تنظیم شده است، ارسال و دریافت میگردد. در انتها نیز فرستنده یک یا دو بیت  $\cot$  (با مقدار ۱) به معنای اتمام ارسال ۸ بیت، روی خط قرار می دهد. به عنوان مثال شکل  $\pi$  ارسال  $\cot$  را نشان می دهد.



شکل ۳ فریم دادهی 0x1F در پروتکل UART.

سرعت انتقال اطلاعات با baud rate مشخص می شود که نشان می دهد چند نمونه داده (در انتقال LART سرعت انتقال اطلاعات با می فرد محسوب می شود) در ثانیه ارسال شده است. برای مثال baud ۱۰۰۰ یعنی در ثانیه می ۱۰۰۰ بیت انتقال می یابد. به عبارت دیگر انتقال هر بیت ۱ میلی ثانیه طول می کشد. کامپیوترهای شخصی معمولاً فقط سرعتهای مشخصی از انتقال داده را پشتیبانی می کنند که برابر ۱۲۰۰، ۹۶۰، ۹۶۰۰ و ۳۸۴۰۰ میکرو ثانیه طول می کشد و ارسال ۱۱ بیت (شامل baud ۱۱۵۲۰۰ هر بیت شروع، ۸ بیت داده و دو بیت خاتمه) حدود ۹۵،۵ میکرو ثانیه طول خواهد کشید.

کد فرستنده ی UART در سایت درس بارگذاری شده است. شما در این آزمایش باید یک module نوشته که بتواند از طریق پورت RS 232 با کامپیوتر در ارتباط باشد. برای این کار مراحل زیر را انجام دهید.

### گام ۱

ماژول BaudTickGen برای تولید نرخ ۱۱۵۲۰۰ را طراحی کنید. این ماژول با دریافت پالس ساعت ۵۰ مگاهرتز و شمارش آن به تعداد مورد نیاز، در هر ثانیه باید ۱۱۵۲۰۰ پالس تیک تولید کند. توجه نمایید خروجی ماژول، پالس ساعت نیست، بلکه در هر ثانیه از میان ۵۰ میلیون پالس ساعت در ۱۱۵۲۰۰ پالس مقدار خروجی این ماژول یک و در بقیه پالسها صفر است.

## گام ۲

ما رو این است. TxD\_start مطابق با شکل ۴ داده می ۸ بیتی و رو دی را با فعال شدن سیگنال  $TxD_start$  به صورت سریال از طریق خط  $TxD_start$  ارسال می کند. پارامتر های  $TxD_start$  به صورت ۸ بیت داده، ۱ بیت خاتمه و بدون بیت parity انتخاب شده است (این تنظیمات معمولاً به صورت tart نمایش داده می شود. بیت parity یک تک بیت است که می تواند جهت بررسی صحت دریافت داده در سمت گیرنده استفاده شود). فرستنده در حالتی که در حال ارسال داده است از tart tart صرف نظر می کند، اما خروجی tart و این مدت ۱ نگه می دارد.



صحت عملکرد ماژول Tx را با شبیه سازی تحقیق کنید. سپس TxD\_data را بر روی سوئیچهای [7:0] SW[7:0] تنظیم نمایید. در این بخش و بخشهای بعدی این آزمایش از سیگنال کلاک 50 مگاهرتز استفاده نمایید. TxD\_start را به [8] KEY[0] متصل کنید. پس از مشخص کردن تخصیص پینها با استفاده از نرم افزار Tx را بر روی برد DE2 تحقیق کنید. پس از مشخص کردن تخصیص پینها با استفاده از نرم افزار RealTerm یا سایر نرم افزار های ارتباط سریال، عملکرد صحیح ماژول TX را بر روی برد DE2 تحقیق کنید.

### گام ۳

دیاگرام کلی ماژول گیرنده در شکل ۵ آمده است. در این ماژول داده از طریق خط RxD دریافت شده و به صورت بایت تبدیل می شود و روی باس RxD\_data قرار می گیرد. هنگام آماده شدن داده، data\_ready به مدت یک سیکل کلاک یک می شود.



مسأله ای که می تو اند مشکل ساز شود، دریافت آسنکرون داده ها است. گیرنده ی UART به منظور سنکرون شدن با داده ورودی آن را با نرخی بالاتر از نرخ انتقال داده نمونه برداری می کند (مثلاً چهار برابر نرخ (baud) و پس از آن با نرخ baud از سیگنال ورودی نمونه برداری می کند. ما ژول عهده دارد. کلاک ورودی این ما ژول دارای فرکانس ۴ برابر فرستنده است. به عبارت دیگر پارامتر oversampling در گیرنده ۴ می باشد. این پالس را با ما ژول می گردد. پارامتر oversampling با می می کند. این کار منجر به شمارش متفاوت نسبت به حالت قبلی می گردد.

## گام ۴

.

<sup>&</sup>lt;sup>4</sup> Pin Assignment

در نهایت ماژولی با نام UART بنویسید که شامل ماژولهای گیرنده، فرستنده باشد. علاوه بر تخصیص پینها مشابه گام ۲، این ماژول هنگام دریافت داده آن را بر روی LEDهای قرمز رنگ نشان میدهد. مشابه بالا با استفاده از نرم افزار داده ای را بفرستید و صحت آن را چک کنید.

#### خو استهها

- توضیحات مربوط به عملکرد هر یک از ماژولها گزارش شود.
  - کد پیادهسازی سخت افزاری ما رول UART ارائه شود.

## ۲ \_ راهاندازی فیلتر FIR با استفاده از ضرایب ذخیره شده در حافظه (امتیازی)

در این بخش فیلتر FIR طراحی شده در تکلیف کامپیوتری ۱ را با پارامترهای عرض بیت ۱۴ و طول فیلتر ۴۶ استفاده میکنیم برای ذخیره سازی ضرایب میتوانید آن ها به صورت مستقیم در داخل ماژول FIR تعریف کنید. این بدین معنا است که بعد تعداد ضرایب رجیستر در نظر میگیرید. روش دیگر که نمره امتیازی دارد استفاده از بلوکهای حافظه اختصاصی میباشد. برای پیادهسازی حافظه در یک FPGA هم میتوان از TPGAهای مورد استفاده در پیادهسازی لاجیک (روش اول) و هم از بلوکهای حافظهی حافظهی میتوان از FPGAهای مورد استفاده کرد. در این Cyclone II حافظههای اختصاصی از نوع بلوکهای مختلف شستند که هر کدام شامل ۴۰۹۶ بیت حافظه هستند. در این حافظهها امکان پیکربندی با اندازههای مختلف (به صورت تعداد کلمات و عرض هر کلمه) وجود دارد که اصطلاحاً به آن Aspect Ratio گفته میشود. برای این کار گامهای زیر را به ترتیب انجام دهید. ( توجه برای روش ۱ نیازی به انجام کاری نیست صرفا به تعداد ضرایب و عرض بیت مشخص رجیستر در داخل ماژول FIR تعریف میکنید و آن ها مقدار دهی اولیه میکنید.)

# گام ۱

در گام اول یک حافظه ی ROM برای ذخیرهسازی ضرایب ایجاد میکنیم و آن را تست میکنیم بدین منظور مراحل زیر را انجام دهید.

۱) در قسمت Tools > MegaWizard Plug-In Manager ایجاد یک megafunction جدید را انتخاب کنید. در صفحه می دوم در قسمت Select a megafunction from the list below از گروه کنید. در صفحه می دوم در قسمت ROM: 1-PORT را انتخاب کنید (شکل ۴). مطمئن شوید فایل خروجی با فرمت Verilog انتخاب شده است.

.

<sup>&</sup>lt;sup>5</sup> Look-Up Table



شكل ۶ انتخاب ROM: 1-PORT.

۲) در صفحه ی بعد ساختار حافظه را به صورت ۶۴ کلمه ی ۱۶ بیتی انتخاب کنید. نوع حافظه را نیز M4K قرار دهید (شکل ۷).



شکل ۷ انتخاب اندازهی حافظهی ضرایب

۳) در صفحه ی چهارم q' output port را از حالت انتخاب خارج سازید تا رجیستر خروجی حذف گردد. استفاده از رجیستر در ورودی بلوک M4K به دلیل سنکرون بودن این بلوکها اجباری است.



شکل ۸ پیکربندی و رودی/خروجی بلوک حافظه

۴) ضرایب فیلتر FIR در قالب یک فایل  $MIF^6$ . (و فایل مشابهی با فرمت hex) به همراه دستور کار در سایت قرار گرفته است در صفحه ی بعد این فایل را انتخاب کنید.

- ۵) برای بقیهی تنظیمات از مقادیر پیش فرض استفاده کنید.
- به منظور تست فایل ایجاد شده، آن را در یک ماژول نمونهگیری کنید. پورت address را به سوئیچها و پورت q (خروجی) را به LEDها متصل کنید. پس از پروگرام کردن FPGA فایل MIF
  (یا فایل معادل hex) را باز کرده و از تطبیق مقادیر بر این فایل اطمینان حاصل کنید.

\_

<sup>&</sup>lt;sup>6</sup> Memory Initialization File

#### گام ۲

با اعمال تغییراتی در کد تکلیف کامپیوتری ۱ خود، حافظه تولیدی را با حافظه موجود در کد تکلیف کامپیوتری ۱ از صحت عملکرد کامپیوتری ۱ از صحت عملکرد فیلتر مطمئن شوید.

نكته مهم: حافظه توليد شده داده را يك كلاك بعد از درخواست آن به شما تحويل ميدهد. در صورت نياز، حتماً طرح فيلتر خود را متناسب با اين موضوع تغيير دهيد.

### ٣ ـ راهاندازی و تست سیستم کلی

در این بخش سیستم کلی پیادهسازی و تست خواهد شد. در حال حاضر تمامی اجزای شکل ۱ را به غیر از واحد Controller در اختیار داریم مراحل زیر را انجام دهید تا واحد کنترلر نیز آماده گردد:

## گام ۱

واحد کنترلر را با یک ماشین حالت پیادهسازی کنید به طوری که فرآیند زیر را کنترل کند.

- ۱) در حالت بیکاری، کنترلر منتظر میماند تا دادهای از ورودی دریافت شود. هر وقت واحد گیرنده (Rx) سیگنال data\_ready را منتشر کرد، کنترلر باید داده را به فیلتر FIR انتقال داده و سیگنال کنترلی input\_valid را به مدت یک سیکل فعال کند. چون محاسبات به صورت ۱۶ بیتی انجام می شود، باید ساختاری پیاده کنید که گیرنده پس از دو بار دریافت داده ۸ بیتی، ورودی فیلتر را فعال کند.
- ۲) سپس کنترلر منتظر می ماند تا محاسبات فیلتر FIR تمام شده و output\_valid فعال گردد. کنترلر باید داده خروجی ۱۶ بیتی را در قالب دو داده  $\Lambda$  بیتی بفرستد و برای این کار باید از طریق سیگنالهای کنترلی  $TxD_start$  و busy و اولحد فرستنده Tx) در ارتباط باشد.
- ۳) پس از اتمام ارسال دو داده ی  $\Lambda$  بیتی کنترلر به حالت اولیه باز میگردد و منتظر دریافت ورودی بعدی می شود.

## گام ۲

حال تمامی اجزای سیستم آماده است. در ابتدا برای یک داده از صحت کار مدار مطمئن شوید. این بدان معنی است که دوتا داده ۸ بیتی به وسیله نرمافزار (نرمافزار استفاده شده برای UART) فرستاده میشود و سپس باید جواب درست به نرم افزار برگردد. پس از آن کد متلبی که در اختیارتان قرار گرفته است را به

دقت مطالعه کنید و عملکرد آن باید در گزارش شرح داده شود. سپس با استفاده از کد مطلب درستی سیستم کد را تحقیق کنید. باید خروجی فیلتر کاملا بدون نویز باشد.

برای تست سیستم می توانید از signal tap استفاده کنید. زمانی که سیستم دچار مشکل است و خروجی درستی ندارد، یکی از راههای رفع مشکل، استفاده از برنامهای است که بتوان به وسیله آن، سیگنالهای داخل FPGA را مشاهده کرد. به طور کلی برای مشاهده مقدار سیگنالهای داخلی، از نرم افزار های متفاوتی (analyzer) استفاده می شود. نرمافزار مورد استفاده در Quartus II ، نرمافزار به این شیوه کار بدین صورت است که یک سیگنال توسط کاربر به عنوان مبنا معرفی می شود و با توجه به این سیگنال، از وضعیت سایر سیگنالهای مشخص شده نمونه برداری می شود. این کار برای پیدا کردن محل خطا بسیار مناسب است. نحوه کار با signal tap در سایت در س بارگذاری شده است. در صورت نیاز به اطلاعات بیشتر می توانید از منابع موجود در سایت شرکت اینتل استفاده کنید.

#### خواستهها:

- کد پیادهسازی سخت افزاری ما ژول تولیدکننده baud را ارسال نمایید.
  - کد پیادهسازی سخت افز اری ما ژول گیرنده را ارسال نمایید.
    - کد پیادهسازی سخت افزاری سیستم کلی را ارسال نمایید.

# ۴ \_ نكات ييشرفتهتر اما اساسى

# گام ۱

برای آنکه ابزار سنتز بتواند زمانبندی مسیرهای ترکیبی بین فلیپفلاپهای مدار را به درستی در هنگام سنتز و جایابی مدار انجام دهد، نیاز به دانستن فرکانس کلاک دارد. کلاک ورودی به مدار شما فرکانس ۰۵ مگاهر تز دارد. (یک constraint file بیسوند sdc. اضافه کنید که در آن ذکر کنید که فرکانس کلاک ورودی مگاهر تز دارد. (یک TimeQuest Timing Analyzer Wizard برای این کار میتوانید از رابط گرافیکی TimeQuest Timing Analyzer Wizard کزینه ... Clock میتوانید محدودیت اعمال شده را در فایل sdc تولید شده مشاهده و میتوانید محدودیت مد نظر خود را اعمال کنید. محدودیت اعمال شده را در فایل sdc. تولید شده مشاهده و گزارش نمایید و آن را توضیح دهید .چه محدودیتهای زمانی دیگری را میتوان توسط این Wizard مشخص کرد؟

## گام ۲

علاوه بر بلوکهای ضربکننده و حافظه، FPGA ها جهت تسریع الگوریتمها ساختارهای دیگری نیز به کار میبرند از جمله این ساختارها میتوان با PLL ها (Phased Locked Loop) هستند. به کمک این ساختارها میتوان با داشتن یک کلاک با فرکانس مشخص، کلاکی با فرکانس دیگری تولید کرد. یک PLL به مدار خود اضافه کنید و از کلاک ۵۰ مگا هر تز ورودی به FPGA کلاک مورد نظر خود را تولید کنید. مشابه حافظهها از مسیر Tools و زیرمنوی MegaWizard Plug-In Manager میتوانید LL را به صورت یک ماژول اضافه کنید. مدار خود را به کلاک جدید تولید شده متصل کنید. تلاش کنید بیشترین فرکانس ممکن را از مدار به دست آورید. (با روشهایی که در تمرین کامپیوتری اول گفته شد.)

فراموش نكنيد كه ماژولهای فرستنده و گیرنده UART به فركانس كلاک ورودی حساس هستند. دقت نمایید که شمارنده های این ماژول را با تغییر پارامتر ماژولهای Buad\_Rate\_Generator به درستی تغییر دهید. همچنین جهت اطمینان از قفل شدن حلقه PLL سیگنال Iock خروجی آن را به یک LED متصل نمایید. بررسی کنید که آیا نیازی به اضافه کردن فرکانس جدید مدار ( فرکانس خروجی ) PLL به constraint فایل میباشد یا خیر (ecc) ( چرا (ecc) )

# گام 3

Routing کلاک معمولاً با بقیه سیگنال ها متفاوت است (چرا؟). بنابراین باید به ابزار سنتز گفته شود که کدام سیگنال کلاک می باشد که آن را بر روی مسیر های از پیش مشخص کلاک در FPGA سنتز نماید.

این کار در Quartus II به صورت خودکار انجام می شود (این ابزار سنتز چگونه کلاک را شناسایی میکند و این کار را انجام میدهد؟ اگر کلاک های شناسایی شده در مدار بیشتر از مسیرهای از پیش مشخص شده در FPGA باشد با چه منطقی مناسبترین سیگنالها را برای انتقال روی شبکههای کلاک شناسایی میکند؟

حال شما باید این کار را دستی انجام دهید. برای این کار باید خودکار Quartus II را خاموش کنید. (چگونه؟)

سپس کلاک مورد نظر (کلاک خروجی PLL) را به عنوان کلاک معرفی کنید. (آیا کلاک ورودی ۵۰ مگاهرتز باید روی مسیر مشخص کلاک Route شود؟ چرا؟). جهت راهنمایی به مرجع [1] و [2] مراجعه کنید. در بعضی از FPGA ها با توجه به محدودیتهای موجود در طراحی باید این کار را انجام داد. مثلاً اگر شما کلاک خود را به PLL متصل کنید شاید نیاز باشد که این کار را بکنید. چرا این کار لازم است؟

#### نكات مهم:

۱) رعایت استایل کدنویسی ارائه شده در کلاس ضروری است.

۲) نیازی به گزارش تمامی مراحل انجام آزمایش نیست اما اهداف، کلیات، مقدار پارامترهای مختلف، شرایط درستی سنجی، نتیجه ی درستی سنجی و سایر نکات مهم را حتماً در گزارش خود قید نمایید.
 ۳) پیروی از قالب خاصی در گزارش مد نظر نیست، اما ترجیحاً می توانید از قالب ارائه شده برای تکالیف کامپیوتری استفاده نمایید.

۳) آپلود فایلهای شبیهسازی به همراه فایل گزارش ضروری است.

#### مراجع

[1] "How can I assign a PLL output clock to a Global Clock Network?" Online: https://www.altera.com/support/support-resources/knowledge-base/solutions/rd03182011 985.html

[2] "How do I assign a clock in my design to use specific global, regional, dual-regional, or periphery clock networks?" Online: <a href="https://www.altera.com/support/support-resources/knowledge-base/solutions/rd09282011">https://www.altera.com/support/support-resources/knowledge-base/solutions/rd09282011</a> 171.html

موفق باشید ۹۸/۷/۱۹