# Процессорное ядро schoolMIPS

Young Russian Chip Architects summer school

### Введение

- Микроархитектура: аппаратная реализация архитектуры в виде схемы
- Процессор:
  - Тракт данных: функциональные блоки обработки и передачи данных (арифметико-логическое устройство, регистровый файл, мультиплексоры и т.д.)
  - Устройство управления:
    формирует управляющие
    сигналы для функциональных
    блоков

| programs                  |
|---------------------------|
| device driver             |
| instructions<br>registers |
| datapaths controllers     |
| adders<br>memories        |
| AND gates<br>NOT gates    |
| amplifiers<br>filters     |
| transistors<br>diodes     |
| electrons                 |
|                           |

# Микроархитектура

- Возможны несколько аппаратных реализаций одной и той же архитектуры:
  - Однотактная реализация: каждая инструкция выполняется за один такт
  - Многотактная реализация: каждая инструкция разбивается на несколько шагов и выполняется за несколько тактов
  - Конвейерная реализация: каждая инструкция разбивается на несколько шагов и несколько инструкций выполняются одновременно

# MIPS процессор schoolMIPS

- Однотактная реализация
- Отсутствует память данных
- Словная адресация памяти инструкций
- Инструкции:
  - R-типа (оба аргумента хранятся в регистрах): addu, or, srl, sltu, subu
  - І-типа (один из аргументов константа):addi, lui
  - І-типа (инструкции ветвления):beq, bne

# Архитектурное состояние

- Определяется:
  - Содержимым счетчика команд (РС)
  - Содержимым 32-х регистров общего назначения
  - Содержимым памяти (команд, данных)

#### Элементы, хранящие состояние MIPS



**Шаг 1:** Выборка (считывание) инструкции add i из памяти





| 31 <b>op</b> 26   25 <b>rs</b> 21   20 <b>rt</b> 16 | 15 Immediate 0 |
|-----------------------------------------------------|----------------|
|-----------------------------------------------------|----------------|

**Шаг 2:** считывание операндов-источников из регистрового файла



**Шаг 3:** расширение 16-битной константы до 32-х разрядов битом знака



| 31 <b>op</b> 26 | 25 <b>rs</b> 21 | 20 <b>rt</b> 16 | 15 <b>Immediate</b> | 0 |
|-----------------|-----------------|-----------------|---------------------|---|
|-----------------|-----------------|-----------------|---------------------|---|

**Шаг 4:** вычисление результата арифметической операции



| 31 op 26   25 rs 21   20 rt | 16 15 <b>Immediate</b> 0 |
|-----------------------------|--------------------------|
|-----------------------------|--------------------------|

**Шаг 5:** запись результата вычислений в регистр



| 31 <b>op</b> 26   25 <b>rs</b> 21   <b>20 rt</b> 1 | 6 15 Immediate 0 |
|----------------------------------------------------|------------------|
|----------------------------------------------------|------------------|

**Шаг 6:** вычисление адреса следующей инструкции



• считывание операнда 2 из регистрового файла



R-type. Integer Add, rd = rs + rt

| 31 <b>op</b> 26   25 <b>rs</b> 21 | 20 <b>rt</b> 16 1 | 15 <b>rd</b> 11   10 <b>s</b> | <b>sa</b> 6 5 <b>funct</b> 0 |
|-----------------------------------|-------------------|-------------------------------|------------------------------|
|-----------------------------------|-------------------|-------------------------------|------------------------------|

• передача данных операнда 2 в арифметико-логическое устройство



R-type. Integer Add, rd = rs + rt

| 31 <b>op</b> 26   25 <b>rs</b> 21   <b>20 rt</b> 1 | 6 15 rd 11 10 sa 6 5 funct 0 |
|----------------------------------------------------|------------------------------|
|----------------------------------------------------|------------------------------|

- определение регистра для записи результата
- запись результата вычислений



R-type. Integer Add, rd = rs + rt

• передача данных о размере сдвига в арифметикологическое устройство



**R-type.** Shift Right Logical, rd = (uns)rt >> sa

| 31 <b>op</b> 26   25 <b>rs</b> 21 | 20 <b>rt</b> 16   15 <b>rd</b> 11 | 10 <b>sa</b> 6 5 | funct 0 |
|-----------------------------------|-----------------------------------|------------------|---------|
|-----------------------------------|-----------------------------------|------------------|---------|

• вычисление адреса следующей инструкции



**I-type.** Branch On Equal, if (Rs == Rt) PC += (int)offset

| 31 <b>op</b> 26   25 <b>rs</b> 21   20 <b>rt</b> 16 | 15 Immediate 0 |
|-----------------------------------------------------|----------------|
|-----------------------------------------------------|----------------|



• определение необходимости перехода в зависимости от равенства результата нулю

#### Процессор schoolMIPS: итоговая схема



# Процессор schoolMIPS: Арифметико-логическое устройство



| oper <sub>2:0</sub> | Функция | Описание        |
|---------------------|---------|-----------------|
| 000                 | ADD     | A + B           |
| 001                 | OR      | A B             |
| 010                 | LUI     | B << 16         |
| 011                 | SRL     | B >> shift      |
| 100                 | SLTU    | (A < B) ? 1 : 0 |
| 101                 | SUBU    | A - B           |
| 110                 | Не исп. |                 |
| 111                 | Не исп. |                 |

| Instr | cmdOper | cmdFunc | branch | condZero | regDst | regWrite | aluSrc | aluControl |
|-------|---------|---------|--------|----------|--------|----------|--------|------------|
|       |         |         |        |          |        |          |        |            |
|       |         |         |        |          |        |          |        |            |
|       |         |         |        |          |        |          |        |            |
|       |         |         |        |          |        |          |        |            |



| Instr | cmdOper | cmdFunc | branch | condZero | regDst | regWrite | aluSrc | aluControl |
|-------|---------|---------|--------|----------|--------|----------|--------|------------|
| addi  | 001000  | ??????  | 0      | 0        | 0      | 1        | 1      | 000        |
|       |         |         |        |          |        |          |        |            |
|       |         |         |        |          |        |          |        |            |
|       |         |         |        |          |        |          |        |            |



| Instr | cmdOper | cmdFunc | branch | condZero | regDst | regWrite | aluSrc | aluControl |
|-------|---------|---------|--------|----------|--------|----------|--------|------------|
| addi  | 001000  | ??????  | 0      | 0        | 0      | 1        | 1      | 000        |
| add   | 000000  | 100000  | 0      | 0        | 1      | 1        | 0      | 000        |
|       |         |         |        |          |        |          |        |            |
|       |         |         |        |          |        |          |        |            |



| Instr | cmdOper | cmdFunc | branch | condZero | regDst | regWrite | aluSrc | aluControl |
|-------|---------|---------|--------|----------|--------|----------|--------|------------|
| addi  | 001000  | ??????  | 0      | 0        | 0      | 1        | 1      | 000        |
| add   | 000000  | 100000  | 0      | 0        | 1      | 1        | 0      | 000        |
| srl   | 000000  | 000010  | 0      | 0        | 1      | 1        | 0      | 011        |
|       |         |         |        |          |        |          |        |            |



| Instr | cmdOper | cmdFunc | branch | condZero | regDst | regWrite | aluSrc | aluControl |
|-------|---------|---------|--------|----------|--------|----------|--------|------------|
| addi  | 001000  | ??????  | 0      | 0        | 0      | 1        | 1      | 000        |
| add   | 000000  | 100000  | 0      | 0        | 1      | 1        | 0      | 000        |
| srl   | 000000  | 000010  | 0      | 0        | 1      | 1        | 0      | 011        |
| beq   | 000100  | ??????  | 1      | 1        | 0      | 0        | 0      | 000        |



# Ваши вопросы?