

## DEPTO. DE ELECTRÓNICA Y COMPUTACIÓN ÁREA DIGITALES - PLAN 2003



PRÁCTICA

### **TÉCNICAS Y DISPOSITIVOS DIGITALES II**

### **TÉCNICAS Y DISPOSITIVOS DIGITALES II**

#### Laboratorio 1: FPGA

**Entrega del laboratorio:** En esta <u>planilla</u> deberá incluirse el enlace al repositorio de GitHub correspondiente al trabajo realizado.

El repositorio deberá contener seis carpetas (una por cada parte del Laboratorio 1, de la A a la F) y un archivo .doc con las respuestas a las preguntas iniciales.

Cada carpeta deberá incluir el proyecto desarrollado para resolver la parte correspondiente del laboratorio.

Fecha límite de entrega del laboratorio: viernes 31 de octubre.

Temas: Introducción en el empleo de programación digital en FPGA.

Software: Quartus II versión 13.0

LINK descarga:

https://drive.google.com/file/d/1TP38yhMcN5oDTF68ga1Au9g96NaeENuL/view?usp=sharing

Hojas de datos de Cyclone III: "Cyclone III Device Handbook.pdf"

LINK: https://www.intel.com/content/dam/altera-www/global/en\_US/pdfs/literature/hb/cyc3/cyclone3\_handbook.pdf

### Responda:

- 1) Identifique qué elementos constituyen los LEs de la FPGA Cyclone III y qué estructura tienen las LABs
- 2) ¿De qué se trata el Nios® II?
- 3) ¿Qué diferencia existe entre IP cores y los bloques embebidos (ej multiplicador embebido) disponibles en la FPGA?
- 4) ¿Qué tipo de celda de programación posee el dispositivo FPGA Cyclone III?
- 5) Realice la descripción en VHDL de un Flip Flop JK.
- 6) Realice la descripción en VHDL de un sumador completo de un bit.
- 7) Realice la descripción en VHDL del test bench del sumador completo de un bit.



#### ÁREA DIGITALES - PLAN 2003





### ÁREA DIGITALES - PLAN 2003





### 2) En el proyecto genere un archivo VHDL.

### AYUDA:

### En el entorno Quartus:

File new VHDL file OK



En el archivo VHDL describa el siguiente circuito combinacional, guárdelo, seteelo como Top Level entity v compile.



#### AYUDA 1:

En el archivo VHDL deberá agregar el paquete IEEE.STD\_LOGIC\_1164.ALL de la librería IEEE, el cual contiene definiciones de tipos, subtipos y funciones.

#### AYUDA 2:

Para definir al archivo VHDL creado como Top Level entity:

En el Project Navigator vaya a la solapa Files, donde podrá ver el archivo VHDL creado. Seleccionando el archivo con el botón derecho del mouse podrá setearlo como "Set as Top-Level Entity".





### **TÉCNICAS Y DISPOSITIVOS DIGITALES II**



#### AYUDA 3:

Para compilar, primero guarde el archivo VHDL y luego en Processing 2 Start Compilation. (o CTR+L) IMPORTANTE!!! El nombre de la entidad y el nombre del archivo vhdl deben ser iguales y sin espacios.

Ejemplo archivo ej\_combinacional.vhd (Atención, es otro circuito solo para ejemplificar).

4) Asigne los pines de entrada y salida del diseño. Compile nuevamente.

Asigne en este caso a las entradas A, B y CIN un switch a cada una y las salidas S y COUT a leds.

### AYUDA:

Busque los números de pines (necesitará tres switches de entrada y dos leds de salida) en el Manual de referencia "Cyclone III 3C120 Development Board", págs. 37 y 38.

(<a href="https://www.intel.com/content/dam/altera-www/global/en US/pdfs/literature/manual/rm cycloneiii dev kit host board.pdf">host board.pdf</a>)
También está en la pág, de la cátedra archivo rm cycloneiii dev kit host board.pdf.

Luego, en el entorno Quartus: Assignments 2 Pin Planner 2 Location



### ÁREA DIGITALES - PLAN 2003

### TÉCNICAS Y DISPOSITIVOS DIGITALES II



PRÁCTICA

| Named: * 🗸 🤾              | » Edit: 💥 🧹 |          |          |            |                 |                 |          |                  |
|---------------------------|-------------|----------|----------|------------|-----------------|-----------------|----------|------------------|
| Node Name                 | Direction   | Location | I/O Bank | VREF Group | Fitter Location | I/O Standard    | Reserved | Current Strength |
| out LED                   | Output      | PIN_AG19 | 4        | B4_N2      | PIN_AG19        | 2.5 V (default) |          | 8mA (default)    |
| in SW1                    | Input       | PIN_AD18 | 4        | B4_N1      | PIN_AD18        | 2.5 V (default) |          | 8mA (default)    |
| in_ SW2                   | Input       | PIN_AC14 | 3        | B3_N0      | PIN_AC14        | 2.5 V (default) |          | 8mA (default)    |
| < <new node="">&gt;</new> |             |          |          |            |                 |                 |          |                  |

NOTA: No olvide compilar nuevamente. La ventana emergente en la que asigna los pines puede cerrarse sin problemas, lo que se compila nuevamente es el archivo que está seteado como Top-level. O sea, el principal. No hay opción de guardado en la ventana de asignación de pines.

Este paso genera las conexiones rojas que se ven en el siguiente diagrama:



#### 5) Verifique el circuito implementado mediante el visor de RTL.

### AYUDA:

#### En el entorno Quartus:

Tools? Netlist Viewer? RTL view

#### 6) Verifique el circuito implementado luego del mapeo en el dispositivo.

### AYUDA:

#### En el entorno Quartus:

Tools 2 Netlist Viewer 2 Technology Map Viewer (past- Mapping y post-Fitting)

#### 7) Verifique la implementación en el chip.

### **AYUDA:**

### En el entorno Quartus:

En la ventana: Project Navigator, solapa: Hierarchy, click derecho?Locate?Locate in Chip Planner.



### ÁREA DIGITALES - PLAN 2003







8) Realice la simulación funcional y temporal del circuito mediante el simulador de Quartus.

#### AYUDA:

### En el entorno Quartus:

Cree un archivo de Estímulos (.vwf): File 2 New 2 University Program VWF

Guarde el archivo en el mismo directorio.

Agregue las señales de entrada y salida a simular: Edit 2 Insert 2 Insert Node or Bus



### Node Finder List



Agregue las señales de entrada y salida que se deseen evaluar, luego OK.



PRÁCTICA

ÁREA DIGITALES - PLAN 2003

### **TÉCNICAS Y DISPOSITIVOS DIGITALES II**

En el Editor de forma de onda de Simulación (Simulation Waveform Editor): Asigne valores a las entradas.



Realice la simulación funcional: Simulation Run Functional Simulation.

Realice la simulación temporal: Simulation Run Timing Simulation.

### 9) Realice la simulación del circuito mediante la simulación de Modelsim.

Escriba un archivo testbench VHDL, guardelo y simúlelo en ModelSim.

Para simular en Modelsim ⇒ CONFIGURE EL QUARTUS SEGÚN EL ARCHIVO AYUDA\_CONFIGURACION\_MODELSIM.PDF (2 configuraciones).

- Configuración del Quartus para simular con ModelSim 1, tiene en cuenta nombres de archivos y de entidad de los archivos de testbench, asique primero haga el testbench, guardelo y luego realice el paso de configuración 1. Esta configuración se debe realizar en cada proyecto que desee simular!
- Configuración del Quartus para simular con ModelSim **2** se hace una sola vez y queda seteado. Es decir, es una configuración general para que funcione la herramienta.

#### AYUDA:

### En el entorno Quartus:

Cree archivo VHDL:

File 2 new 2 VHDL file

y escriba el archivo testbench.

Ejemplo (sólo para ejemplificar, es otro circuito):

7



--Outputs

signal LED : std\_logic;

### DEPTO. DE ELECTRÓNICA Y COMPUTACIÓN

### ÁREA DIGITALES - PLAN 2003

```
-- Instantiate the Unit Under Test (UUT)

uut: ej_combinacional PORT MAP (

SW1 => SW1,

SW2 => SW2,

LED => LED

);

stim_proc: process -- Stimulus process
begin

--stimulus

SW1 <= '0'; SW2 <= '0'; wait for lons;

SW1 <= '0'; SW2 <= '1'; wait for lons;

SW1 <= '1'; SW2 <= '0'; wait for lons;

SW1 <= '1'; SW2 <= '1'; wait for lons;

wait;

end process;

END;
```

Setee el archivo testbench a emplear por ModelSim  $\Rightarrow$  Este paso de seteo tiene que ver con los nombres que debe colocar en los pasos de configuración Modelsim 1.

Luego realice la simulación funcional:

Desde Quartus: Tools2Run Simulation Tool2RTL Simulation

Luego realice la simulación temporal:

Desde Quartus: Tools@Run Simulation Tool@ Gate Level Simulation

10) En el mismo proyecto genere un archivo esquemático.

### **AYUDA:**

### En el entorno Quartus:

File 2 new 2 Block Diagram/Schematic File

Setee este archivo como entidad Top-Level: Click derecho sobre el archivo y seleccione "Set as Top Level-Entity".



### ÁREA DIGITALES - PLAN 2003

### **TÉCNICAS Y DISPOSITIVOS DIGITALES II**





**10.a** En el archivo esquemático agregue los símbolos de los componentes necesarios (Symbol Tool), realice las conexiones necesarias.



Genere los puertos de entrada y salida.

### **AYUDA:**

### En el entorno Quartus:

Automáticamente Quartus genera los puertos, luego haciendo doble click sobre cada uno es posible modificar el nombre asignado.

Click derecho sobre el componente 

Generate Pins for Symbol Ports.





### ÁREA DIGITALES - PLAN 2003







**PRÁCTICA** 

### ÁREA DIGITALES - PLAN 2003

### **TÉCNICAS Y DISPOSITIVOS DIGITALES II**



Agregue el componente simbólico al archivo esquemático.

A Hierarchy

Tasks

Compile.

Verifique.

Simule.

# PARTE B: Implementación de un multiplicador de 2 bits sin signo empleando el entorno esquemático.

Files

Design Units

¥ ₽ ₽ ×

A partir del funcionamiento de un multiplicador de números sin signo, cree en Quartus II un proyecto en el cual implemente un multiplicador sin signo.

|                | ×                             | a <sub>1</sub><br>b <sub>1</sub>                               | a <sub>o</sub><br>b <sub>o</sub> |
|----------------|-------------------------------|----------------------------------------------------------------|----------------------------------|
|                | a <sub>1</sub> b <sub>1</sub> | a <sub>1</sub> b <sub>0</sub><br>a <sub>0</sub> b <sub>1</sub> | a <sub>0</sub> b <sub>0</sub>    |
|                | a <sub>1</sub> b <sub>1</sub> | a <sub>1</sub> b <sub>0</sub> + a <sub>0</sub> b <sub>1</sub>  | a <sub>0</sub> b <sub>0</sub>    |
| r <sub>3</sub> | r <sub>2</sub>                | r <sub>1</sub>                                                 | r <sub>0</sub>                   |

Entradas 2 bits del operando a, 2 bits del operando b. Salida 4 bits del resultado r.

Realice los siguientes pasos:

- 1) Utilice el entorno Quartus II para crear un nuevo proyecto.
- 2) En el proyecto genere un archivo esquemático.



### ÁREA DIGITALES - PLAN 2003

### **TÉCNICAS Y DISPOSITIVOS DIGITALES II**





3) Ingrese las compuertas necesarias para implementar el circuito.

**AYUDA:** Ejemplo para multiplicaciones de operandos de 4 bits sin signo.



Requerirá compuertas AND y sumadores completos. Para ello utilice el sumador completo desarrollado en el inciso A.





### ÁREA DIGITALES - PLAN 2003

### **TÉCNICAS Y DISPOSITIVOS DIGITALES II**

Agregue el vhdl del sumador completo en el proyecto. Luego genere un símbolo esquemático a partir del archivo. Una vez generado aparecerá en Symbol tool para poder agregarlo al circuito esquematico.

- 4) Defina como Top Level al archivo esquemático. Compile.
- 5) Asigne los pines de entrada y salida del diseño. Compile nuevamente.
- 6) Verifique el circuito implementado mediante el visor de RTL.
- 7) Verifique el circuito implementado luego del mapeo en el dispositivo.
- 8) Verifique la implementación en el chip.
- 9) Verifique el funcionamiento funcional y temporal del circuito mediante la simulación de Quartus.
- 10) Verifique el funcionamiento del circuito mediante la simulación de Modelsim.

**AYUDA:** Primero deberá generar el archivo VHDL de su esquemático ya que el Modelsim no simula esquemáticos. **Para solucionarlo**: Convertir el esquemático en VHDL® pararse en el archivo esquemático (doble click) en la solapa "Files".

y elegir File=>create/update=>create HDL file from current file



Esto crea un archivo .vhdl en la carpeta donde se está trabajando con el mismo nombre del esquemático. Sacar el esquemático, agregar el archivo vhdl, compilar y ahí es posible simular con Modelsim.

Ejemplo testbench para sumador completo:

13



#### ÁREA DIGITALES - PLAN 2003





### ÁREA DIGITALES - PLAN 2003







### ÁREA DIGITALES - PLAN 2003







### ÁREA DIGITALES - PLAN 2003

#### TÉCNICAS Y DISPOSITIVOS DIGITALES II

### PARTE C: Implementación de un multiplicador con signo

A partir del multiplicador de 2 bits del punto anterior, cree en Quartus II un proyecto esquemático en el cual se implemente un multiplicador de 2 bits en complemento a 2 y las banderas correspondientes. Latchee las señales de entrada y salida mediante Flip-Flops D.

|                                                              | ×                                                              | a <sub>1</sub><br>b <sub>1</sub>                               | a <sub>o</sub><br>b <sub>o</sub> |
|--------------------------------------------------------------|----------------------------------------------------------------|----------------------------------------------------------------|----------------------------------|
| <u>a</u> 1b <sub>0</sub><br>a1b1                             | a <sub>1</sub> b <sub>0</sub><br>c <sub>1</sub> b <sub>1</sub> | a <sub>1</sub> b <sub>0</sub><br>c <sub>0</sub> b <sub>1</sub> | a <sub>o</sub> b <sub>o</sub>    |
| a <sub>1</sub> b <sub>0</sub> +a <sub>1</sub> b <sub>1</sub> | a <sub>1</sub> b <sub>0</sub> +c <sub>1</sub> b <sub>1</sub>   | a <sub>1</sub> b <sub>o</sub> +c <sub>o</sub> b <sub>1</sub>   | a <sub>o</sub> b <sub>o</sub>    |
| r <sub>3</sub>                                               | r <sub>2</sub>                                                 | r <sub>1</sub>                                                 | ro                               |

Figura 2

Donde a y b son los operandos expresados en complemento a 2, r es el resultado y c es el complemento a 2 del operando a.

Note que los operandos pueden tomar valores en el rango -2 a 1, pero la salida debe ser de 4 bits por lo que el rango es mayor.

### Realice los siguientes pasos:

- 1) Abra el entorno Quartus II y cree un nuevo proyecto (o bien realice una copia del proyecto anterior para conservar la configuración previa).
- 2) Dentro del proyecto, genere un nuevo archivo esquemático y defínalo como Top-Level Entity (o modifique directamente el esquemático del proyecto duplicado).
- Incorpore la circuitería adicional necesaria para que la multiplicación sea correcta en complemento a dos, incluyendo la extensión de signo y el complemento del último término.

Tenga en cuenta que, si el operando a es -2 (representado como 10 en binario) y se multiplica por un número negativo (b < 0), al complementar se vuelve a obtener 10. En este caso, el resultado es positivo, por lo que no debe repetirse el bit más significativo de a complementado durante la extensión del signo, sino que debe extenderse con cero, tal como se muestra en la Figura 2.

4) Agregue FFD en las entradas y salidas del circuito, todos comandados por una entradal de clock.

### AYUDA:

Puede usar el ffd que provee el Quartus en Simbol tool=> primitives=> storage=> dff

- **5)** Compile.
- 6) Asigne los pines de entrada y salida del diseño. Compile nuevamente.
- 7) Verifique el circuito implementado mediante el visor de RTL.
- 8) Verifique el circuito implementado luego del mapeo en el dispositivo.
- 9) Verifique la implementación en el chip.
- 10) Verifique el funcionamiento funcional y temporal del circuito mediante la simulación de Quartus.
- 11) Verifique el funcionamiento del circuito mediante la simulación de Modelsim.



### DEPTO. DE ELECTRÓNICA Y COMPUTACIÓN ÁREA DIGITALES - PLAN 2003



RÁCTICA

### **TÉCNICAS Y DISPOSITIVOS DIGITALES II**

Recuerde que Modelsim no soporta circuitos esquemáticos. Convertir el esquemático en VHDL como en la parte B.

### PARTE D: Implementación de multiplicador en módulo y en ca2 en VHDL.

Implemente un circuito en VHDL que sea capaz de realizar la multiplicación de dos operandos de 2 bits en ambos sistemas de representación:

- En módulo: utilizando entradas y salidas de tipo unsigned.
- En complemento a dos (CA2): utilizando entradas y salidas de tipo signed.

El circuito deberá generar, para cada caso, un resultado de 4 bits correspondiente al producto de los operandos.

Desarrolle la descripción del circuito en VHDL, implementando las operaciones en paralelo para ambos tipos de datos (unsigned y signed).

Verifique el correcto funcionamiento del diseño mediante simulación, comprobando que los resultados obtenidos coincidan con los valores esperados en cada sistema de representación.

### PARTE E: Implementación de una máquina de estado.

Implemente las máquinas de estados de los ejercicios 2 (secuencia de luces) de la Guía 4.

Implemente mediante la herramienta State Tool y mediante la inserción de un Template de máquina de estado:

### Implementación mediante State Tool:

Realice los siguientes pasos:

- 1) Utilice el entorno Quartus II para crear un nuevo proyecto.
- 2) En el proyecto, genere un archivo State machine file.
- **3)** Con la herramienta *State tool* ingrese los estados.





# FACULTAD DE INGENIERIA

## ÁREA DIGITALES - PLAN 2003 TÉCNICAS Y DISPOSITIVOS DIGITALES II





### DEPTO. DE ELECTRÓNICA Y COMPUTACIÓN ÁREA DIGITALES - PLAN 2003

### FACULTAD L INGENIERIA

### **TÉCNICAS Y DISPOSITIVOS DIGITALES II**

Y en la solapa *Actions* los valores de salida.



Note que si la máquina es Moore la columna "Additional Conditions" quedará en blanco, si es Mealy se deberá completar con la condición de la entrada.

### 1) Genere el código VHDL:



8) Guarde el archivo vhdl generado y agréguelo al proyecto.



### ÁREA DIGITALES - PLAN 2003

### **TÉCNICAS Y DISPOSITIVOS DIGITALES II**





21





#### ÁREA DIGITALES - PLAN 2003

### TÉCNICAS Y DISPOSITIVOS DIGITALES II



Verá algo como la siguiente figura, donde en la solapa "Encoding" podrá ver la codificación empleada.



11) Cambie el estilo de procesamiento de la máquina de estado, para que el compilador asigne otra codificción.

**AYUDA:** Para cambiar la codificación usada para cada estado seleccione del menú Assignments=>Settings=> Analysis & Synthesis Settings=> More Settings=> State Machine Processings podrá elegir el estilo de procesamiento entre: auto, gray, Johnson, Minimal Bits, One-Hot, Sequential y User-Encoded



### ÁREA DIGITALES - PLAN 2003

### **TÉCNICAS Y DISPOSITIVOS DIGITALES II**





| Auto         | Allows the Compiler to choose the best encoding for the state machine.                                                                                                                                                                                                                                                                                                                                                                                                                                                      |
|--------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Gray         | Uses the minimal number of bits to encode the state machine, ceiling of 2 to the log of $n$ states. This setting is difference from the <b>Minimal Bits</b> setting because each state has only one bit difference from its neighboring states.                                                                                                                                                                                                                                                                             |
| Johnson      | The number of bits used to encode the state machine is the ceilling of half of the states. Each state has only one bit difference from its neighboring states. Each state is generated by shifting the previous state's bits to the right by 1. The MSB of each state is the negation of the LSB of the previous state.                                                                                                                                                                                                     |
| Minimal Bits | Uses the minimal number of bits to encode the state machine.                                                                                                                                                                                                                                                                                                                                                                                                                                                                |
| One-Hot      | Encodes the state machine in the one-hot style. For one-hot encoding, the Quartus II software does not guarantee that each state has one bit set to one and all other bits to zero. Instead, the Quartus II software makes sure that the reset state is all-zeroes. All other states have two bits set to one and all others to zero. This is done so the state machine powers up in the reset state. This encoding has the same properties as true one-hot encoding: each state can be recognized by the value of one bit. |
| Sequential   | Uses the minimal number of bits to encode the state machine; each state is the binary form of its state value.                                                                                                                                                                                                                                                                                                                                                                                                              |
| User-Encoded | Encodes the state machine in the manner specified by the user.                                                                                                                                                                                                                                                                                                                                                                                                                                                              |

- 12) Compile nuevamente y vea el circuito implementado.
- 13) Realice las simulaciones para verificar el correcto funcionamiento.

### Implementación mediante Template de máquina de estado:



### ÁREA DIGITALES - PLAN 2003

#### **TÉCNICAS Y DISPOSITIVOS DIGITALES II**

Realice los siguientes pasos:

- 1) Utilice el entorno Quartus II para crear un nuevo proyecto.
- 2) En el proyecto genere un archivo VHDL file.
- 3) Seleccione Insert Template



**4)** Seleccione la máquina de estados que desee, Moore o Mealy, note que el template es genérico de 4 estados, Ud. deberá incluir o quitar estados según la máquina que desee implementar, además de modificar la cantidad de bits de las entradas y salidas.



- 5) Compile
- **6)** Vea la máquina implementada seleccionando del Menu Tools=>Netlist Viewers=>State Machine Viewer Verifique en la solapa "Encoding" la codificación empleada.
- 7) Cambie la codificación usada para cada estado.

# PRÁCTICA

### DEPTO. DE ELECTRÓNICA Y COMPUTACIÓN

### ÁREA DIGITALES - PLAN 2003

### **TÉCNICAS Y DISPOSITIVOS DIGITALES II**

#### AYUDA:

UNIVERSIDAD NACIONAL

de Mar del Plata

Seleccione del menú Assignments=>Settings=> Analysis & Synthesis Settings=> More Settings=> State Machine Processings podrá elegir el estilo de procesamiento entre: auto, gray, Johnson, Minimal Bits, One-Hot, Sequential y User-Encoded

- 8) Compile nuevamente y vea el circuito implementado.
- 9) Simule para verificar el correcto funcionamiento.

### Parte F: Implementación de I2C

Implemente en la FPGA el circuito de comunicación serie l<sup>2</sup>C (Inter-Integrated Circuit) explicado en la teoría.

Se deberá implementar el circuito en un esclavo que sea capaz de recibir la dirección destino, si es la propia deberá recibir 1 byte de datos del maestro y responder con un ACK y volver al estado de espera.

Verifique su funcionamiento mediante simulación.



