

# ARGOMENTI DELLA LEZIONE

- Rete combinatioria
  - ☐ Algebra di Boole
  - ☐ Transistori
  - Porte logiche elementari
  - Esempi di reti combinatorie (decodificatore, codificatore)
  - ☐ Circuiti di calcolo elementari (addizionatore, sottrattore e comparatore)
- Rete sequenziale
  - ☐ Elementi: latch, modello di Huffman, automi a stati finiti
  - Esempi di reti sequenziali (registro contatore, registro a scorrimento)
  - Registro di memorizzazione e sistemi di interconnessione (punto a punto, multiplexer, demultiplexer, mesh, bus)





# Reti combinatorie

☐ Nel 1936, con la tesi di laurea Un'analisi simbolica dei circuiti a relè e a commutatori, il matematico statunitense Claude Elwood Shannon dimostrò che sfruttando l'Algebra di Boole potevano essere realizzate delle reti combinatorie in grado di svolgere operazioni logiche ed aritmetiche su operandi binari



**Claude Elwood Shannon** 

# A Second

# Algebra di Boole

Un insieme finito di elementi A:{O,I}, chiamato supporto, e due operatori indicati con somma ⊕ e prodotto ⊗, aventi per dominio AxA e codominio A, definiscono un'Algebra di Boole

#### **ASSIOMI**

1. Commutazione di somma e di prodotto:

$$(x \oplus y) = (y \oplus x) e (x \otimes y) = (y \otimes x)$$

2. Distributività di somma e di prodotto:

$$(x \oplus (y \otimes z)) = (x \oplus y) \otimes (x \oplus z)$$
$$(x \otimes (y \oplus z)) = (x \otimes y) \oplus (x \otimes z)$$

3. Esistenza dell'elemento neutro per la somma (O) e per il prodotto (I):

$$(x \oplus O) = x e (x \otimes I) = x$$

4. Complementarietà degli elementi, ovvero ogni  $x \in A$  ammette uno, e un solo, complementare  $\sim x$  tale che:

$$(x \oplus \sim x) = I e (x \otimes \sim x) = O$$

5. Idempotenza:

$$(x \oplus x) = x e (x \otimes x) = x$$

# **Espressione Booleana**

- In modo induttivo si possono definire le **espressioni booleane** (E) come parole composte da operatori booleani, parentesi, costanti (cioè gli elementi di A) e **variabili booleane** (x<sub>1</sub>,...,x<sub>n</sub>) ovvero delle entità non note che possono assumere un qualunque valore di A.
- ☐ In particolare si ha che:
  - 1.gli elementi di A (le costanti) e le variabili booleane sono espressioni booleane;
  - 2.se E,  $E_1$  e  $E_2$  sono espressioni booleane allora anche  $(E_1 \oplus E_2)$ ,  $(E_1 \oplus E_2)$  e  $(\sim E)$  sono espressioni booleane;
  - 3. non esistono altre espressioni booleane oltre a quelle generate da un numero finito di applicazioni delle regole 1 e 2.

#### **ESEMPIO**

 $\sim$ ((( $x_1 \oplus x_2$ ) $\otimes x_3$ ) è una espressione booleane

 $\oplus x_1 \otimes )(\otimes x_2 \text{ non è una espressione booleana})$ 



### **Espressione Booleana**

#### **Proprietà**

- ☐ Si definisce l'espressione duale di E (~E) quella ottenuta scambiando le somme con i prodotti e l'elemento I con O
- ☐ Ad esempio l'espressione  $E=(x_1 \oplus x_2 \oplus I) \otimes (\sim x_3 \oplus O) \text{ ha}$  come duale  $\sim E=(x_1 \otimes x_2 \otimes O) \oplus (\sim x_3 \otimes I).$

#### Altre proprietà:

```
 (\mathsf{E}_1 \oplus \mathsf{E}_2) \oplus \mathsf{E}_3 = \mathsf{E}_1 \oplus (\mathsf{E}_2 \oplus \mathsf{E}_3) \ e \ (\mathsf{E}_1 \otimes \mathsf{E}_2) \otimes \mathsf{E}_3 = \mathsf{E}_1 \otimes (\mathsf{E}_2 \otimes \mathsf{E}_3)   (\mathsf{E}_1 \oplus \mathsf{E}_1) = \mathsf{E}_1 \ e \ (\mathsf{E}_1 \otimes \mathsf{E}_1) = \mathsf{E}_1   (\mathsf{E}_1 \oplus \mathsf{E}_2) = \mathsf{E}_2 \ se \ e \ solo \ se \ (\mathsf{E}_1 \otimes \mathsf{E}_2) = \mathsf{E}_1   (\mathsf{E}_1 \oplus \mathsf{I}) = \mathsf{I} \ e \ (\mathsf{E}_1 \otimes \mathsf{O}) = \mathsf{O}   (\mathsf{E}_1 \oplus \mathsf{I}) = \mathsf{I} \ e \ (\mathsf{E}_1 \otimes \mathsf{E}_2) = \mathsf{E}_1 \ e \ (\mathsf{E}_1 \otimes (\mathsf{E}_1 \oplus \mathsf{E}_2)) = \mathsf{E}_1   (\mathsf{E}_1 \oplus (\mathsf{E}_1 \otimes \mathsf{E}_2)) = \mathsf{E}_1 \oplus \mathsf{E}_2 \ e \ (\mathsf{E}_1 \otimes (\mathsf{E}_1 \oplus \mathsf{E}_2)) = \mathsf{E}_1 \otimes \mathsf{E}_2   \sim \mathsf{O} = \mathsf{I} \ e \ \mathsf{I} = \mathsf{O}   (\sim (\sim \mathsf{E}_1)) = \mathsf{E}_1   (\mathsf{E}_1 \oplus (\sim \mathsf{E}_1)) = \mathsf{I} \ e \ (\mathsf{E}_1 \otimes (\sim \mathsf{E}_1)) = \mathsf{O}   \mathsf{Teorema \ De \ Morgan:}   \sim (\mathsf{E}_1 \oplus \mathsf{E}_2) = (\sim \mathsf{E}_1) \otimes (\sim \mathsf{E}_2) \ e \ \sim (\mathsf{E}_1 \otimes \mathsf{E}_2) = (\sim \mathsf{E}_1) \oplus (\sim \mathsf{E}_2)
```



### **Funzione Booleana**

- ☐ Una funzione booleana è una legge che manipola le costanti e le variabili booleane
- □ Formalmente una funzione booleana  $f(x_1,...,x_n)$  di n variabili booleane è una relazione che associa ad elementi del dominio {O,I}<sup>n</sup> un elemento del codominio {O,I}.

$$f(x_1, x_2, x_3) = \begin{cases} I \text{ se } x_1 = x_2 = x_3 \\ O \text{ altrimenti} \end{cases}$$

### Tabella Booleana

☐ Un altro modo per identificare una funzione booleana è la **tabella della verità** che elenca, per ognuna delle 2<sup>n</sup> possibili assegnazioni, il corrispondente valore della funzione

| X <sub>1</sub> | X <sub>2</sub> | <b>X</b> <sub>3</sub> | f(x <sub>1,</sub> x <sub>2,</sub> x <sub>3)</sub> |
|----------------|----------------|-----------------------|---------------------------------------------------|
| 0              | 0              | 0                     | I                                                 |
| 0              | 0              | I                     | 0                                                 |
| 0              | I              | 0                     | 0                                                 |
| 0              | I              | I                     | 0                                                 |
|                | 0              | 0                     | 0                                                 |
|                | 0              |                       | 0                                                 |
| <u> </u>       |                | 0                     | 0                                                 |
|                |                |                       | I                                                 |



- Definendo **letterali** le variabili nella forma semplice (o in quella complementata) presenti in un'espressione booleana; si indica, considerando una funzione f di n variabili, con **minterm** il prodotto di n letterali di f e con **maxterm** la somma di n letterali di f.
- Per la realizzazione di circuiti elettrici si fa riferimento alla **forma** canonica disgiuntiva e alla **forma** canonica congiuntiva delle espressioni. Un'espressione in forma canonica disgiuntiva è la somma di tutti e soli i minterm che coincidono ad assegnazioni per cui la funzione ha valore I. Un'espressione in forma canonica congiuntiva, invece, è definita come il prodotto di tutti i maxterm che corrispondono ad assegnazioni per cui la funzione ha valore O

### Tabella Booleana

| X <sub>1</sub> | X <sub>2</sub> | X <sub>3</sub> | $f(x_1, x_2, x_3)$ |
|----------------|----------------|----------------|--------------------|
| 0              | 0              | 0              | I                  |
| 0              | 0              | I              | 0                  |
| 0              | I              | 0              | 0                  |
| 0              | I              | I              | 0                  |
| I              | 0              | 0              | 0                  |
| I              | 0              | I              | 0                  |
| I              | I              | 0              | 0                  |
| I              | I              | ı              | Ī                  |

Forma canonica disgiuntiva

 $(\sim\!\!\mathbf{x}_1\!\!\otimes\!\!\sim\!\!\mathbf{x}_2\!\!\otimes\!\!\sim\!\!\mathbf{x}_3)\oplus(\mathbf{x}_1\!\!\otimes\!\!\mathbf{x}_2\!\!\otimes\!\!\mathbf{x}_3)$ 

Forma canonica congiuntiva

 $(\sim x_1 \oplus \sim x_2 \oplus x_3) \otimes (\sim x_1 \oplus x_2 \oplus \sim x_3) \otimes (\sim x_1 \oplus x_2 \oplus x_3) \otimes (x_1 \oplus \sim x_2 \oplus \sim x_3) ) \otimes (x_1 \oplus \sim x_2 \oplus x_3) \otimes (x_1 \oplus \sim x_2 \oplus x_3)$ 



### Tabella Booleana

Minimizzazione

Grazie a delle **tecniche di minimizzazione** (riduzione per assiomi e proprietà; Mappe di Karnaugh; Metodo di Quine-McCluskey) è possibile derivare un'espressione minima dalle forme canoniche.

La minimizzazione dei letterali è un nodo cruciale nella progettazione, perché riduce il numero di porte logiche e d'ingressi da dover realizzare nel momento in cui si produce il corrispondente circuito elettronico.



- ☐ Una volta che è definita una funzione booleana è necessario trovare dei componenti fisici che ne consentano la fabbricazione
- ☐ In particolare è necessario utilizzare degli elementi in grado di soddisfare gli operatori di somma, prodotto e dualità booleana; ovvero si ha bisogno di **porte logiche**.



- Una **porta logica** (*gate*) è un elemento di calcolo, realizzato mediante un componente elettromeccanico (relé, anni 1920-1940) o elettrico (*transistor*, dal 1950) avente un determinato numero di **linee di ingresso** (*fan-in*) ed una **linea di uscita** (*fan-out*) che, eventualmente, può essere collegata all'entrata di una o più porte (eccetto quella da cui esce)
- ☐ I segnali applicati alle linee di ingresso e di uscita sono segnali elettrici e si possono associare a essi due valori convenzionali:
  - ☐ 1 (presenza di segnale o segnale alto: [2V;5V])
  - □ 0 (assenza di segnale o segnale basso: [0V;1V])



- ☐ Ciascuna porta logica risolve una funzione (o tabella della verità)
- ☐ Le **principali porte logiche** utilizzate sono: NOT, OR, NOR, AND, NAND e XOR





**Tecnologie usate** 

- Le tecnologie microelettroniche oggi più usate per la realizzazione di porte logiche sono:
  - ☐ BJT (Bipolar Junction Transistor): transistor bipolari
    - ☐ TTL (transistor-transistor logic)
    - ☐ ECL (emitter coupled logic)
  - MOS (field-effect transistor)
    - ☐ pMOS
    - ☐ nMOS
    - ☐ CMOS
    - ☐ BicMOS

| TECNOLOGIA | PRO                                         | CONTRO                                                                          |
|------------|---------------------------------------------|---------------------------------------------------------------------------------|
| ВЈТ        | Veloci                                      | <ul><li>Consumano<br/>energia</li><li>Dimensione<br/>superiori ai MOS</li></ul> |
| MOS        | •Richiedono meno<br>energia<br>•Più piccole | Lente                                                                           |



**Tecnologia MOS** 



Nessun traffico di corrente

Applicazione di alta tensione al gate



Traffico di corrente da source a drain



Tecnologie nMOS e pMOS







Tecnologie nMOS e pMOS





Chip Cella nMOS



Porte logiche: schema







OR logico realizzato con transistori pMOS e nMOS





OR

| Z | 0 | 1 | 1 | 1 |
|---|---|---|---|---|
| Α | 0 | 0 | 1 | 1 |
| В | 0 | 1 | 0 | 1 |

ng.Zhang, Liang, Pei,Wang, Li, Zhou,Liu & Peng (2012). Cmos-based carbon nanotube pass-transistor l tegrated circuits. Nature Communications. Doi: 10.1038/ncomms1682

AND logico realizzato con transistori nMOS e pMOS





#### **AND**

| Z | 0 | 0 | 0 | 1 |
|---|---|---|---|---|
| Α | 0 | 0 | 1 | 1 |
| В | 0 | 1 | 0 | 1 |

ing,Zhang, Liang, Pei,Wang, Li, Zhou,Liu & Peng (2012). Cmos-based carbon nanotube pass-transistor ntegrated circuits. Nature Communications. Doi: 10.1038/ncomms1682



#### Considerazioni

"L'ENIAC è dotato di 18000 valvole e pesa 30 tonnellate, i calcolatori del futuro potranno avere 1000 valvole e forse peseranno solo una tonnellata e mezza"

Popular Mechanics, Marzo, 1949



|      | Nomenclatura                     | Num. Transitori                    |
|------|----------------------------------|------------------------------------|
| SSI  | Small Scale<br>Integration       | meno di<br>10transistor            |
| MSI  | Medium Scale<br>Integration      | da 10 a<br>100transistor           |
| LSI  | Large Scale<br>Integration       | da 100 a<br>10000transistor        |
| VLSI | Very Large Scale<br>Integration  | da 10000 a<br>100.000transistor    |
| ULSI | Ultra Large Scale<br>Integration | fino a 10.000.000<br>di transistor |



Generalità

- ☐ Una rete è una interconnessione di componenti attivi,le *porte*, collegati tra loro mediante componenti passivi, *le linee*
- ☐ Una rete combinatoria è un circuito elettronico in grado di elaborare, in modo automatico, funzioni binarie di una o più variabili binarie





#### **Definizione**

- ☐ Il comportamento di una rete combinatoria è definito mediante un'espressione logica o una funzione booleana con codominio Z = F(x) con  $F: \{0,1\}^n \rightarrow \{0,1\}^m$ ad esponente anche maggiore di uno
- Quindi una rete combinatoria è un modulo in grado di soddisfare una tabella della verità, che per ognuna delle 2<sup>n</sup> combinazioni possibili relative agli *n* valori di ingresso  $(x_1, x_2, ..., x_n)$  indica gli mvalori di uscita  $(z_1, z_2, ..., z_m)$ .

$$Z = F(x)$$
 con  $F : \{0,1\}^n \to \{0,1\}^n$ 





Esempio

| Lin                   | ee ingre       | Linee uscita          |   |
|-----------------------|----------------|-----------------------|---|
| <b>X</b> <sub>1</sub> | X <sub>2</sub> | <b>X</b> <sub>3</sub> | Z |
| 0                     | 0              | 0                     | 0 |
| 0                     | 0              | 1                     | 1 |
| 0                     | 1              | 0                     | 1 |
| 0                     | 1              | 1                     | 0 |
| 1                     | 0              | 0                     | 1 |
| 1                     | 0              | 1                     | 0 |
| 1                     | 1              | 0                     | 0 |
| 1                     | 1              | 1                     | 1 |

Espressione booleana in forma canonica:

$$\mathsf{Z} = (\sim x_1 \otimes \sim x_2 \otimes x_3) \oplus (\sim x_1 \otimes x_2 \otimes \sim x_3) \oplus \oplus (x_1 \otimes \sim x_2 \otimes \sim x_3) \oplus (x_1 \otimes x_2 \otimes x_3)$$





Esempio

| Line           | ee ingre       | Linee uscita          |   |
|----------------|----------------|-----------------------|---|
| X <sub>1</sub> | X <sub>2</sub> | <b>X</b> <sub>3</sub> | Z |
| 0              | 0              | 0                     | 0 |
| 0              | 0              | 1                     | 1 |
| 0              | 1              | 0                     | 1 |
| 0              | 1              | 1                     | 0 |
| 1              | 0              | 0                     | 1 |
| 1              | 0              | 1                     | 0 |
| 1              | 1              | 0                     | 0 |
| 1              | 1              | 1                     | 1 |

Espressione booleana in forma canonica:





#### **Caratteristiche progettuali**

- ☐ Tra i parametri principali nel progetto di una rete combinatoria, è opportuno considerare:
  - ☐ *l'assorbimento di energia* (che stabilisce un limite complessivo al numero di porte utilizzabili)
  - ☐ il *ritardo* (che determina la velocità di calcolo)
    - ☐ La velocità di calcolo della rete combinatoria varia in base alla profondità della rete (di solito si considera un tempo costante perché la rete combinatoria ha una profondità finita)
  - ☐ il *costo* di realizzazione
    - Dipende dal numero di transistor impiegati che cambia a seconda della tecnologia usata, della funzione da soddisfare e il numero di ingressi

es.: la porta NOT è costituita da 1 transistor, NAND o NOR 2 transistor; AND e OR 3 o 4 transistor; altre porte: > 4 transistor

| PORTA     | TEMPO DI<br>COMMUTAZIONE DEL<br>SEGNALE |
|-----------|-----------------------------------------|
| NAND, NOR | ΔΤ                                      |
| AND, OR   | 2ΔΤ                                     |
| XOR       | <b>4</b> ∆T                             |





#### Decodificatore

- Il decodificatore è una rete combinatoria che trasforma parole associate a codifiche strette in parole associate a codifiche lasche (le linee di uscita sono in numero maggiore rispetto le linee di ingresso)
- Un decodificatore è una rete combinatoria con m linee di ingresso e  $n=2^m$  linee di uscita
- Logicamente il decodificatore riconosce una stringa (es.: una locazione di memoria o una istruzione)

|                | DECODIFICATORE        |                |                  |                |                       |                |                |                |                |                |
|----------------|-----------------------|----------------|------------------|----------------|-----------------------|----------------|----------------|----------------|----------------|----------------|
| Line           | e ingr                | esso           | <br>             |                |                       | Linee          | uscita         |                |                |                |
| X <sub>2</sub> | <b>X</b> <sub>1</sub> | X <sub>0</sub> | <br>  <b>Z</b> 7 | Z <sub>6</sub> | <b>Z</b> <sub>5</sub> | Z <sub>4</sub> | Z <sub>3</sub> | Z <sub>2</sub> | Z <sub>1</sub> | z <sub>o</sub> |
| 0              | 0                     | 0              | 0                | 0              | 0                     | 0              | 0              | 0              | 0              | 1              |
| 0              | 0                     | 1              | 0                | 0              | 0                     | 0              | 0              | 0              | 1              | 0              |
| 0              | 1                     | 0              | 0                | 0              | 0                     | 0              | 0              | 1              | 0              | 0              |
| 0              | 1                     | 1              | 0                | 0              | 0                     | 0              | 1              | 0              | 0              | 0              |
| 1              | 0                     | 0              | 0                | 0              | 0                     | 1              | 0              | 0              | 0              | 0              |
| 1              | 0                     | 1              | 0                | 0              | 1                     | 0              | 0              | 0              | 0              | 0              |
| 1              | 1                     | 0              | 0                | 1              | 0                     | 0              | 0              | 0              | 0              | 0              |
| 1              | 1                     | 1              | 1                | 0              | 0                     | 0              | 0              | 0              | 0              | 0              |



Decodificatore: esempio di impiego

☐ Il decodificatore è usato, ad esempio, per identificare una cella di memoria





#### **Codificatore**

- I codificatori sono una famiglia di reti combinatorie che trasformano parole codificate in una codifica lasca in parole d'uscita rappresentate in codifica stretta
- In generale un codificatore è una rete combinatoria che ha n linee di ingresso e m= log₂(n) linee di uscita; cioè vi è la produzione della codifica binaria dell'indice dell'unica linea di ingresso attiva
- ☐ Logicamente il codificatore è un **generatore di codici** (es.: dei comandi)

|                       | CODIFICATORE   |                       |                |                       |                |                |                |                |                |                |
|-----------------------|----------------|-----------------------|----------------|-----------------------|----------------|----------------|----------------|----------------|----------------|----------------|
|                       |                | Li                    | nee ir         | ngress                | 0              |                |                | Lin            | ee us          | cita           |
| <b>x</b> <sub>7</sub> | x <sub>6</sub> | <b>X</b> <sub>5</sub> | X <sub>4</sub> | <b>X</b> <sub>3</sub> | X <sub>2</sub> | X <sub>1</sub> | X <sub>0</sub> | Z <sub>2</sub> | Z <sub>1</sub> | z <sub>o</sub> |
| 0                     | 0              | 0                     | 0              | 0                     | 0              | 0              | 1              | 0              | 0              | 0              |
| 0                     | 0              | 0                     | 0              | 0                     | 0              | 1              | 0              | 0              | 0              | 1              |
| 0                     | 0              | 0                     | 0              | 0                     | 1              | 0              | 0              | 0              | 1              | 0              |
| 0                     | 0              | 0                     | 0              | 1                     | 0              | 0              | 0              | 0              | 1              | 1              |
| 0                     | 0              | 0                     | 1              | 0                     | 0              | 0              | 0              | 1              | 0              | 0              |
| 0                     | 0              | 1                     | 0              | 0                     | 0              | 0              | 0              | 1              | 0              | 1              |
| 0                     | 1              | 0                     | 0              | 0                     | 0              | 0              | 0              | 1              | 1              | 0              |
| 1                     | 0              | 0                     | 0              | 0                     | 0              | 0              | 0              | 1              | 1              | 1              |



#### **Addizionatore**

- L'addizionatore è una rete combinatoria che consente l'operazione di somma tra due operandi(addendi)
- La rete combinatoria associata ad un addizionatore può essere realizzata mediante una tecnica di decomposizione. Questo perché l'addizione di due numeri binari può essere vista come la somma di due bit alla *i*-esima posizione (x<sub>i</sub> e y<sub>i</sub>) ai quali va aggiunto l'eccedenza (r<sub>i</sub>) per ottenere un risultato (z<sub>i</sub>) ed un eventuale riporto (r<sub>i+1</sub>) per le cifre successive

| ADDIZIONATORE  |            |                |                |                  |  |  |  |
|----------------|------------|----------------|----------------|------------------|--|--|--|
| x <sub>i</sub> | <b>y</b> i | r <sub>i</sub> | z <sub>i</sub> | r <sub>i+1</sub> |  |  |  |
| 0              | 0          | 0              | 0              | 0                |  |  |  |
| 0              | 0          | 1              | 1              | 0                |  |  |  |
| 0              | 1          | 0              | 1              | 0                |  |  |  |
| 0              | 1          | 1              | 0              | 1                |  |  |  |
| 1              | 0          | 0              | 1              | 0                |  |  |  |
| 1              | 0          | 1              | 0              | 1                |  |  |  |
| 1              | 1          | 0              | 0              | 1                |  |  |  |
| 1              | 1          | 1              | 1              | 1                |  |  |  |



Addizionatore

| ADDIZIONATORE |            |                |                |                  |  |  |
|---------------|------------|----------------|----------------|------------------|--|--|
| Xi            | <b>y</b> i | r <sub>i</sub> | z <sub>i</sub> | r <sub>i+1</sub> |  |  |
| 0             | 0          | 0              | 0              | 0                |  |  |
| 0             | 0          | 1              | 1              | 0                |  |  |
| 0             | 1          | 0              | 1              | 0                |  |  |
| 0             | 1          | 1              | 0              | 1                |  |  |
| 1             | 0          | 0              | 1              | 0                |  |  |
| 1             | 0          | 1              | 0              | 1                |  |  |
| 1             | 1          | 0              | 0              | 1                |  |  |
| 1             | 1          | 1              | 1              | 1                |  |  |







#### **Sottrattore**

- Il **sottrattore** è una rete combinatoria che permette la sottrazione tra due operandi (minuendo e sottraendo)
- Anche in questo caso è possibile fare riferimento ad una struttura modulare.

All'i-esimo bit del minuendo  $(x_i)$  va sottratto sia il sottraendo  $(y_i)$  sia il bit di prestito  $(p_i)$  della posizione precedente per poi generare il bit risultante  $(z_i)$  ed il bit del prestito  $(p_{i+1})$  per le cifre successive

| SOTTRATTORE    |                       |       |                |                                |  |  |
|----------------|-----------------------|-------|----------------|--------------------------------|--|--|
| X <sub>i</sub> | <b>y</b> <sub>i</sub> | $p_i$ | Z <sub>i</sub> | <i>p</i> <sub><i>i+1</i></sub> |  |  |
| 0              | 0                     | 0     | 0              | 0                              |  |  |
| 0              | 0                     | 1     | 1              | 1                              |  |  |
| 0              | 1                     | 0     | 1              | 1                              |  |  |
| 0              | 1                     | 1     | 0              | 1                              |  |  |
| 1              | 0                     | 0     | 1              | 0                              |  |  |
| 1              | 0                     | 1     | 0              | 0                              |  |  |
| 1              | 1                     | 0     | 0              | 0                              |  |  |
| 1              | 1                     | 1     | 1              | 1                              |  |  |





#### **RETE COMBINATORIA**

Sottrattore: realizzazione pratica

- Nel concreto la realizzazione di un sottrattore può essere effettuato con una circuiteria differente da quella vista
- ☐ L'operazione di sottrazione z=m-s si riduce alla espressione equivalente z=(m+(-s))
- Si utilizza un **complementatore** ed un **addizionatore** che prende in input come addendi il numero complementato ed il valore 1
- L'operazione di sottrazione si ottiene aggiungendo il minuendo





#### **RETE COMBINATORIA**

#### Comparatore

- Il comparatore è una rete combinatoria che ha una unica linea di uscita che vale 1 se il numero x, di n bit, applicato in ingresso risulta maggiore o uguale (in senso algebrico) al numero y, di n bit, anch'esso preso in ingresso, con cui si effettua il confronto
- Anche per tale componente è possibile fare riferimento ad una struttura modulare

| COMPARATORE    |            |                |                  |
|----------------|------------|----------------|------------------|
| X <sub>i</sub> | <b>y</b> i | t <sub>i</sub> | t <sub>i+1</sub> |
| 0              | 0          | 0              | 0                |
| 0              | 0          | 1              | 1                |
| 0              | 1          | 0              | 0                |
| 0              | 1          | 1              | 0                |
| 1              | 0          | 0              | 1                |
| 1              | 0          | 1              | 1                |
| 1              | 1          | 0              | 0                |
| 1              | 1          | 1              | 1                |





#### RETE COMBINATORIA

**Comparatore logico** 

- Altresì, invece, è possibile realizzare un **comparatore logico** utilizzando *n* porte XOR, a cui in ingresso sono associati gli i-esimi bit dei valori da comparare, le cui uscite sono collegate ad una porta OR
- In questo caso, infatti, è necessario stabilire solamente se le stringhe binarie sono uguali o diverse
- ☐ Un comparatore logico determina il risultato finale in tempo costante O(1)







- ☐ Il componente in grado di memorizzare l'informazione è il circuito bistabile (flip flop o latch): una cella di memoria capace di contenere un singolo bit per un tempo determinato
- L'uso di più latch comporta la realizzazione del **registro**, che rappresenta una componente fondamentale all'interno dei calcolatori elettronici

**Osservazione**. La differenza tra un flip flop ed un latch è che il latch riproduce il valore del segnale d'ingresso per tutto il tempo in cui il segnale di clock assume il valore alto



# CELLA DI MEMORIA

Tipologie: RS, D, JK, T

| S | R | U             | Ū     |
|---|---|---------------|-------|
| 0 | 0 | Nessun cambia | mento |
| 0 | 1 | 0             | 1     |
| 1 | 0 | 1             | 0     |
| 1 | 1 | Non definito  |       |



| D | U | Ū |
|---|---|---|
| 0 | 0 | 1 |
| 1 | 1 | 0 |



| J | K | U                      | Ū    |
|---|---|------------------------|------|
| 0 | 0 | Nessun cambiam         | ento |
| 0 | 1 | 0                      | 1    |
| 1 | 0 | 1                      | 0    |
| 1 | 1 | Complemento del valore |      |



| T | U |             |
|---|---|-------------|
| 0 | U | Nessun      |
|   |   | cambiamento |
| 1 | Ū | Complemento |





### **CELLA DI MEMORIA**

Commutazione dei segnali

- Nei flip flop la transizione di stato si verifica durante la transizione del clock da 0 a 1 (fronte di salita) oppure da 1 a 0 (fronte di discesa)
- Nei latch il segnale rimane in uscita per tutto l'intervallo del segnale alto







#### Generalità

☐ Una rete sequenziale sincrona realizza fisicamente un automa a stati finiti (Finite State Automata) che può essere descritto formalmente con una quintupla:

 $M = \langle S, I, O, \delta, \lambda \rangle$ 

S è l'insieme degli stati possibili; I è l'insieme dei valori in ingresso; O è l'insieme dei valori in uscita;  $\delta$  è la funzione che lega gli ingressi e lo stato corrente con lo stato successivo;  $\lambda$  è la funzione che mettere in relazione lo stato e l'ingresso corrente alle uscite.

Dall'automa di moore alla rete sequenziale: Esempio (Automa Moore)

☐ Un automa che riconosce la sottosequenza 010 in una successione di ingresso di sequenze di 0 ed 1 può essere descritto mediante un automa di Moore



Dall'automa di Moore alla rete sequenziale:

Esempio (tabella do transizione e circuito sequenziale)

☐ Da cui si deriva la tabella di transizione degli stati (vedi al lato)

| Tabella di transizione degli stati (MOORE) |    |    |   |
|--------------------------------------------|----|----|---|
|                                            | δ  |    | ٨ |
| Stato                                      | 0  | 1  | 0 |
| S0                                         | S0 | S2 | 0 |
| S1                                         | S0 | S1 | 0 |
| S2                                         | S3 | S1 | 0 |
| S3                                         | S0 | S2 | 1 |

☐ Dopo una fase di minimizzazione si deriva il relativo circuito sequenziale







**Registro Contatore** 

- Il registro contatore è un componente in grado di incrementare di 1 la rappresentazione binaria del numero in esso memorizzato ad ogni colpo di clock
- ☐ Tale funzionalità può essere ottenuta mediante l'uso di un latch T di tipo Master Slave
- □ La presenza della connessione tra uscite dello Slave e ingressi del Master fa si che il flip flop T-M/S sia in grado di effettuare una commutazione del valore quando l'ingresso T è posto al valore 1 ed il segnale di clock viene variato. L'uscita rimane invece invariata se l'ingresso T assume il valore 0 durante il periodo di tempo in cui varia il valore del segnale di clock





**Registro Contatore: funzionamento** 

- Ad ogni fronte di salita (passaggio dal segnale basso al segnale alto), applicato all'ingresso del temporizzatore, corrisponde una commutazione del primo latch dovuta al fatto che il suo ingresso é connesso al valore costante 1
- □ Altresì, la condizione di commutazione per la i-esima cifra corrisponde al riporto non nullo nel caso di somma della costante 1 col valore precedentemente memorizzato

| Т | U |             |
|---|---|-------------|
| 0 | U | Nessun      |
|   |   | cambiamento |
| 1 | Ū | Complemento |



**Registro Contatore** 





Registro Contatore preselezionabile

☐ Il registro contatore può essere anche realizzato in maniera tale che sia preselezionabile ovvero si offre la possibilità di "forzare" il suo contenuto con un valore differente da quello contenuto





Registro a scorrimento

- Un registro a scorrimento (o shift register) è realizzato interponendo un multiplexer sugli ingressi di un latch di tipo D-M/S
- A seconda del valore della variabile di controllo C, ad ogni ciclo di clock il registro effettua uno scorrimento (shift) di una posizione dei bit della rappresentazione,
  - con C=0 c'è l'inserzione della cifra 0 nel bit meno significativo (lasciato libero dallo scorrimento). Shift aritmetico
  - con C=1 c'è la memorizzazione di un nuovo valore presente sugli ingressi
     D. Shift logico







Registro di memorizzazione

- Quando si progetta un calcolatore bisogna stabilire a priori la dimensione dei registri (contatore, shift, locazioni dove conservare gli operandi)
- Le singole informazioni costituenti le parole, cioè le cifre binarie, sono memorizzate in latch e l'insieme risultante è un componente denominato **registro**
- ☐ Il modo più semplice per realizzare un registro è quello di utilizzare n celle di memoria ed almeno due linee: una (W) per selezionare simultaneamente le n celle elementari e l'altra (C) di azzeramento del registro ("pulendo" il contenuto con uno 0 per ogni cella)





Generalità

- ☐ Il termine interconnessione fa riferimento a reti che siano in grado di trasferire, o meglio duplicare, l'informazione contenuta nei registri
- ☐ Per raggiungere questo obiettivo è possibile prendere in considerazione diverse tecniche

|                            | Sorgente prefissata | Sorgente<br>variabile |
|----------------------------|---------------------|-----------------------|
| Destinazione<br>prefissata | Punto a punto       | Multiplexer           |
| Destinazione<br>variabile  | Demultiplexer       | Mesh, bus,            |



**Punto a Punto** 

- □ L'interconnesione punto a punto è prevista per effettuare il trasferimento della parola contenuta in un registro sorgente R<sub>s</sub> ad uno destinazione R<sub>d</sub>
- □ In questo caso tutte le n uscite di R<sub>s</sub> sono legate alle n entrate di R<sub>d</sub> ovviamente predisponendo una linea (transfer o write) di controllo che indica, con il valore 1, il trasferimento di informazione e con 0 la conservazione del valore corrente





#### Multiplexer

- ☐ Il multiplexer è la rete di interconnessione atta a favorire il trasferimento tra m registri sorgenti ed un registro destinazione prefissato
- ☐ Il multiplexer ha due tipi di linee di ingresso:
  - ☐ *m* fasci (ciascuno di *n* linee) di ingresso per i registri
- Le *n* linee di uscita, invece, sono usate come linee di ingresso per il registro destinazione



Multiplexer





#### **Demultiplexer**

- ☐ Il demultiplexer è la rete di interconnessione atta a favorire il trasferimento tra uno specifico registro sorgente ed m registri t destinatari
- Il demultiplexer ha come linea di ingresso la parola di lunghezza n & ransfert  $k = \log_2(m)$  linee (**indirizzi**) per decodificare gli m possibili registri; mentre come linee di uscita ha m fasci (ciascuno di n linee) per raggiungere i registri destinazione





#### Mesh

- ☐ Le **reti mesh** sono reti in grado di interconnettere tra loro *m* registri, o più in generale *m* componenti
  - $\square$  Evita una connessione punto a punto che necessita di  $m^2$  collegamenti
- In generale si usa per ogni registro un multiplexer collegato agli *m* registri sorgenti
- Sebbene questa architettura consenta trasferimenti simultanei, per coppie di registri disgiunti, è una soluzione da scongiurare al crescere di *m* e non molto pratica (l'aggiunta di altri componenti può richiedere una nuova progettazione)





Mesh





#### Mesh: variante

- Qualora il numero dei registri sia elevato si può ridurre il numero di componenti di interconnessione sfruttando un multiplexer ed un demultiplexer collegati in serie
- Impostando le linee di indirizzo del multiplexer  $(a_0,...,a_{k-1})$ , il registro selezionato è trasferito all'uscita del multiplexer. In seguito determinando gli indirizzi del demultiplexer  $(a'_0,...,a'_{k-1})$  il contenuto del registro sorgente è trascritto in quello del registro destinazione.
- Gli indirizzi del multiplexer e demultiplexer possono essere comunemente attivati nello stesso ciclo di macchina. Inoltre c'è un risparmio sui componenti, ma è impossibile effettuare trasferimenti simultanei





Bus: buffer a 3 stati

- Un modo economico per consentire una interconnessione a sorgente e destinazione variabile si può ottenere utilizzando un particolare componente il buffer tri-state
- ☐ Il buffer tri-state ha due linee di ingresso x e s ed una di uscita Z
- Questo componente presenta tre stati individuati da:
  - 1) nel caso in cui s=0 il circuito è tagliato
  - 2) con s=1 se x=0 allora Z=0
  - 3) con s=1 se x=1 allora Z=1

| BUS a 3 stati |   |   |
|---------------|---|---|
| X             | S | Z |
| 0             | 0 | \ |
| 0             | 1 | 0 |
| 1             | 0 | \ |
| 1             | 1 | 1 |





Bus

☐ Il buffer tri-state permette una interconnessione con *m* registri realizzata con un gruppo di *n* (dimensione del registro) linee che prende il nome di **bus** 

In questo caso per il trasferimento è sufficiente attivate la linea di ingresso di selezione (s) del registro sorgente e del registro destinazione





Bus

- ☐ I bus, però, pur essendo molto economici non permettono di effettuare trasferimenti simultanei durante lo stesso ciclo macchina
- Per risolvere tale problema, a volte, si utilizzano bus che collegano gruppi di componenti o registri logicamente indipendenti tra loro (in modo da consentire trasferimenti simultanei su ciascuno dei bus disponibili) oppure dati eterogenei





