

#### انواع مدارهای ترتیبی

مدارهای ترتیبی شامل گروهی از فلیپ فلاپ ها و گیت های ترکیبی می باشند. فلیپ فلاپ ها عناصر اصلی سازنده ی مدارات ترتیبی هستند و بدون آن ها مدار ترتیبی به یک مدار ترکیبی ساده تبدیل می شود. مدار دارای فلیپ فلاپ حتی در صورتی که هیچ گیت منطقی در آن نباشد، یک مدار ترتیبی در نظر گرفته می شود. مدارهای ترتیبی بسته به کاری که انجام می دهند به گروه های مختلفی تقسیم می شوند. دو گروه مهم از مدار های ترتیبی عبارتند از:

(Counters) شمارنده ها

(Register) ها (رجيستر) (2





#### انواع مدارهای ترتیبی

### (Registers) (رجیسترها)

یک ثبات n بیتی شامل n فلیپ فلاپ می باشد و قادر به ذخیره سازی n بیت اطلاعات می باشد. (هر فلیپ فلاپ یک بیت) ثبات ها علاوه بر فلیپ فلاپ ها می توانند شامل گیت های منطقی نیز باشند که این گیت ها چگونگی انتقال داده به ثبات را کنترل می کنند.

### شمارنده ها (Counters)

یک شمارنده نوعی ثبات است که توالی خاصی از اطلاعات باینری را طی می کند. مانند ثبات ها، یک شمارنده ی n بیتی افزایشی دارای n فلیپ فلاپ می باشد. مثلا یک شمارنده ی n بیتی افزایشی دارای n فلیپ فلاپ می باشد و توالی شمارش آن به صورت زیر خواهد بود. گذر از هر حالت به حالت دیگر می تواند با هر پالس ساعت انجام گیرد.

$$\rightarrow 000 \rightarrow 001 \rightarrow 010 \rightarrow 011 \rightarrow 100 \rightarrow 101 \rightarrow 110 \rightarrow 111 \rightarrow 110 \rightarrow 11$$



## شمارنده ها (Counters)



$$\longrightarrow$$
 000  $\longrightarrow$  001  $\longrightarrow$  010  $\longrightarrow$  011  $\longrightarrow$  100  $\longrightarrow$  101  $\longrightarrow$  111  $\longrightarrow$ 



### شمارنده ها (Counters)

شمارنده ها به دو دسته ی کلی تقسیم می شوند:

### (Synchronous Counters) شمارنده های سنکرون (1

در این شمارنده ها همه ی فلیپ فلاپ ها با یک پالس ساعت تریگر می شوند.

### (Ripple Counters) شمارنده های ریپل (۲

در این شمارنده ها همه ی فلیپ فلاپ ها با یک پالس ساعت یکسان تریگر نمی شوند، بلکه خروجی یک فلیپ فلاپ می تواند به عنوان سیگنال تریگر فلیپ فلاپ دیگر به کار برده شود.







#### شمارنده ی ریپل باینری

شمارنده ی ریپل باینری ۴ بیتی را در نظر بگیرید. این شمارنده از وضعیت 0000 شروع کرده و با هر پالس ساعت به عدد باینری بعدی می رسد، این کار تا رسیدن به 1111 ادامه خواهد داشت، سپس به 0000 برگشته و این توالی تکرار می شود. با نگاه به جدول روبرو در می یابیم که

با هر لبه ی پالس A0 متمم می شود.

% and the second second with the second second second with the second s

برای طراحی این مدار به ۴ فلیپ فلاپ احتیاج می باشد که خروجی فلیپ فلاپ ها A0 ، A1 ، A0 و A1 نام گذاری می شوند. با هر لبا ی پایین رونده A0 باید متمم شود، این کار را می توان با استفاده از فلیپ فلاپ T حساس به لبه ی پایین رونده که T=Tباشد انجام داد. A0 می تواند به عنوان کلاک فلیپ فلاپ بعدی استفاده شود (حساس به لبه ی پایین رونده) چرا که هنگامی که A0 از A1 به A1 برسد فلیپ فلاپ تریگر شده و چون A1 انتخاب شده است ، خروجی آن که A1 است متمم می شود.



### شمارنده ی ریپل BCD

شمارنده ی ریپل BCD ، ۴ بیتی را در نظر بگیرید. این شمارنده از وضعیت BCD شروع کرده و با هر پالس ساعت به عدد BCD بعدی می رسد، این کار تا رسیدن به BCD ادامه خواهد داشت، سپس به DD برگشته و این توالی تکرار می شود.





#### **A3**



### شمارنده ی ریپل BCD

می خواهیم این شمارنده را با فلیپ فلاپ های JK پیاده سازی کنیم. با توجه به اینکه هر وضعیت BCD به یک کد $^*$  بیتی احتیاج دارد، از  $^*$  فلیپ فلاپ باید استفاده شود.

با نگاه به جدول روبرو در می یابیم که:

JK با هر لبه ی پالس A0 متمم می شود. (استفاده از فلیپ فلاپ J=k=1) حساس به لبه ی پایین رونده و

هر وقت A0 از 1 به 0 می رسد A1 متمم می شود به شرطی که A3=0 (یا A3=1) باشد. (یعنی استفاده از فلیپ فلاپ A3=0 حساس به لبه ی پایین رونده، کلاک = A30 و A3=10)

هر وقت A1 از 1 به 0 می رسد، A2 متمم می شود! (یعنی استفاده از J=K=1 و J=K=1) فلیپ فلاپ J

هر وقت A2=1=A2 باشد و A0 از 1 به 0 برسد، A3 متمم می شود. (یعنی استفاده از فلیپ فلاپ Jk حساس به لبه ی پایین رونده، کلاک = A1 و A1=A2.





| 0000 | 0 | از |
|------|---|----|
| 1001 | 9 | تا |



Count

pulses

BCD

Counter

| 0000 0000 | 00 | از |
|-----------|----|----|
| 1001 1001 | 99 | تا |

| A3 A2 A1 A0           | A3 A2 A1 A0           | A3 A2 A1 A0           |
|-----------------------|-----------------------|-----------------------|
| BCD<br>Counter        | BCD<br>Counter        | BCD Count pulses      |
| 10 <sup>2</sup> digit | 10 <sup>1</sup> digit | 10 <sup>0</sup> digit |

| 0000 0000 0000 | 000 | از |
|----------------|-----|----|
| 1001 1001 1001 | 999 | تا |



### شمارنده های سنکرون (Synchronous Counters)

در این شمارنده ها پالس ساعت یکسان و همزمانی به تمامی فلیپ فلاپ ها می رسد. مهمترین شمارنده های سنکرون عبارتند از:

1-شمارنده های باینری
2-شمارنده های BCD
3-شمارنده های باینری با قالیت بارگذاری
4-شمارنده های باینری با حالات بی استفاده
5-شمارنده های حلقه





| <b>A3</b> | A2 | A1 | A0 |
|-----------|----|----|----|
| 0         | 0  | 0  | 0  |
| 0         | 0  | 0  | 1  |
| 0         | 0  | 1  | 0  |
| 0         | 0  | 1  | 1  |
| 0         | 1  | 0  | 0  |
| 0         | 1  | 0  | 1  |
| 0         | 1  | 1  | 0  |
| 0         | 1  | 1  | 1  |
| 1         | 0  | 0  | 0  |
| 1         | 0  | 0  | 1  |
| 1         | 0  | 1  | 0  |
| 1         | 0  | 1  | 1  |
| 1         | 1  | 0  | 0  |
| 1         | 1  | 0  | 1  |
| 1         | 1  | 1  | 0  |
| 1         | 1  | 1  | 1  |

### شمارنده ی سنکرون باینری افزایشی

با نگاه به جدول روبرو در می یابیم که با هر لبه ی پالس A0 متمم می شود. (یعنی استفاده از فلیپ فلاپ JK=1)

هر وقت A=1 باشد، با لبه ی پالس A1 متمم می شود. (یعنی استفاده از فلیپ فلاپ JK با شرط JK=A0

هر وقت A2 = A1 = A باشد با لبه S پالس A2 متمم می شود. (یعنی استفاده از فلیپ فلاپ S با شرط S

هر وقت A3=A1=A0 باشد با لبه  $\Delta J=A1=A0$  متمم می شود. (J=K=A2A1A0 یعنی استفاده از فلیپ فلاپ JK با شرط





#### شمارنده ی سنکرون باینری افزایشی

اینکه فلیپ فلاپ ها حساس به لبه ی بالا رونده باشند یا پایین رونده هیچ تاثیری در عملکرد مدار ندارد، متنها همگی باید به یک لبه حساس باشند.

#### در مدار روبرو:

- 1) اگر  $Up\_Count = 1$  باشد ، شرایط شمارش نرمال خواهد بود.
- باشد، شمارش متوقف  $Up\_Count = 0$  باشد، شمارش متوقف خواهد شد چرا که برای همه ی فلیپ فلاپ ها J=K=0 می باشد و این به معنی حفظ حالت فلیپ فلاپ ها می باشد.



| A3 | A2 | A1 | A0 |
|----|----|----|----|
| 1  | 1  | 1  | 1  |
| 1  | 1  | 1  | 0  |
| 1  | 1  | 0  | 1  |
| 1  | 1  | 0  | 0  |
| 1  | 0  | 1  | 1  |
| 1  | 0  | 1  | 0  |
| 1  | 0  | 0  | 1  |
| 1  | 0  | 0  | 0  |
| 0  | 1  | 1  | 1  |
| 0  | 1  | 1  | 0  |
| 0  | 1  | 0  | 1  |
| 0  | 1  | 0  | 0  |
| 0  | 0  | 1  | 1  |
| 0  | 0  | 1  | 0  |
| 0  | 0  | 0  | 1  |
| 0  | 0  | 0  | 0  |

### شمارنده ی سنکرون باینری کاهشی

با نگاه به جدول روبرو در می یابیم که با هر لبه ی پالس A0 متمم می شود. (یعنی استفاده از فلیپ فلاپ JK با شرط J=K=1)

هر وقت A0=0 باشد، با لبه ی پالس A1 متمم می شود. (پعنی استفاده از فلیپ فلاپ JK با شرط JK=A0

هر وقت A2 = A1 باشد با لبه ی پالس A2 متمم می شود. (یعنی استفاده از فلیپ فلاپ JK با شرط J=K=A1'.A0'=(A1+A0)'



### شمارنده ی سنکرون باینری کاهشی





### شمارنده ی سنکرون BCD

| <b>Present State</b> |       |                |                |                | <b>Next State</b> |                | Output         | FI | ip-Flo          | p Inpu          | its             |    |
|----------------------|-------|----------------|----------------|----------------|-------------------|----------------|----------------|----|-----------------|-----------------|-----------------|----|
| Q <sub>8</sub>       | $Q_4$ | Q <sub>2</sub> | Q <sub>1</sub> | Q <sub>8</sub> | $Q_4$             | Q <sub>2</sub> | Q <sub>1</sub> | у  | TQ <sub>8</sub> | TQ <sub>4</sub> | TQ <sub>2</sub> | TQ |
| 0                    | 0     | 0              | 0              | 0              | 0                 | 0              | 1              | 0  | 0               | 0               | 0               | 1  |
| 0                    | 0     | 0              | 1              | 0              | 0                 | 1              | 0              | 0  | 0               | 0               | 1               | 1  |
| 0                    | 0     | 1              | 0              | 0              | 0                 | 1              | 1              | 0  | 0               | 0               | 0               | 1  |
| 0                    | 0     | 1              | 1              | 0              | 1                 | 0              | 0              | 0  | 0               | 1               | 1               | 1  |
| 0                    | 1     | 0              | 0              | 0              | 1                 | 0              | 1              | 0  | 0               | 0               | 0               | 1  |
| 0                    | 1     | 0              | 1              | 0              | 1                 | 1              | 0              | 0  | 0               | 0               | 1               | 1  |
| 0                    | 1     | 1              | 0              | 0              | 1                 | 1              | 1              | 0  | 0               | 0               | 0               | 1  |
| 0                    | 1     | 1              | 1              | 1              | 0                 | 0              | 0              | 0  | 1               | 1               | 1               | 1  |
| 1                    | 0     | 0              | O              | 1              | 0                 | 0              | 1              | 0  | 0               | 0               | 0               | 1  |
| 1                    | 0     | 0              | 1              | 0              | 0                 | 0              | 0              | 1  | 1               | 0               | 0               | 1  |

$$T_{Q1} = 1$$
  
 $T_{Q2} = Q_8'Q_1$   
 $T_{Q4} = Q_2Q_1$   
 $T_{Q8} = Q_8Q_1 + Q_4Q_2Q_1$   
 $y = Q_8Q_1$ 

خروجی Y هنگامی که حالت به 1001 برسد برابر ۱ می شود. این خروجی می تواند شمارنده ی بعدی که در شمارش اعداد دو رقمی به کار می رود را فعال کند.

#### شمارنده ی باینری با قابلیت بارگذاری

این مدار باید دو قابلیت شمارش و بارگذاری را فراهم کند. از دو ورودی کنترلی Count و Load برای شمارش و بارگذاری استفاده می شود. هنگامی که Clear =0 باشد مدار به صورت کامل ریست شده و نه بارگذاری می تواند انجام شود و نه شمارش. اگر ورودی Clear را غیر فعال کنیم (Clear = 1) در لبه ی بالا رونده وضعیت Load و Count نحوه ی عملکرد مدار را طبق جدول زیر مشخص می کند. ولویت با ورودی Load می باشد.



| Clear | CLK        | Load | Count | Function                |
|-------|------------|------|-------|-------------------------|
| 0     | X          | X    | X     | Clear to 0              |
| 1     | $\uparrow$ | 1    | X     | Load inputs             |
| 1     | 1          | 0    | 1     | Count next binary state |
| 1     | <b>↑</b>   | 0    | 0     | No change               |





#### شمارنده ی باینری با قابلیت بارگذاری

مثال: با استفاده از شمارنده ی باینری با قابلیت بارگذاری یک شمارنده ی  $\mathrm{BCD}$  طراحی کنید.



ابتدا باید ورودی Clear غیر فعال شود تا مدار ریست نشود. بنابرای Clear = 1 (چون Active - low می باشد) ورودی Count باید فعال شود تا در مد شمارش قرار گیرد. بنابراین Count = 1

چون شمارش از 0000 شروع می شود ابتدا باید مقدار 0000 بارگذاری شود. این کار از طریق ورودی ها انجام می گیرد. 0000 = A3A2A1A0 = 0000 می شود. لبه ی بالا رونده 0000 = A3A2A1A0 می شود. لبه ی بالا رونده ی دوم 0001 = A3A2A1A0 = 0001 و ... لبه ی بالارونده ی نهم رونده ی دوم 0001 = A3A2A1A0 = 1001 در این هنگام 0001 = A3A2A1A0 = 1001 و با توجه به اینکه 0001 = A3A2A1A0 = 1001 نسبت به 0001 = A3A2A1A0 = 1001 بارگذاری می رود و چون 0000 = A3A2A1A0 = 1001 بارگذاری می رود و چون 0000 = A3A2A1A0 = 1001



#### شمارنده ی باینری با حالات بی استفاده

یک شمارنده ی باینری n بیتی قادر به شمارش اعداد

باینری از 0 تا 1 -  $2^n$  می باشد. (یا بالعکس) اما در بعضی شمارنده ها همه ی  $2^n$  حالت ها استفاده نمی شود. به عنوان مثال یک شمارنده ی باینری برای شمارش اعداد از 000=0تا 101=5 را در نظر بگیرید. در این شمارنده حالات 100=00 و 111=50 حالات بی استفاده هستند و اگر مدار در این حالات قرار بگیرد با لبه ی بعدی کلاک به 1000 بر می گردد. این حالات تحت عنوان حالات بی اهمیت نیز شناخته می شوند و در جدول حالت از آن ها استفاده نمی شود.



| Pre | sent S | State | Ne | xt Sta | ate |    | Flip | -Flo | p Inp          | uts |    |
|-----|--------|-------|----|--------|-----|----|------|------|----------------|-----|----|
| Α   | В      | c     | A  | В      | С   | JA | KA   | JB   | K <sub>B</sub> | Jc  | Kc |
| 0   | 0      | 0     | 0  | 0      | 1   | 0  | X    | 0    | X              | 1   | X  |
| 0   | 0      | 1     | 0  | 1      | 0   | 0  | X    | 1    | X              | X   | 1  |
| 0   | 1      | 0     | 1  | 0      | 0   | 1  | X    | X    | 1              | 0   | X  |
| 1   | 0      | 0     | 1  | 0      | 1   | X  | 0    | 0    | X              | 1   | X  |
| 1   | 0      | 1     | 1  | 1      | 0   | X  | 0    | 1    | X              | X   | 1  |
| 1   | 1      | 0     | 0  | 0      | 0   | X  | 1    | X    | 1              | 0   | X  |

$$J_A = B$$
  $K_A = B$   
 $J_B = C$   $K_B = 1$   
 $J_C = B'$   $K_C = 1$ 



### شمارنده ی باینری با حالات بی استفاده



$$J_A = B$$
  $K_A = B$   
 $J_B = C$   $K_B = 1$   
 $J_C = B'$   $K_C = 1$ 



سیگنال های زمان بندی که کنترل توالی عملکرد را در سیستم های دیجیتال به عهده دارند، می توانند توسط شیفت رجیسترها یا شمارنده های باری دیکدر ساخته شوند.

یک شمارنده ی حلقه یک شیفت رجیستر حلقوی (Circular) است که در هر زمان مشخص تنها یکی از فلیپ فلاپ های آن set می باشد و بقیه یک شمارنده ی حلقه یک شیفت رجیستر حلقوی (Circular) است که در هر زمان مشخص تنها یکی از یک فلیپ فلاپ دیگر منتقل می شود تا بدین ترتیب سیگنال های زمان بندی فلیپ فلاپ های والیپ فلاپ های reset / Clear باشند. ساخته شوند. مقدار اولیه ی ثبات باید 1000 باشد و فلیپ فلاپ ها داری پایه های Preset / Clear باشند.

در مدار زیر با هر لبه ی پایین رونده تنها یک فلیپ فلاپ set می شود و تا لبه ی بعدی 1 می ماند، بعد از آن 0 شده و به مدت  $\pi$  پالس ساعت در  $\pi$  باقی می ماند.







### شمارنده ی حلقه (Ring Counter)

با لبه ی حساس بعدی مقدار شمارنده به 01 رسیده، این مقدار به دیکدر رسیده و داریم:

T3T2T1T0 = 00100

و این رونده ادامه می یابد.

|       | $T_0$ $T_1$ $T_2$ $T_3$ |
|-------|-------------------------|
|       | 2 × 4<br>decoder        |
|       | 1                       |
| Count | → 2-bit counter         |

برای ساخت  $2^n$  سیگنال زمان بندی دو

 $2^n$ استفاده از شیفت رجیستر حلقوی (1

استفاده از شمارنده ی n بیتی به (2)

 $n:2^n$  همراه دیکدر

راه وجود دارد:

بيتي.

| Count_<br>enable | Clk | 2-bit<br>Counter | <b>T0</b> | T1 | <b>T2</b> | <b>T3</b> |
|------------------|-----|------------------|-----------|----|-----------|-----------|
| 0                | X   | 00               | 1         | 0  | 0         | 0         |
| 1                |     | 01               | 0         | 1  | 0         | 0         |
| 1                |     | 10               | 0         | 0  | 1         | 0         |
| 1                |     | 11               | 0         | 0  | 0         | 1         |
| 1                |     | 00               | 1         | 0  | 0         | 0         |



#### شمارنده ی حلقه (Ring Counter)

در شمارنده ی حلقه ی  $^{4}$  بیتی مشاهده کردیم که  $^{4}$  حالت وجود دارد: 0001، 0100 و 0001.

در شمارنده ی حلقه ی switch tail امکان دو برابر کردن حالات فراهم شده است. در این مدار خروجی متمم آخرین فلیپ فلاپ به ورودی اولین فلیپ فلاپ وصل می شود و توالی زیر را با لبه های متوالی طی خواهد کرد.

وضعیت اولیه 0000 می باشد در این حالت E'=1 می باشد. با لبه ی بالارونده ی DA=E'=1 می شود و BCE=000 در این حالت A=1=0 و A=1=0 می شود و A=1=0 می شود و A=1=0 در این حالت A=1=0 و A=1=0 باشد. با لبه ی بعدی داریم A=1=0 و A=1=0 این رونده ادامه می یابد همان طور که مشاهده می شود این شمارنده با استفاده از ۴ فلیپ فلاپ A=1=0 مشاهده می شود این شمارنده با استفاده از ۴ فلیپ فلاپ A=1=0



| Caguanca           | Flip-flop outputs |   |   |   |  |  |
|--------------------|-------------------|---|---|---|--|--|
| Sequence<br>number | A                 | B | C | E |  |  |
| 1                  | 0                 | 0 | 0 | 0 |  |  |
| 2                  | 1                 | 0 | 0 | 0 |  |  |
| 3                  | 1                 | 1 | 0 | 0 |  |  |
| 4                  | 1                 | 1 | 1 | 0 |  |  |
| 5                  | 1                 | 1 | 1 | 1 |  |  |
| 6                  | 0                 | 1 | 1 | 1 |  |  |
| 7                  | 0                 | 0 | 1 | 1 |  |  |
| 8                  | 0                 | 0 | 0 | 1 |  |  |



#### شمارنده ی جانسون (Johnson Counter)

مدار شمارنده ی حلقوی  $^*$  Switch tail بیتی قادر به ایجاد  $^*$  حالت مختلف بود. می توان از این  $^*$  حالت برای ایجاد  $^*$  شکل موج زمان بندی استفاده کرد. خروجی فلیپ فلاپ ها را باید مطابق جدول زیر با هم  $^*$   $^*$  کرد. به این نوع شمارنده (با احتساب گیت  $^*$  گیت  $^*$  گیت  $^*$  کرد. مکانسون گویند.



| Sequence<br>number | Flip-flop outputs |   |   |   | AND gate required |
|--------------------|-------------------|---|---|---|-------------------|
|                    | A                 | В | C | E | for output        |
| 1                  | 0                 | 0 | 0 | 0 | T0 = A'E'         |
| 2                  | 1                 | 0 | 0 | 0 | T1 = AB'          |
| 3                  | 1                 | 1 | 0 | 0 | T2 = BC'          |
| 4                  | 1                 | 1 | 1 | 0 | T3 = CE'          |
| 5                  | 1                 | 1 | 1 | 1 | T4 = AE           |
| 6                  | 0                 | 1 | 1 | 1 | T5 = A'B          |
| 7                  | 0                 | 0 | 1 | 1 | T6 = B'C          |
| 8                  | 0                 | 0 | 0 | 1 | T7 = C'E          |



# شمارنده ی جانسون (Johnson Counter)

شکل موج ها برای شمارنده ی جانسون







### ثبات n بیتی

ساده ترین نوع ثبات n بیتی تنها از n فلیپ فلاپ ساخته شده است که همگی دارای ورودی های کلاک و ریست سنکرون می باشند. مقدار ثبات در هر لحظه یک عدد n بیتی به صورت n می باشد. با لبه ی بالا رونده کلاک مقدار n مقدار n در ثبات بارگذاری می شود.



#### ثبات با بارگذاری موازی

انتقال اطلاعات جدید به ثبات را بارگذاری (Updating) یا به روز رسانی (Loading) گویند.

برای بارگذاری ثبات لازم است، فلیپ فلاپ های آن تک تک بارگذاری شوند، چراکه مقدار ذخیره شده در ثبات، از کنار هم قرار گرفتن مقادیر فعلی فلیپ فلاپ ها در هر لحظه حاصل می شود.

اگر تمامی فلیپ فلاپ ها هم زمان و با یک پالس ساعت بارگذاری شوند، آنگاه ثبات به صورت **موازی** بارگذاری شده است.





### ثبات با بارگذاری موازی

در ثبات روبرو برای حفظ مقدار ثبات می توان:

۱- مقادیر I0، I1، I2 و I3 را ثابت نگه داشت.

7 - کلاک را کنترل کرد که تنها در بازه ی زمانی خاصی به فلیپ فلاپ ها اعمال شود. این کار را می توان با استفاده از گیت AND و به صورت زیر انجام داد.

Clock — Shift — control

استفاده از این روش یک عیب عمده دارد و آن این که گیت AND به کار برده شده مقداری تاخیر دارد (ایده آل نیست) و این موجب می شود سیستم سنکرون کامل نباشد. راه حل این مشکل کنترل ورودی فلیپ فلاپ ها می باشد.





Load Clock > C

### ثبات با بارگذاری موازی

به جای کنترل روی کلاک می توان کنترل را روی داده انجام داد. به این ترتیب که مطابق مدار روبرو و با ستفاده از مالتی پلکسر بارگذاری یا حفظ مقدار ثبات را کنترل کرد. حفظ مقدار ثبات را کنترل کرد. در مدار روبرو اگر load = 0 باشد با لبه ی بالا رونده تغییری در مقدار ثبات حاصل نمی شود. برای اینکه امکان بارگذاری اطلاعات جدید فراهم شود باید load = 1 شود. به فراهم شود باید load = 1 شود. به این ترتیب در لبه ی بالا رونده مقدار بارگذاری

می شود.





### ثبات با بارگذاری موازی

مدار قبل را می توان با گیت های منطقی (که معادل مالتی پلکسر هستند) به صورت روبرو نیز پیاده سازی کرد.