

# طراحی سیستمهای دیجیتال برنامهپذیر نیمسال دوم ۱۳۹۹–۱۳۹۸



#### تمرین سری اول

## تحویل تا ساعت ۲۳:۵۵ روز دوشنبه مورخ ۹۸/۰۱/۱۸ از طریق سامانهی دروس

## نکاتی در رابطه با نوع تمرین

#### هر سری از تمرینها، از چهار بخش تشکیل شده است:

- مرور و تثبیت مفاهیم: پرسشهای این بخش جهت مرور و یادآوری مفاهیم درسی آورده شده است و با مطالعه مفاهیم درسی گفته شده در کلاس درس و اسلایدهای درس خواهید توانست به آنها پاسخ دهید. پاسخ آنها مورد ارزیابی قرار نخواهد گرفت، لذا نیازی به ارسال پاسخ آنها نیست.
- تحلیل و طراحی مدار: پرسشهای این بخش جهت درک عمیق مفاهیم درسی و افزایش قدرت تحلیل و طراحی سیستمهای دیجیتال آورده شده است. پاسخ به آنها الزامی بوده و مورد ارزیابی قرار خواهد گرفت.
- توصیف و پیاده سازی: پرسشهای این بخش جهت افزایش مهارت شما در پیاده سازی مدارهای دیجیتال، بررسی درستی عملکرد آن و استفاده از ابزارهای طراحی آورده شده است. پاسخ به آنها الزامی بوده و مورد ارزیابی قرار خواهد گرفت.
- طراحی و پیاده سازی سامانه پیشرفته: پرسشهای این بخش ممکن است کمی پیچیده تر و دشوارتر از سایر بخشها باشد.
  الزامی یا اختیاری بودن آنها در صورت پرسش ذکر شده است.

## نکاتی در رابطه با نحوهی ارسال تمرین

- ارسال تمرینات به صورت الکترونیکی و از طریق سامانه دروس خواهد بود. فایل ارسالی شما فایل zip با نام sid\_hs.zip است که sid شماره دانشجویی و hs شماره سری تمرین است. یک قالب آماده در سامانه دروس قرار داده شده است تا پاسخ تمرین را در قالب تعیین شده بنویسید. پرسش هایی که پاسخ آنها ماهیت تشریحی و تحلیلی دارد را به صورت تایب شده یا دستی نوشته و به صورت یک فایل PDF ذخیره نمایید.
- زمان تحویل هر سری از تمرینات مشخص بوده و پاسخ تمرین پس از موعد مقررشده در سامانه دروس قرار داده خواهد شد لذا امکان تغییر آن وجود ندارد. در حل تمرینات، میتوانید بهصورت دوتایی یا چندتایی با یکدیگر همفکری و بحث نمای ند ولی هر شخص می بایست درنهایت پاسخ و استدلال خود را بهصورت انفرادی بنویسد و در صورت شباهت پاسخ، تمامی افراد نمره تمرین را از دست خواهند داد.
- بازای هر روز ارسال زودهنگام تمرینها ۵ درصد نمره اضافی تا سقف ۲۰ درصد (در صورتی که نمره خام تمرین بالاتر از
  ۷۵ درصد شود) در نظر گرفته خواهد شد. بازای هر روز دیرکرد در ارسال تمرین ۱۵ درصد جریمه اعمال خواهد شد. ارسال دیرهنگام فقط تا ۲روز پس از زمان مقررشده امکانپذیر است و پس از آن نمره تمرین صفر در نظر گرفته خواهد شد.

چنانچه ابهامی در زمینه تمرینات دارید، می توانید اشکالات خود را از طریق پست الکترونیکی زیر با موضوع PDS.2020 رفع نمایید.

ali.mohammadpour[at]aut.ac.ir

محمديور

موفق و پیروز باشید!



# طراحی سیستمهای دیجیتال برنامهپذیر نیمسال دوم ۱۳۹۹–۱۳۹۸



#### تمرین سری اول

## تحویل تا ساعت ۲۳:۵۵ روز دوشنبه مورخ ۱/۱۸ ۹۸/۰ از طریق سامانهی دروس

# پرسشهای مرور و تثبیت مفاهیم (نیازی به ارسال پاسخ این بخش نیست.)

الف) شیوه ی طراحی سیستم با تراشههای منطقی برنامه پذیر او مدارهای مجتمع با کاربرد خاص <sup>۲</sup> را از دیدگاههای زیر باهم مقایسه کرده و تعیین کنید هر یک برای چه کاربردهایی مناسبتر است.

- زمان طراحی و پیادهسازی
  - سرعت کار مدار
    - چگالی مدار
    - توان مصرفي
- ساخت نمونهی اولیهی محصول
- هزینهی مهندسی غیرتکراری (مستقل از تعداد تراشه)
  - **ب**) جاهای خالی زیر را پر کنید.
- - خروجی مرحله ی سنتز .....است. است.
  - ج) توصیف سخت افزاری در سطح انتقال ثبات چه تفاوتی با توصیف در سطح گیت دارد؟
- د) برای درستی سنجی مدارهای طراحی شده، بردارهای آزمون ورودی می توانند به دو شیوه ی تصادفی و هوشمندانه اعمال شوند. مزایا و معایب هرکدام را بیان کنید.
  - ه) سطوح تجرید در طراحی سیستمهای دیجیتال را نام برده و هر کدام را به طور مختصر توضیح دهید.
    - و) هدف از ایجاد سطوح تجرید در زبانهای توصیف سختافزار را بیان کنید.
    - ز) درستی یا نادرستی هر یک از عبارات زیر را در زبان توصیف سختافزار VHDL مشخص کنید.
- سیگنال تنها نوع دادهای است که می توان هم در بخش همروند و هم در بخش ترتیبی قابل اعلان، استفاده و انتساب کرد.
  - نوع دادهی ورودی و خروجی buffer و inout هیچ تفاوتی با یکدیگر ندارند.
- از دلایل توان مصرفی بالای تراشههای FPGA در مقایسه با تراشههای ASIC میتوان به وجود واحدهای برنامهیذیر منطقی و ارتباطی اشاره کرد.

<sup>&</sup>lt;sup>1</sup> Programmable Logic Devices

<sup>&</sup>lt;sup>2</sup> Application Specific Integrated Circuits

<sup>&</sup>lt;sup>3</sup> Design Entry



# طراحی سیستمهای دیجیتال برنامهپذیر نیمسال دوم ۱۳۹۹–۱۳۹۸ تمرین سری اول



### تحویل تا ساعت ۲۳:۵۵ روز دوشنبه مورخ ۹۸/۰۱/۱۸ از طریق سامانهی دروس

# پرسشهای مرور و تثبیت مفاهیم (ارسال پاسخ این بخش الزامی است.)

#### يرسش ١-١

فرض کنید برای تولید یک محصول می توانید از FPGA با قیمت ۲۵۰ واحد استفاده کنید و یا این محصول را به صورت  $^{\dagger}$  ASIC بسازید. در صورتی که بخواهید آن را با روش طراحی ASIC بسازید، برای این منظور باید برای ساخت نقابهای  $^{\dagger}$  VLSI حدود  $^{\dagger}$  میلیون واحد هزینه اولیه بپردازید که این هزینه به تیراژ ساخت وابسته نبوده ولی علاوه بر آن، برای هر عدد تراشه ASIC باید  $^{\dagger}$  واحد پرداخت کنید.

**الف)** جدول ۱-۱ را کامل کنید.

جدول ۱: هزینه تولید محصول با استفاده از FPGA در مقایسه با ASIC

| کدامیک مناسب است؟ | هزينه ساخت |      | تعداد محصول |
|-------------------|------------|------|-------------|
|                   | ASIC       | FPGA |             |
|                   |            |      | 1           |
|                   |            |      | ۵۰۰۰        |
|                   |            |      | 1           |

ب) میزان فروش حداقل باید چه مقداری باشد تا طراحی بهصورت ASIC صرفه اقتصادی داشته باشد؟ ج) با فرض اینکه هزینه طراحی و توسعه محصول برای بر بستر ASIC برابر ۵۰۰۰۰ و هزینه تولید یک محصول (شامل مواد اولیه و راهاندازی) برابر ۱۰۰ واحد باشد، در این صورت حداقل چه تعداد محصول با قیمت مصرفی ۲۵۰ واحد به فروش برسد تا شرکت سود کند. (یعنی هزینهی طراحی نقاب، طراحی و توسعه و هزینه تولید محصول را جبران نماید.)

#### يرسش ١-٢

ساختار طراحی PLA و PAL را مقایسه کرده و تفاوت کلی آنها را توضیح دهید. با فرض برابر بودن تعداد گیتهای AND-OR و فناوری ساخت یکسان، کدامیک تعداد توابع جبری بیشتری را پیادهسازی میکند؟ چرا؟ ازنظر سرعت کدامیک سریعتر است؟ چرا؟

### پرسش ۱ -۳

پاسخ پرسشهای زیر را در یک الی دو جمله بیان کنید

الف) دلیل استفاده از تراشههای FPGA در مراکز داده ی شرکتهایی مانند مایکروسافت و بایدو را بیان کنید. ب) از مزایای تراشههای منطقی برنامهپذیر در مقایسه با مدارهای مجتمع خاص منظوره دو مورد بیان کرده و توضیح دهید.

-

<sup>&</sup>lt;sup>4</sup> Masks



# طراحی سیستمهای دیجیتال برنامهپذیر نیمسال دوم ۱۳۹۹–۱۳۹۸ تمرین سری اول



# تحویل تا ساعت ۲۳:۵۵ روز دوشنبه مورخ ۹۸/۰۱/۱۸ از طریق سامانهی دروس

## پرسش ۱-۴

تابع زیر را با استفاده از PAL16R8 که در اسلایدهای درس و شکل ۱ آمده است پیادهسازی کنید.

$$f(a,b,c,d) = \sum (0,1,4,9,13,15) + d(2,11)$$



## يرسش ١ –۵

با استفاده از حداقل تعداد جدول جستوجو با ساختاری مشابه شکل ۲ مدار جمع کننده ی دو بیتی شکل ۳ را طراحی نمایید. محتوای LUT ها و مدار متشکل از LUT ها را جهت پیاده سازی مشخص کنید.





# طراحی سیستمهای دیجیتال برنامهپذیر نیمسال دوم ۱۳۹۹–۱۳۹۸



تمرین سری اول

# تحویل تا ساعت ۲۳:۵۵ روز دوشنبه مورخ ۹۸/۰۱/۱۸ از طریق سامانهی دروس

# پرسشهای توصیف و پیادهسازی (ارسال پاسخ این بخش الزامی است.)

#### يرسش ١-۶

با استفاده از زبان توصیف سختافزار VHDL، یک جمع کننده-تفریق کننده چهار بیتی با استفاده از مشخصات زیر به صورت ساختاری توصیف نمایید.

- جهت طراحی مدار، از واحدهای Full Adder که در اسلایدهای درس آمده است، استفاده کنید.
  - خروجی Zero هنگامی برابر ۱ میشود که نتیجه محاسبه برابر با صفر شود.
    - خروجی Carry همان بیت نقلی خروجی است.
    - خروجی Overflow وقتی برابر ۱ می شود که سرریز رخ دهد.
  - خروجی Neg هنگامی برابر ۱ می شود که نتیجه محاسبه عددی منفی شود.
- اگر ورودی Operation برابر صفر باشد عمل جمع، در غیر این صورت عمل تفریق را انجام می دهد.



شكل ۴: مدار جمع كننده \_ تفريق كننده ۴ بيتي

## پرسش ۱-۷

شکل ۵ مداری است که چهار عدد مختلف دو بیتی را دریافت کرده و بزرگترین عدد بین آنها مشخص می کند.

SOP دو بیتی هستند) را به صورت Maximum دو بیتی (دو ورودی که هر کدام دو بیتی هستند) را به صورت  $MAX\_SOP$  توصیف نموده و نام آن را  $MAX\_SOP$  قرار دهید.

ب) توصیف بخش معماری مدار Maximum دو بیتی را به صورت مدار POS توصیف نموده و نام آن را MAX\_POS قرار دهید.

ج) مدار شکل ۵ را بدون درنظر گرفتن معماری مدار Maximum توصیف نمایید. سپس یک فایل تعریف پیکربندی  $^{3}$  برای آن بنویسید تا بخش معماری همانند شکل ۵ پیادهسازی شود.



شکل ۵: مدار Maximum دو بیتی چهار ورودی

<sup>&</sup>lt;sup>5</sup> Architecture Section

<sup>&</sup>lt;sup>6</sup> Configuration Declaration File