## Práctica 8. Entregable

#### CONFIGURACIÓN Y PRESTACIONES DE LOS MÓDULOS DE MEMORIA

| Nombre y apellidos: |  |
|---------------------|--|
| GRUPO:              |  |

# Ejercicios propuestos: Obtención de las características de los módulos de memoria SDRAM

Información proporcionada por el programa CPU-Z para el computador ejemplo bajo la pestaña SPD.



Figura 3. Características de los módulos de memoria proporcionadas por el fabricante

Parámetros temporales de la memoria del computador ejemplo:



Figura 4. Principales parámetros temporales de los módulos de memoria en función de su frecuencia de trabajo

### PARTE I. Análisis de la configuración de memoria del equipo ejemplo

**1.** A partir de los datos proporcionados por el programa CPU-Z para el equipo ejemplo (Figuras 3 y 4) junto con la información de la hoja de especificaciones de los módulos dada por el fabricante, rellénese la tabla que aparece a continuación:

### (2.5 puntos)

#### Información sobre la capacidad y organización de los módulos de memoria

| Número total de módulos DIMM                                                                         |            |
|------------------------------------------------------------------------------------------------------|------------|
| Tamaño de los módulos DIMM que forman la memoria  Expresado en MB                                    |            |
| Tamaño total de la memoria principal disponible  Expresado en GB                                     |            |
| Nomenclatura estándar de los módulos empleados (PC-xx00, PC2-xx00, PC3-xx00)                         |            |
| Identificativo de la memoria proporcionado por el fabricante                                         |            |
| Capacidad en palabras × tamaño_palabra de los módulos DIMM                                           |            |
| Número de filas en la que se organizan los chips dentro de cada módulo                               |            |
| Número total de chips de memoria contenidos en un módulo                                             |            |
| Capacidad en palabras × tamaño_palabra de los chips de memoria de los módulos                        |            |
| Tipo de chips de memoria SDRAM que se utilizan (DDR-xxxx, DDR2-xxxx, DDR3-xxxx)                      |            |
| Información sobre frecuencia de trabajo y ancho de banda de l                                        | os módulos |
| Frecuencia de reloj máxima a la que pueden trabajar los buses externos de los módulos de memoria     |            |
| Tasa máxima de transferencia de los módulos (palabras que se transfieren por segundo)                |            |
| Expresada en millones de transferencias por segundo (MT/s)                                           |            |
| Ancho de banda pico de los módulos. Expresado en MB/s                                                |            |
| Frecuencia de reloj a la que trabajan los buses externos de los módulos en el equipo del laboratorio |            |

| módu                                                                               | Ciclo de reloj al que trabajan los buses externos de los módulos SDRAM en el equipo del laboratorio  Expresado en ns |                                                                                                               |                                                              |                    |  |  |  |  |  |  |  |  |
|------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------|--------------------|--|--|--|--|--|--|--|--|
| Ancho de banda pico de los módulos en el equipo del laboratorio. Expresado en MB/s |                                                                                                                      |                                                                                                               |                                                              |                    |  |  |  |  |  |  |  |  |
|                                                                                    | ipo DDR2-800 ¿Q                                                                                                      | cificaciones se indica que los c<br>ué significado tiene el valor 80                                          | •                                                            | los módulos son de |  |  |  |  |  |  |  |  |
| T ciclo =                                                                          |                                                                                                                      |                                                                                                               |                                                              |                    |  |  |  |  |  |  |  |  |
|                                                                                    |                                                                                                                      | os proporcionados por la hoja<br>a siguiente tabla con los valor                                              |                                                              |                    |  |  |  |  |  |  |  |  |
| (0.5 pun                                                                           | tos)                                                                                                                 | CL                                                                                                            |                                                              |                    |  |  |  |  |  |  |  |  |
|                                                                                    | -                                                                                                                    | T <sub>RCD</sub>                                                                                              |                                                              |                    |  |  |  |  |  |  |  |  |
|                                                                                    | -                                                                                                                    | T <sub>RP</sub>                                                                                               |                                                              |                    |  |  |  |  |  |  |  |  |
|                                                                                    | -                                                                                                                    | T <sub>RAS</sub>                                                                                              |                                                              |                    |  |  |  |  |  |  |  |  |
|                                                                                    | -                                                                                                                    | T <sub>RC</sub>                                                                                               |                                                              |                    |  |  |  |  |  |  |  |  |
| J                                                                                  | EDEC (Joint Electr                                                                                                   | r temporización del chip SDRA<br>con Device Engineering Council<br>si la frecuencia de reloj de lo            | ): CL- T <sub>RCD</sub> - T <sub>RP</sub> - T <sub>RAS</sub> | (0.5 puntos)       |  |  |  |  |  |  |  |  |
| c                                                                                  | contabilizado desc                                                                                                   | apo de acceso de los módulo<br>de el inicio de la operación de<br>del primer dato del bloque?<br>Ciclos Reloj | e lectura (envío de la                                       | • •                |  |  |  |  |  |  |  |  |
| Tie                                                                                | empo de acceso                                                                                                       |                                                                                                               |                                                              |                    |  |  |  |  |  |  |  |  |

PARTE II. (2 puntos) Cronograma de lectura de 4 bloques de 4 palabras. Ayudados por la Figura 2 y por los valores de los parámetros temporales obtenidos en PARTE I, represéntese sobre el cronograma la temporización del envío de las sucesivas órdenes, de las correspondientes direcciones de fila o columna y del volcado de los datos (D) correspondientes a los 3 bloques accedidos. Las órdenes corresponderán a las de activación (A) y lectura (R). La dirección podrá ser de filas (F<sub>i</sub>) o de columnas (C<sub>i</sub>), donde el subíndice indica el número de orden del bloque (0, 1, 2) al que hacen referencia. Finalmente, los datos se expresarán en la forma D<sub>i</sub>, donde el subíndice i hace referencia a la palabra (0, 1, ..., 6, 7) dentro de cada uno de los bloques. Asimismo, deberán marcarse con una P sobre la línea de Orden los ciclos de reloj en los que se realizan las precargas. Recuérdese que al tratarse de una SDRAM de tipo DDR, en cada ciclo de reloj se transfieren dos palabras. Nota: No hace falta representar el envío de los comandos NOP

|           | T1  | T2    | Т3  | T4  | T5  | Т6  | T7  | Т8  | Т9  | T10 | T11 | T12 | T13 | T14 | T15 | T16 | T17 | T18 | T19 | T20 | T21 | T22 | T23 | T24 | T25 | T26 | T27 | T28  | T29  | T30  | T31  | T32  | T33  | T34  | T35  | T36  |
|-----------|-----|-------|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|-----|------|------|------|------|------|------|------|------|------|
| Orden     |     |       |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |      |      |      |      |      |      |      |      |      |
| Dirección |     |       |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |      |      |      |      |      |      |      |      |      |
| Datos     |     |       |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |      |      |      |      |      |      |      |      |      |
|           |     |       |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |      |      |      |      |      |      |      |      |      |
|           | T37 | ′ T38 | T39 | T40 | T41 | T42 | T43 | T44 | T45 | T46 | T47 | T48 | T49 | T50 | T51 | T52 | T53 | T54 | T55 | T56 | T57 | T58 | T59 | T60 | T61 | T62 | T63 | T64  | T65  | T66  | T67  | T68  | T69  | T70  | T71  | T72  |
| Orden     |     |       |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |      |      |      |      |      |      |      |      |      |
| Dirección |     |       |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |      |      |      |      |      |      |      |      |      |
| Datos     |     |       |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |      |      |      |      |      |      |      |      |      |
|           |     |       |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |      |      |      |      |      |      |      |      |      |
|           | T73 | T74   | T75 | T76 | T77 | T78 | T79 | T80 | T81 | T82 | T83 | T84 | T85 | T86 | T87 | T88 | T89 | T90 | T91 | T92 | T93 | T94 | T95 | T96 | T97 | T98 | Т99 | T100 | T101 | T102 | T103 | T104 | T105 | T106 | T107 | T108 |
| Orden     |     |       |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |      |      |      |      |      |      |      |      |      |
| Dirección |     |       |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |      |      |      |      |      |      |      |      |      |
| Datos     |     |       |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |     |      |      |      |      |      |      |      |      |      |

#### PARTE III. Análisis de la configuración de memoria del equipo del estudiante

Para llevar a cabo esta parte de la práctica el estudiante deberá instalar en su equipo personal el programa CPU-Z, bien desde el archivo proporcionado en PoliformaT o bien a través del enlace: http://www.cpuid.com/softwares/cpu-z.html

El archivo se deberá ejecutar en el equipo del estudiante para conocer las características más importantes del sistema. La información de memoria obtenida se deberá completar con los datos extraídos de la hoja de especificaciones proporcionada por el fabricante de los chips. Esta hoja de especificaciones es, generalmente, fácil de obtener a través de una consulta en cualquier buscador.

En el caso del equipo ejemplo de la primera parte de esta práctica bastaría con buscar en Internet "Kingston HX318C10FB/8" para obtener las hojas de especificaciones correspondientes.

**1.** Captúrense las pantalla obtenidas de la ejecución de CPU-Z sobre vuestro computador y que se corresponden con las pestañas *SPD* y *Memoria*, equivalentes a las mostradas en Figuras 3 y 4 y adjúntense al final de este documento.

#### (0.5 puntos)

2. A partir de los datos proporcionados por el programa CPU-Z acerca de la configuración de memoria del equipo en el que se halla instalado, rellénese la tabla que aparece a continuación:

# (0.5 puntos) Identificativo de la memoria proporcionado por el fabricante Número total de módulos DIMM Tamaño total de la memoria principal disponible Expresado en GB Nomenclatura estándar de los módulos empleados (PC-xx00, PC2-xx00, PC3-xx00) Frecuencia de reloj a la que trabajan los buses externos de los módulos SDRAM en el equipo analizado Ciclo de reloj al que trabajan los buses externos de los módulos SDRAM en el equipo analizado Expresado en ns Ancho de banda pico de los módulos SDRAM en el equipo analizado Expresado en MB/s

|                                                                               | -                                                                                                                                                                                                                              |                                            | CL- $T_{RCD}$ - $T_{RP}$ - $T_{RAS}$ }, de acuerdo a la la frecuencia de los buses de la SDRAM                  |  |  |  |  |  |  |  |  |  |
|-------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------|-----------------------------------------------------------------------------------------------------------------|--|--|--|--|--|--|--|--|--|
|                                                                               |                                                                                                                                                                                                                                |                                            |                                                                                                                 |  |  |  |  |  |  |  |  |  |
| 4.                                                                            | -                                                                                                                                                                                                                              | (envío de la orden de AC                   | memoria contabilizado desde el inicio de<br>TIVACIÓN) hasta la obtención del primer                             |  |  |  |  |  |  |  |  |  |
|                                                                               |                                                                                                                                                                                                                                | Ciclos Reloj                               | ns                                                                                                              |  |  |  |  |  |  |  |  |  |
|                                                                               | Tiempo de acceso                                                                                                                                                                                                               |                                            |                                                                                                                 |  |  |  |  |  |  |  |  |  |
| 5.                                                                            | <del>-</del>                                                                                                                                                                                                                   |                                            | ilos de memoria que, según CPU-Z, se<br>untarla al final de este documento.                                     |  |  |  |  |  |  |  |  |  |
|                                                                               |                                                                                                                                                                                                                                | o la leyenda contenida s <u>obre los n</u> | U-Z no se corresponde con el real, el cual se observa<br>nódulos DIMM instalados. De ser este el caso, indica a |  |  |  |  |  |  |  |  |  |
| 6.                                                                            | 6. A partir de los datos proporcionados por la hoja de características de los módulos de<br>memoria que ha localizado (según identificador ofrecido por CPU-Z), rellénese la tabla que<br>aparece a continuación: (0.5 puntos) |                                            |                                                                                                                 |  |  |  |  |  |  |  |  |  |
| Cap<br>DIM                                                                    |                                                                                                                                                                                                                                | año_palabra de los módu                    | los                                                                                                             |  |  |  |  |  |  |  |  |  |
|                                                                               | nero de filas en la que se<br>cada módulo                                                                                                                                                                                      | e organizan los chips dent                 | ro                                                                                                              |  |  |  |  |  |  |  |  |  |
|                                                                               | nero total de chips de dulo                                                                                                                                                                                                    | memoria contenidos en                      | un                                                                                                              |  |  |  |  |  |  |  |  |  |
| Capacidad en palabras × tamaño_palabra de los chips de memoria de los módulos |                                                                                                                                                                                                                                |                                            |                                                                                                                 |  |  |  |  |  |  |  |  |  |
|                                                                               | o de chips de memoria SD<br>R-xxxx, DDR2-xxxx, DDR3-xxxx)                                                                                                                                                                      | RAM que se utilizan                        |                                                                                                                 |  |  |  |  |  |  |  |  |  |
|                                                                               | Frecuencia de reloj máxima a la que pueden trabajar los buses externos de los módulos de memoria                                                                                                                               |                                            |                                                                                                                 |  |  |  |  |  |  |  |  |  |

3. Expresar la temporización del chip SDRAM en el formato estándar establecido por JEDEC

| Tasa máxima de transferencia de los módulos (palabras que se transfieren por segundo)  Expresada en millones de transferencias por segundo (MT/s) |  |
|---------------------------------------------------------------------------------------------------------------------------------------------------|--|
| Ancho de banda pico de los módulos  Expresado en MB/s                                                                                             |  |

Insertar aquí capturas de pantalla obtenidas tras la ejecución del programa CPU-Z Utilícese para ello la opción "agregar imagen" a través del botón derecho del ratón Insertar aquí hoja de especificaciones del fabricante

Utilícese para ello la opción "agregar imagen" a través del botón derecho del ratón