

### POLITECNICO DI MILANO

INGEGNERIA INFORMATICA

# RELAZIONE PROVA FINALE RETI LOGICHE ANNO SCOLASTICO: 2022/2023

#### Docente di Riferimento:

Prof. Gianluca Palermo

#### Progetto di:

Arimondo Scrivano Codice Persona 10712429

Anna Sonzini Codice Persona 10730238

#### Anno accademico:

2022/2023

## Indice

| Introduzione                   | 1  |
|--------------------------------|----|
| Implementazione del Componente | 3  |
| Casi di test                   | 9  |
| Risultati Post Sintesi         | 11 |

### Introduzione

```
// Intefaccia del componente
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use ieee.numeric std.ALL;
entity project_reti_logiche is
port(
 i clk : IN STD_LOGIC;
           i rst : IN STD_LOGIC;
           i_start : IN STD_LOGIC;
           i w : IN STD_LOGIC;
           o_z0 : OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
           o_z1 : OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
           o z2 : OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
           o z3 : OUT STD_LOGIC_VECTOR(7 DOWNTO 0);
           o_done : OUT STD_LOGIC;
           o mem addr : OUT STD_LOGIC_VECTOR(15 DOWNTO 0);
           i_mem_data : IN STD_LOGIC_VECTOR(7 DOWNTO 0);
           o_mem_we : OUT STD_LOGIC;
           o_mem_en : OUT STD_LOGIC
);
    project_reti_logiche;
```

Il progetto, descritto in VHDL tramite l'interfaccia riportata sopra, implementa un componente con i seguenti ingressi/uscite:

- i w (bit di ingresso)
- i \_start (bit di inizio trasmissione)
- i \_rst (bit per il reset)
- i \_mem \_data (contenuto della memoria /8 bit)
- o\_mem \_addr (indirizzo di 16 bit da inviare alla memoria)
- le 4 uscite o $_Z0$ , o $_Z1$ , o $_Z2$ , o $_Z3$
- il bit di fine trasmissione o \_done
- i segnali per il controllo sulla memoria o mem we e o mem en

Il Comportamento del componente è di ricevere una serie di bit sul canale i \_w. la trasmissione comincia quando il segnale i \_start è uguale a '1' e si conclude quando questo torna a '0'. i primi due bit della trasmissione identificano il canale d'uscita (00->o \_Z0, 01-> o \_Z1, 10-> o \_Z2, 11-> o \_Z3), gli altri indicano l'indirizzo di memoria nel quale è salvato il contenuto di 8 bit che dev'essere mostrato sull'uscita corrispondente. Quando la trasmissione dell'indirizzo è inferiore ai 16 bit necessari, questo viene riempito di zeri a sinistra fino ad arrivare al numero esatto.

Finita la ricezione, quando il bit di done è asserito a '1', per un singolo ciclo di clock l'uscita modificata mostra il nuovo valore, invece le altre uscite non modificate mostrano i valori precedentemente salvati, per poi, esaurito il ciclo di clock, garantire o \_done a zero, e le uscite a '0000 0000'.

### Implementazioe del Componente

Il progetto contiene una FSM con 6 stati, 4 registri sincronizzati sul fronte di salita del clock e quattro processi per la gestione di diverse funzionalità: la ricezione, il completamento dell'indirizzo da inviare alla memoria, l'aggiornamento dei registri e il display delle uscite.

La FSM gestisce i diversi stati e la corretta esecuzione dei diversi processi tramite differenti segnali di enable

Il primo processo, sincronizzato con il clock, salva sul vettore raw \_address, quando i \_start ='1', il valore di i \_w nella posizione fill \_address, per poi incrementare questo contatore. la scelta dell'implementazione del contatore è per compiere la corretta traduzione nel processo successivo dell'indirizzo della memoria e dell'indirizzo di uscita.

Questo è l'unico processo indipendente dalla FSM. Si è scelta questa implementazione per via del ritardo di un eventuale segnale di enable che, posto a '1' dalla FSM, non sarebbe stato visibile dal processo durante la trasmissione del primo bit valido ma solo al ciclo di clock successivo. Questo passo si colloca nello Stato S1 della FSM.

```
// secondo processo
CONV_ADD: process(i_rst, i_clk,conv_add_rst)
begin
if i_rst='1' or conv_add_rst='1' then
```

```
o mem addr<="00000000000000";
add out<="00";
else
if rising_edge(i_clk) then
if conv add start<= '1' then
case fill address is
when 16=>
    o_mem_addr<="000000000000000";
    add_out<= raw_address(1 downto 0);</pre>
 when 15 = >
    o mem addr<="000000000000000"& raw address(0);
    add_out<= raw_address(2 downto 1);</pre>
  when 14=>
    o_mem_addr<="00000000000000" & raw_address(1 downto 0);
    add_out<= raw_address(3 downto 2);</pre>
   when 13=>
    o_mem_addr<="0000000000000" & raw_address(2 downto 0);
    add out <= raw address (4 downto 3);
    when 12=>
    o_mem_addr<="000000000000" & raw_address(3 downto 0);
    add out <= raw address(5 downto 4);</pre>
     when 11=>
    o_mem_addr<="00000000000" & raw_address(4 downto 0);
    add_out<= raw_address(6 downto 5);</pre>
      when 10=>
    o mem addr<="0000000000" & raw address(5 downto 0);
    add_out<= raw_address(7 downto 6);</pre>
       when 9=>
    o_mem_addr<="000000000" & raw_address(6 downto 0);
    add out <= raw address(8 downto 7);
        when 8=>
    o mem addr<="00000000" & raw address(7 downto 0);
    add_out<= raw_address(9 downto 8);</pre>
         when 7=>
    o_mem_addr<="0000000" & raw_address(8 downto 0);
    add_out <= raw_address(10 downto 9);
          when 6=>
    o_mem_addr<="000000" & raw_address(9 downto 0);
    add out <= raw address(11 downto 10);
           when 5=>
    o mem addr<="00000" & raw address(10 downto 0);
    add_out<= raw_address(12 downto 11);</pre>
            when 4=>
    o_mem_addr<="0000" & raw_address(11 downto 0);
```

```
add out <= raw address(13 downto 12);
             when 3=>
    o mem addr<="000" & raw address(12 downto 0);
    add_out <= raw_address(14 downto 13);
               when 2=>
    o mem_addr<="00" & raw_address(13 downto 0);</pre>
    add_out<= raw_address(15 downto 14);</pre>
                when 1=>
    o_mem_addr<="0" & raw_address(14 downto 0);
    add out <= raw address(16 downto 15);
                 when 0=>
    o mem addr<= raw address(15 downto 0);</pre>
    add_out<= raw_address(17 downto 16);</pre>
                  when others=>
    o_mem_addr<="000000000000000";
    add out <= "00";
end case;
end if;
end if:
end if;
end process;
```

il secondo processo, sincronizzato con il clock, gestisce l'assegnamento dell'indirizzo di uscita e il rimpimento dell'indirizzo di 16 bit della memoria. Si attiva tramite il segnale di enable "conv\_add\_start = 1" dato dalla FSM durante il secondo Stato.

Il contatore del processo precedente permette, tramite switch case, di conoscere con esattezza quanti bit sono stati ricevuti e da questo determinare il riempimento del corretto numero di '0'.

```
// terzo processo

--PROCESSO + DECODER PER LA GESTIONE DEGLI ENABLE SUI REGISTRI

DECODER_ENABLE: process(start_decoding,i_rst)
begin
if i_rst='1' then
    enable_reg<="0000";
elsif start_decoding='1' then
    case add_out is
    when "00"=> enable_reg<="0001";
    when "01"=> enable_reg<="0010";</pre>
```

when "10"=> enable\_reg<="0100"; when "11"=> enable reg<="1000";

```
when others=> enable_reg<= "0000";
    end case;
else
    enable_reg<="0000";
end if;
end process;</pre>
```

Il processo, asincrono, attivato dal segnale di enable "start \_decoding" dalla FSM allo Stato S4, decide, dato il vettore add \_out modificato al processo sopracitato, quali registri modificare.

L'implementazione dei Registri, sincronizzati con il segnale di clock, con Enable, è dovuta alla necessità di mantenere uno storico sulle uscite precedentemente modificate. Questo passo si colloca nello Stato S4 della FSM.

```
//quarto processo
```

```
--PROCESSO SELETTORE USCITA
SEL_USCITA: process(i_rst,s_display)
begin
if i rst='1' then
    o z0<="0000000";
    o z1<="00000000";
    o z2<="00000000";
    o z3<="00000000";
    elsif s_display='1' then
        0 z0 \le r 0;
        o z1 \le r 1;
        o_z2<= r_2;
        o z3 \le r 3;
    else
        o z0<="0000000";
        o z1<="00000000";
        o z2<="00000000";
        o z3<="00000000";
    end if;
end process;
```

Il processo, asincrono, seleziona, dato il segnale "s\_display" modificato dalla FSM nello Stato S5, quali uscite far vedere, in modo tale da mostrare i valori dei registri solo al segnale alto di o \_done e "0000 0000" negli altri casi.

```
//processo della gestione dei segnali di "enable" della FSM
--PROCESSO PER LA GESTIONE DEI SEGNALI DI AVANZAMENTO STATO DELLA FSM
```

```
STATE_MANAGER: process(current state)
begin
 o done<='0';
 add_receiver_rst<='0';
 conv add rst<='0';</pre>
 conv_add_start<='0';</pre>
 s display<='0';
 start decoding<='0';</pre>
case current_state is
WHEN SO=>
--stato di reset--
WHEN S1=>
-- stiamo ricevendo l'indirizzo--
WHEN S2=>
conv add start<='1';</pre>
  --stiamo convertendo l'indirizzo--
WHEN S3=>
WHEN S4=>
  start decoding<='1';
WHEN S5=>
  s display<='1';
  o done<='1';
  add receiver rst<='1';
  conv add rst<='1';</pre>
end case;
end process;
```

Il processo riportato sopra descrive l'assegnamento dei diversi enable dati i diversi Stati.

Lo Stato S0 è inserito come stato di Reset e come stato di riavvio per un'eventuale trasmissione futura.

Lo Stato S1, a cui si arriva quando istart assume il valore '1', è stato inserito per il primo processo.

Lo Stato S2, a cui si arriva quando i start scende a '0', è stato inserito per determinare quando iniziare la traduzione dell'indirizzo corretto.

Lo Stato S3 è stato inserito come stato di attesa. Il motivo di questa scelta è dettato dall'assegnamento a '1' del segnale "conv add start". Questo, essendo soggetto a ritardo, non è visibile al secondo processo durante il risingedge del clock e per evitare malfunzionamenti, si è voluto inserirlo.

Lo Stato S4, successivo di un ciclo di clock rispetto a S3, è inserito per assegnare a '1' il segnale di modifica dei registri e, infine, lo stato S5, successivo anch'esso di un ciclo di clock rispetto al precedente, è introdotto per poter far partire l'ultimo processo e per asserire a '1' il bit di uscita odone. Dopo questo, la macchina si riporta nello stato di reset S0;

### Casi di test

Per verificare il corretto funzionamento del componente, questo è stato testato con i testbench forniti. In seguito, viene presentata una descrizione della risposta della macchina sintetizzata ai vari test e ai diversi casi critici.

#### Simulazioni:

In generale, in ogni test viene verificata la capacità della macchina di mostrare correttamente sul canale d'uscita sollecitato il contenuto presente all'indirizzo corretto e garantisce, che ad ogni cambiamento del segnale di DONE, le uscite modificate in precedenza ripresentino il contenuto passato.

In particolare: nel quarto e nel quinto test viene evidenziato il corretto funzionamento del componente all'arrivo asincrono del segnale di RESET, in corrispondenza del quale la macchina viene, da specifica, sempre re-inizializzata. Nel sesto viene messo in evidenza che in corrispondenza della durata massima del segnale START=1 (18 cicli di clock in cui w presenta il valore '1'), il componente indirizza su z3 il contenuto corretto.

In tutti gli altri, ogni uscita viene sempre sollecitata con contenuti diversi e si può vedere come il contenuto memorizzato in precedenza viene ripresentato al cambio del DONE, quando non si è verificato il RESET.

Di seguito sono riportate delle funzioni dei segnali post-sintesi più significative.



textTest bench 2: il segnale d'ingresso descrive il caso critico di indirizzo di memoria di 16 bit assegnati a '1'.



textTest bench 6: ricevuta la lunghezza massima in ingresso di 18 bit.



textTest bench 5 prima del reset: quando DONE passa a 1, si evidenziano le uscite con i valori correttamente ripresentati poiché memorizzati in precedenza.



textTest bench 5 dopo il reset: quando arriva il reset, il componente viene correttamente re-inizializzato, tutte le uscite vengono poste a 0 e al DONE successivo viene presentato come variato solo il nuovo valore letto sull'uscita corrispondente (in questo caso specifico, z3).

### Risultati Post Sintesi

Il componente, eseguita la sintesi, continua a superare i testbench precedentemente eseguiti in simulazione passando i casi critici.

La macchina così progettata, inoltre, come evidenzia l'immagine sottoriportata, non ha elementi di tipo Latch ed esegue quanto voluto dalla specifica in circa 4 cicli di clock con periodo di 100 ns, rientrando nei requisiti di progetto.

| Site Type             | i | Used |   | Fixed | 1 | Available | 1 | Util% | i  |
|-----------------------|---|------|---|-------|---|-----------|---|-------|----|
| Slice LUTs*           | i | 115  | 1 | 0     | 1 | 134600    | i | 0.09  | 1  |
| LUT as Logic          | 1 | 115  | 1 | 0     | I | 134600    | I | 0.09  | I  |
| LUT as Memory         | 1 | 0    | I | 0     | I | 46200     | I | 0.00  | I  |
| Slice Registers       | ı | 103  | I | 0     | I | 269200    | I | 0.04  | ١  |
| Register as Flip Flop | 1 | 103  | 1 | 0     | I | 269200    | 1 | 0.04  | I  |
| Register as Latch     | 1 | 0    | 1 | 0     | ١ | 269200    | I | 0.00  | I  |
| F7 Muxes              | 1 | 4    | I | 0     | I | 67300     | I | <0.01 | I  |
| F8 Muxes              | 1 | 2    | I | 0     | I | 33650     | ١ | <0.01 | I  |
| +                     | + |      | + |       | + |           | + |       | -+ |