# ナノフォトニック・デバイスを用いた Race Logic 実装に向けた検討

浅井里奈

平成 28 年 1月

情報知能工学科

# ナノフォトニック・デバイスを用いた Race Logic 実装に向けた検討

浅井里奈

## 内容梗概

配列アラインメントナノフォトニクス高性能化

# 目次

| 1 はじめに |                                                                                                                               |                |  |  |  |  |  |
|--------|-------------------------------------------------------------------------------------------------------------------------------|----------------|--|--|--|--|--|
| 2      | Race Logic とその実装に関する課題         2.1 Race Logic          2.2 配列アラインメント          2.3 CMOS による Race Logic 実装          2.4 解決すべき課題 |                |  |  |  |  |  |
| 3      | ナノフォトニック・デバイスを用いた Race Logic 実装の提案3.1 光デバイスについて3.1.1 光デバイスの特徴3.1.2 光素子の性能指標3.1.3 ナノフォトニクスの性質3.2 設計選択肢3.3 提案回路                 | 11             |  |  |  |  |  |
| 4      | <b>検証・評価</b> 4.1 検証                                                                                                           | 20<br>20<br>20 |  |  |  |  |  |
| 5      | おわりに                                                                                                                          | 21             |  |  |  |  |  |
| 謝      | 辞<br>辞                                                                                                                        | 22             |  |  |  |  |  |
| 参:     | 老文献                                                                                                                           | 23             |  |  |  |  |  |

# 第1章

## はじめに

高性能化や低消費電力を実現させるために、多くのアプリケーションにおいて専用アクセラレータが検討されてきた。その中でも、動的計画法(Dynamic Programming,DP)によって解くことができる最適化問題を高速化するために、"Race Logic"と呼ばれる新しいコンピューティングのアプローチが提案された [1].

Race Logic はその実装において複数の設計選択肢がある. しかしながら, 現状では CMOS テクノロジで実装可能なもののみしかその有効性が明らかになっていない.

一方,ナノフォトニクスと呼ばれる新しい光素子技術が注目を集めている.このナノフォトニクスを用いて機能を実現したデバイスをナノフォトニック・デバイスという.ナノフォトニック・デバイスは光速度で演算を実現できる素子として注目されており,パタン検出機構や加算器などのアーキテクチャの検討がされている.

本論文では、Race Logic の更なる高性能化を目的とし、ナノフォトニック・デバイスを用いた実装を提案する. より具体的に評価を行うために、ナノフォトニック・デバイスを用いた光 Race Logic (以下、光 Race Logic) の性能を DNA グローバル配列アライメントの例を用いて検討する.

本論文の構成は以下の通りである。第2章で Race Logic 及び配列アラインメントの基本原理を説明し、Race Logic の実装に関する課題を説明する。第3章では、光デバイスの基礎事項と共にナノフォトニクスの基本事項を説明し、光 Race Logic の実装を提案する。第4章では提案した回路に対して検証と評価を行い、第5章でまとめを行う。

## 第 2 章

# Race Logicとその実装に関する課題

本章では、まず Race Logic の基本原理を説明する.具体的な評価の対象アプリケーションである配列アラインメントと CMOS による実装例をまとめ、その後 Race Logic の検討において解決すべき課題について述べる.

## 2.1 Race Logic

Race Logic の基本概念は、回路に設定された競争条件を利用して、計算を実行することである。Race Logic の計算は有効非巡回グラフ(Directed Acyclic Graph,DAG)の最短・最長経路探索に帰結する。有向非巡回グラフとは、グラフ理論における閉路のない有向グラフの事である。その例を図を図 2.1 に示す。有向グラフは頂点と有向辺から構成され、辺は頂点同士をつなぐが、ある頂点 v から出発し辺をたどっても、頂点 v に戻ってこないというものである。最短・最長経路を探索するために、各パスをにおいて条件に合わせて重み付けを行い、出力時にその重みの総和を見る。その総和の最小値を見るか最大値を見るかが、最短・最長経路探索にそれぞれ対応している。

重みに遅延時間を選択することによって、各パスを通過する信号毎に出力のタイミングが変わってくる。信号がRace Logic を用いた回路に入力されてから出力されるまでの遅延時間を計測することが、各パスの重みの総和を見ることに等しい。最短経路検索においては一番早く出力された信号の出力タイミングを、最長経路検索においては一番遅く出力された信



図 2.1: 有向非巡回グラフの例

号の出力タイミングのみを見る。つまり、出力のタイミングを競うレースに勝利した信号の出力タイミングのみを見る、ということであり、Race Logic の名前の所以でもある。出力信号の遅延時間がとある情報を持つ計算結果となる。例えば図の頂点 A に信号を入力し、頂点 H から出力され、一つの辺を信号が通過する際の遅延時間をとある固定値とする。ここでは簡単のためにその遅延時間を1と表す。頂点 A に信号を入力してから頂点 H に一番最初に出力される信号の遅延時間はである。一辺の通過の際の遅延時間を1としたので、一番最初に出力された信号の遅延時間は頂点 A から頂点 H までの距離を表している。このように出力信号の遅延時間はとある情報を持っており、どのような情報を持つかは応用するアプリケーションによって異なる。

## 2.2 配列アラインメント

生物学の分野において注目されている生物配列 (DNA の塩基配列とタンパク質アミノ酸配列)の文字列処理 (配列情報解析) [2,3]の中でも、今回は配列アラインメントに焦点を当てる. DNA やタンパク質はユニットと名付けられた単位の物質が一列に並んだ高分子である. ここでいうユニットとは、DNA においては4種の核酸、タンパク質においては20種類のアミノ酸である. それぞれのユニットを文字とし DNA やタンパク質の配列を単なる文字列だとみなして処理をしてもある種の本質は失われないという考えに基づき、文字列処理をすることで生物配列の解析を行なっている. DNA の塩基配列やタンパク質アミノ酸配列の研究は、バイオインフォマティクスの最重要課題の一つとして取り組まれてきた. 配列情報

解析の重要な対象であるゲノム塩基配列は、すでに 200 種類以上が決定されており、さらに多くの解析が進行中であるといわれている [4]. 生物配列の文字列処理の中で、DNA 配列中に同じ順序で並んでいるユニットのパターンを見つける配列アラインメントがある [5]. アラインメントとは、複数の配列を入力として配列要素の間に最適な対応関係を求める処理である. 配列アラインメントには、動的計画法による解法として Needleman-Wunsch アルゴリズム [6] や Smith-Waterman アルゴリズム [7] が存在する. 配列アラインメントは生物学において重要な手法であり、計算機を用いた処理の高速化は従来より多くの研究がなされてきた [8–12].

文字列の類似度を知るための典型的な手法は、情報理論に由来する編集距離 (edit distance) である。編集距離は、一方の文字列をもう一方の文字列に変形するのに必要な手順である一文字の挿入・削除・置換にそれぞれ編集スコアを割り当て、そのスコアの和として定義される。編集距離の理解を助けるために、長さ N = 5 の文字列 A= "TCGAT"と長さ M = 5 の文字列 B= "GTCAC"を考える。図 2.2(a) と図 2.2(c) は、文字列 A を B に変換する 2 つの方法を示している。上の行のスペースは挿入を表し、下の行のスペースは削除を表す。両方の行に同じ文字がある列は一致、異なる文字がある列は不一致と呼ぶ。特に、図 2.2(a) の方法は文字 G と T を削除し、G と C を挿入する一方で、図 2.2(c) の方法は文字列 A を完全に削除して文字列 B を挿入している。

図 2.2(b) および図 2.2(d) は, 2 つのアラインメント方法の代替表現である.任意の位置の数字は,図 2.2(a) および図 2.2(c) の方法においてその位置までに存在する記号の数を示している.この表示は各列の数値が図 2.2(e) に示す 2 次元の編集グラフの座標と考えることができる.このグラフを編集グラフという.編集グラフは 2 つの文字列間において,取りうる限りの配置の 2 次元表現である有向非巡回グラフ(DAG)である.全てのエッジが編集操作に対応していて,垂直の矢印は挿入を,水平の矢印は削除を,斜めの矢印は一致を表している.任意のアラインメントはこのグラフのパスで表現できる.例えば、図 2.2(e) の青と赤の矢印は,それぞれ図 2.2(a) および図 2.2(c) に示す 2 つの特定のアライメントに対応している.

2つの文字列間の編集距離は、動的計画法を用いて計算できる.動的計画法は小さな部分問題から始めて次第に大きな問題を漸進的に解決し、各ステップはそれ以前の計算の結果に依存している.編集グラフ上の各ノードは、部分問題の最適解に対応するスコア、すなわち最初のノードから自身への最短経路または最長経路に対応するスコアを計算している.隣接

するノードは、計算が対角線に沿って進むにつれてそれ以前の最適解を利用して自身のスコ アを計算する.編集グラフ自体は最初のノードから最後のノードまでの経路として,表現さ れる可能性のあるすべてのアライメントから構成されている.よって、上記の方法は比較対 象の文字列間の最適なアライメントについて空間全体の検索が保証されている.

任意の2つの文字列が与えられた場合、多数の異なるパスとアラインメントマトリックス があり、それぞれが独自のアラインメントを持つ、ある特定のアライメントの相対的なメリッ トを決定するためにスコアマトリックスの概念が導入される. この概念は効果的に編集グラ フの各エッジの重みを定義する. アラインメントのメリットを決定することとはつまり, 図 2.3 に示すスコアマトリクスにおいて一致の場合のスコアが最高値に割り当てられた場合の グラフの最長経路,または一致の場合のスコアが最低値に割り当てられたの場合の最短経路 と等しくなる.一般的に、不一致のペナルティは特定の文字のペアにも依存することに注意 が必要である.

あるノードにおけるスコアの最大値と最小値を求めるスコア関数は式 2.1aと式 2.1b のよ うに書ける.

$$S_{i,j} = max \begin{cases} S_{i-1,j} + \delta(-, P_j) \\ S_{i,j-1} + \delta(Q_i, -) \\ S_{i-1,j-1} + \delta(Q_i, P_j) \end{cases}$$

$$S_{i,j} = min \begin{cases} S_{i-1,j} + \delta(-, P_j) \\ S_{i,j-1} + \delta(Q_i, -) \\ S_{i,j-1} + \delta(Q_i, -) \end{cases}$$
(2.1a)

$$S_{i,j} = min \begin{cases} S_{i-1,j} + \delta(-, P_j) \\ S_{i,j-1} + \delta(Q_i, -) \\ S_{i-1,j-1} + \delta(Q_i, P_j) \end{cases}$$
(2.1b)

iとjは図2.2(e)に示す行と列のインデックスである.スコアマトリックスを適用した場合, 式 2.1a を使用すると整列問題を最長経路問題に変換でき、式 2.1b を使用すると、整列問題 を最短経路問題に変換できる.

#### CMOSによる Race Logic 実装 2.3

本節では、CMOS を用いた Race Logic 実装例として、配列アラインメントアクセラレー タを説明する.Race Logic の考えを用いて実装された配列アラインメントアーキテクチャの 基本構造を図 2.4 に示す. この Race Logic Array はセルと呼ばれる単位のユニットが繰り返される構造をとっている. 図 2.2(e) に示す編集グラフに対して、Race Logic Array が編集グラフ全体に、セルがノードに対応する. セルは上・斜上・左のセルから信号の入力を受け付ける. 信号が入力された後、設定された条件に合わせて適切な処理をした後に、次のセルへと信号を出力する. 実装の選択肢として、セルへの信号伝搬をクロックと同期させる同期型と、セルへの信号伝搬をクロックと同期させない非同期型とがある.

最短経路探索を行うことで DNA グローバル配列アラインメントスコアを得る配列アラインメントアクセラレータについて、同期型と非同期型を見ていく.

## ● CMOS による同期型 Race Logic 実装

CMOSで実装された同期型 Race Logic のセルの構造を図 2.5 に示す.

ブール値"1"の信号は左・斜上・上のセルのいずれからも入力される。入力された信号はORゲートを通過して、飽和アップカウンタにおいてNクロックサイクルに0をカウントする。この飽和アップカウンタをクロックと同期させる。これにより、1つのセルを通過し、右・下のセルへと伝搬する際に1クロックサイクルを要する。各着色ゲートの出力は、所望の重量に達した時点でトリガーする特定の重量を表しており、アルファベットの符号化を入力とするMUXから所望の重量を選択することができる。生成される出力信号がパルスではなく固定ブール値"1"であることを確実にするために、到着回路のセットが配置され、各計算の最後にリセットされている。

図 2.5 のセルを繰り返した構造を持つアレイに信号が入力された時から出力信号を得るまでのクロック数をカウントするカウンタがアレイ外部に存在する. このカウンタが計測した値が最短経路をパスした時のクロック数となる.

### ● CMOS による非同期型 Race Logic 実装

CMOS で実装された非同期型 Race Logic のセルの構造を図 2.6 に示す.

ブール値"1"の信号は左・斜上・上のセルのいずれからも入力される.入力された信号はORゲート,リセットのためのANDゲートを通過する.アレイのリセットのタイミングは、全ての遅延素子が確実にリセットされるように外部から調整される.ANDゲートを通過後に次のセルへの伝搬に向けて分けられ、それぞれの経路で遅延素子を

通過する.各着色した経路では遅延素子によって起こる遅延に変化をつけている.同期型と同様、アルファベットの符号化を入力とする MUX から所望の遅延を選択することができる.ダミーのパスゲートは、全ての遅延経路に亘って同様の遅延を保証するために斜下へのパス以外に追加されている.

図 2.6 のセルを繰り返した構造を持つアレイに信号が入力された時から出力信号を得るまでの遅延時間をカウントするカウンタがアレイ外部に存在する. このカウンタが 計測した値が最短経路をパスした時の遅延時間となる.

## 2.4 解決すべき課題

これまで Race Logic の基本原理を述べ、CMOS による Race Logic 実装を見てきた。CMOS によって実装された Race Logic については、その有効性が明らかにされ、性能・面積・消費電力密度なども報告されている。しかしながら、Race Logic の設計選択肢は CMOS だけに限られず、CMOS 以外の素子を選択した場合の可能性については明らかになっていない。

Race Logic の更なる高性能化を目的とし、本論文ではナノフォトニック・デバイスによる 実装に焦点を当てる.



 A
 T
 C
 G
 A
 T
 \_
 \_
 \_
 \_
 \_

 B
 \_
 \_
 \_
 \_
 \_
 \_
 G
 T
 C
 A
 C

(c)

| A | 1 | 2 | 3 | 4 | 5 | 5 | 5 | 5 | 5 | 5 |
|---|---|---|---|---|---|---|---|---|---|---|
| В | 0 | 0 | 0 | 0 | 0 | 1 | 2 | 3 | 4 | 5 |

(d)



図 2.2: 編集距離と編集グラフ

|   | А | С | Т | G |
|---|---|---|---|---|
| Α | 2 | 1 | 1 | 1 |
| С | 1 | 2 | 1 | 1 |
| Т | 1 | 1 | 2 | 1 |
| G | 1 | 1 | 1 | 2 |

|   | А | С | Т | G |
|---|---|---|---|---|
| Α | 1 | 2 | 2 | 2 |
| С | 2 | 1 | 2 | 2 |
| Т | 2 | 2 | 1 | 2 |
| G | 2 | 2 | 2 | 1 |

(a) 最長経路探索のスコアマ (b) 最短経路探索のスコアマ トリックス トリックス

図 2.3: スコアマトリックス





(a) Race Logic を用いた配列アラインメントアクセラレー タの構成

(b) Race Logic Array の構成

図 2.4: 配列アラインメントアクセラレータの基本構造



図 2.5: CMOS で実装された同期型 Race Logic のセル構造 [1]



図 2.6: CMOS で実装された非同期型 Race Logic のセル構造 [13]

## 第3章

# ナノフォトニック・デバイスを用いたRace Logic実装の提案

本章では、本提案の光 Race Logic を理解する上で必要な光デバイスに関する基本事項を 説明し、ナノフォトニック・デバイスによる Race Logic 実装について述べる.

## 3.1 光デバイスについて

本節では、まず光デバイスの特徴について述べる。その後、代表的な光素子の性能指標を 素子ごとにまとめ、最後にナノフォトニクスについて解説する。

## 3.1.1 光デバイスの特徴

以下に光デバイスの特徴をまとめ、詳細を説明する。光デバイスは光が信号を伝搬する素子全般のことを指す。一方、本論文では電気デバイスとは電気が信号を伝搬する CMOS トランジスタを指すものと定義する。

#### • デバイスサイズ

現状, 光デバイスのゲート長は  $cm \sim mm$  オーダーのスケールである. 後述するナノフォトニクスを用いたとしても, そのスケールのオーダーは  $\mu m$  である.

#### 信号の周波数帯域

光デバイスにおいて、信号の伝搬は光信号が通過するか否かで行われる。電気デバイスのように時定数によって周波数帯域が制限されることがない。よって、その周波数帯域は広帯域であると言える。

### データの蓄積

電気デバイスは、電荷を貯めることでデータを保持できる。光デバイスは光を留めておくことが難しいため、データの蓄積は困難である。電気デバイスの方が、光デバイスよりもデータの蓄積が容易であると言える。

#### • スループット

データ処理やネットワークにおいてのスループットについて述べる.スループットとは単位時間あたりの処理量や処理可能なデータ量のことである.光信号は多重性と呼ばれる複数の異なる周波数を多重して送る事ができる性質を持つ.光デバイスは光信号の広帯域性や,波長多重,位相多重と言った多重性を利用して,伝搬信号自体の情報量を増加させることで,データ転送速度を向上させることが可能である.

電気デバイスはデバイスの小型化が可能という特徴から集積度を上げることが可能である. それに比べ、現状では光デバイスはデバイスの小型化に向いておらず、集積度を上げることが困難であった。よって演算には電気デバイスが用いられてきた。一方、光デバイスは伝搬信号の情報量が大きく、信号の移動速度も速いという特徴から通信に使われてきた.

### 3.1.2 光素子の性能指標

本項では、光素子の性能指標について説明する.説明にあたり、語句を定義する.

#### • 光伝搬信号

光デバイスおよび, そのデバイスを用いて構成した回路において, 情報を伝搬する光信号を指す.

● 光伝搬入力信号および光伝搬出力信号光デバイスおよび、そのデバイスを用いて構成した回路において、入力される光伝搬

信号を光伝搬入力信号,出力される光伝搬信号を光伝搬出力信号と呼ぶ.光入力信号 および光出力信号と略す.

- 光伝搬入力信号強度および光伝搬出力信号強度
   光伝搬入力信号および光伝搬出力信号の信号強度を指す.単位は[W]である.光入力信号強度および光出力信号強度と略す.
- 光制御信号光デバイスを制御するための光信号を指す。
- 光制御信号強度光制御信号の信号強度を指す.単位は[W]である.
- 電気制御信号 光デバイスを制御するための電気信号を指す.
- 電気制御信号強度電気制御信号の信号強度を指す.単位は[V]である.

### 光スイッチの性能指標

光スイッチとは、光伝搬信号を通過させるか否かでオン動作およびオフ動作をする光デバイスである。光スイッチの性能指標として、よく用いられるのが漏れ率および透過率、消光比、OMA(Optical Modulation Amplitude)の3つである。光スイッチへの光入力信号強度を $P_{in}$ 、光出力信号強度を $P_{out}$ とした場合の、光入力信号強度と光出力信号強度の関係を図 3.1に示す。図の縦軸は光出力信号強度、横軸は時間を表している。理想的なスイッチでは、光伝搬信号の漏れが無いため光出力信号強度は図の青線に示す関係を取る。しかしながら、実際にはオン動作とオフ動作どちらの場合でも光伝搬信号の漏れがあるため、光出力信号強度は図の赤線に示す関係を取る。以下にそれぞれの性能指標の定義を示す。

### • 漏れ率,透過率

漏れ率とは、スイッチがオン動作とオフ動作の際、それぞれどの程度の光伝搬信号が漏れるかということを表す指標である。図 3.1 に示す  $\alpha$  は、スイッチがオン動作の際



図 3.1: 光スイッチの光入力信号強度と光出力信号強度

にスイッチから回路外へ光伝搬信号がどの程度漏れ出すかを表す漏れ率である.また,スイッチがオン動作の際にどの程度の光伝搬信号を透過させられるかを表す指標を透過率と呼び,漏れ率  $\alpha$  を用いて表すと  $1-\alpha$  となる.光スイッチへの光入力信号強度を  $P_{in}$ ,オン動作をする際の光出力信号強度を  $P_{lout}$  とすると,  $\frac{P_{lout}}{P_{in}}=1-\alpha$  である.図 3.1 に示す  $\beta$  は,スイッチがオフ動作の際に光伝搬信号を遮断しきれずに,どの程度出力へ漏れ出すかを表す漏れ率である.光スイッチへの光入力信号強度を  $P_{in}$ ,オフ動作をする際の光出力信号強度を  $P_{0out}$  とすると,  $\frac{P_{0out}}{P_{in}}=\beta$  である. $\alpha$ , $\beta$  の値が小さいほどスイッチの性能が高いと言える.

### • 消光比

消光比とは、スイッチの光出力信号が 1 と 0 の場合の光出力信号強度比である. 透過率  $1-\alpha$  および漏れ率  $\beta$  用いると、式 (3.1) で表される.

消光比 = 
$$\frac{1-\alpha}{\beta}$$
 (3.1)

• OMA

OMA は光変調振幅とも呼ばれる. これはスイッチの光出力信号が  $1 \ge 0$  の場合の光出力信号強度差である. 光入力信号強度を  $P_{in}$  とし、透過率  $1-\alpha$  および漏れ率  $\beta$  用いると、式 (3.2) で表される.

$$OMA = P_{in}(1 - \alpha - \beta)[W] \tag{3.2}$$

式 (3.1) および式 (3.2) から、消光比と OMA は、透過率および漏れ率を用いて議論することが可能であるとわかる.よって本論文では透過率、漏れ率に着目し、これらをスイッチ性能として議論する.

#### 受光器の性能指標

光の素粒子は一般に光子 (フォトン) と呼ばれる. 全ての粒子が波動性を持つことを, 粒子と波動の二重性と言う. 光子も粒子性と波動性の2つの性質を持つ [14]. 光子のエネルギーは光の周波数 (波長) で決定する.

$$E = h\nu \tag{3.3}$$

E は光子のエネルギー,h はプランク定数, $\nu$  は光の周波数である.光の強度は光子の数によって決定する.

物質中の電子のエネルギーは、取り得るエネルギー準位が限定されている。そのエネルギー準位は帯構造を取り、図 3.2 に示すようにそれぞれ伝導帯、禁制帯、価電子帯と呼ばれる。伝導帯とは、電子が占めているエネルギー帯のうち最も高いエネルギー準位を示すエネルギー帯である。この伝導帯は電子が充填されておらず、このエネルギー帯に存在する電子は自由電子として振る舞う。価電子帯は価電子によって充填されたエネルギー帯である.禁制帯とは電子が存在できないエネルギー帯である.この禁制帯の幅が図 3.2 に示す  $E_g$  であり、エネルギーギャップと呼ばれる.半導体物質において、エネルギーギャップを超えるのに十分なエネルギーを持った光子 1 つが入射した際に、自由電子と正孔のペア 1 つを生成する.この現象を吸収という.光子のエネルギーはその光の周波数で決まるため、エネルギーギャップの大きさに対応した周波数がある.逆の現象が、放出である.これは、自由電子と正孔が再結合した際に、そのエネルギーギャップ  $E_g = h_v$  に相当するエネルギーを持つ光子を放出する現象である.図 3.3 に吸収と放出の様子を示す.図 3.3(a) におけるエネルギー



図 3.2: 半導体のエネルギーバンド図



図 3.3: 光の吸収と放出

ギャップが、緑の光の光子の持つエネルギーと等しいとする. この際、緑の光を入射すると電子正孔対が生成される. しかしながら、赤の光は緑の光よりも周波数が小さいため、光子のエネルギーが緑の光と比べて小さい. よって赤の光を入射しても電子は伝導帯へと励起することができず、電子正孔対は生成されない. 受光器であるフォトダイオードはこの吸収の現象を利用して光を検出する. フォトダイオードはp型半導体と真性半導体とn型半導体を接合したpin接合という構造を持ち、空乏層で発生した電子や正孔が移動することで電流が流れる. この電流のことを光電流と呼ぶ. 流れる光電流の大きさは光の強度に比例する. 図3.4 に受光器のエネルギーバンド図を示す. 受光器の性能は受光感度として表される. 受光感度は、光入力信号強度を[W]、光電流を[A]で表した場合、両者の比で表される. 受光感



図 3.4: 受光器のエネルギーバンド図

度は式 (3.4) で表される. 式 (3.4) によって導かれる値が 1 に近い程, 感度の良い受光器であることを示す.

受光感度 = 
$$\frac{A}{W}$$
 (3.4)

もう一つ重要な性能指標が受光器の最小受光感度である.最小受光感度とは,受光器が検出 可能な最小の信号強度のことである.

## 3.1.3 ナノフォトニクスの性質

ナノフォトニクスとは、ナノ加工技術をベースとして、近接場光の性質を活かした技術である.近接場光とは物質の表面付近に局在する非伝播な電磁場であり、その局在範囲は光の波長と同程度かそれに比べ小さい.近接場光の概要を図3.5に示す.物質から遠ざかるにつれて電磁場は減少するため、その特徴からエバネッセント光とも呼ばれる.屈折率が大きい媒質から屈折率の小さい媒質に光を入射させる.この場合ある角度を超えると、光は境界面を通過せず全て反射する.この現象を全反射と言う.物質表面に全反射が起こるように光を入射した際、反射が起こっている物質境界面付近では局在する電磁場が発生する.この電磁場光がエバネッセント光である.エバネッセント光が発生した際、境界面から離れる方向に



図 3.5: 近接場光



図 3.6: エバネッセント光

電磁場が弱くなる。図 3.6 はエバネッセント光が発生する様子である。 従来の光通信で広く使われている光素子の素材はガラスである。これを半導体微細加工技術を用いて、半導体へと置き換える。この技術によって半導体内を光が伝送できる。ガラスから半導体へと素材を変えただけでは、光素子のゲート長のスケールはcmからmmのサイズに小さくなる。これを $\mu m$ のスケールにするためには、半導体などのナノ加工技術がベースとしてある。半導体

のナノ加工技術が素子の加工技術のベースになり、近接場光の局在性をはじめとする近接場 光にしかない特徴を活かして、光信号をナノレベルで制御することが可能になって成り立つ 技術がナノフォトニクスである.

- 3.2 設計選択肢
- 3.3 提案回路

# 第 4 章

検証・評価

- 4.1 検証
- 4.2 評価

第 5 章

おわりに

# 謝辞

本研究の進行および本論文執筆にあたりまして,懇切丁寧なご指導を頂きました井上弘士教授に心より感謝申し上げます。本論文執筆にあたり,多大なご指導を頂きました小野貴継助教に心より感謝申し上げます。本研究を行うにあたり,多大なご指導を賜りました日本電信電話株式会社物性科学基礎研究所ナノフォトニクスセンタ主幹研究員新家昭彦様に感謝の意を表するとともに厚く御礼申し上げます。本論文執筆にあたり多大な指導頂きました,井上研究室大学院博士2年川上哲志氏に深く感謝致します。

最後に、井上研究室の皆様の御意見、御厚意に感謝の意を表します.

# 参考文献

- [1] Advait Madhavan, Timothy Sherwood, and Dmitri Strukov. Race logic: A hardware acceleration for dynamic programming algorithms. *ACM SIGARCH Computer Architecture News*, Vol. 42, No. 3, pp. 517–528, 2014.
- [2] 浅井潔ほか. 配列情報と確立モデル (「分子生物情報学の新展開」). 人工知能学会誌, Vol. 15, No. 1, pp. 35-42, 2000.
- [3] 後藤修. マルチプルアラインメントは生体高分子情報の交差点. 生物物理, Vol. 38, No. 2, pp. 52–56, 1998.
- [4] 浅井潔ほか. バイオインフォマティクス: 7. ポストゲノム時代の配列情報解析. 情報処理, Vol. 46, No. 3, pp. 271–276, 2005.
- [5] 須戸里織, 吉見真聡, 三木光範. バイオインフォマティクスゲノム配列から機能解析へバイオインフォマティクスゲノム配列から機能解析へ, 2005. 電子情報通信学会技術研究報告. CPSY, コンピュータシステム, Vol. 111, No. 328, pp. 35–40, 2011.
- [6] Saul B Needleman and Christian D Wunsch. A general method applicable to the search for similarities in the amino acid sequence of two proteins. *Journal of molecular biology*, Vol. 48, No. 3, pp. 443–453, 1970.
- [7] Temple F Smith and Michael S Waterman. Identification of common molecular subsequences. *Journal of molecular biology*, Vol. 147, No. 1, pp. 195–197, 1981.
- [8] 須戸里織, 吉見真聡, 三木光範. Gpu を用いた 3 次元 smith-waterman 法の高速化手法の提案. 電子情報通信学会技術研究報告. CPSY, コンピュータシステム, Vol. 111, No. 328, pp. 35–40, 2011.

- [9] 宗川裕馬, 伊野文彦, 萩原兼一ほか. 統合開発環境 cuda を用いた gpu での配列アライメントの高速化手法. 情報処理学会研究報告計算機アーキテクチャ (ARC), Vol. 2008, No. 19 (2008-ARC-177), pp. 13–18, 2008.
- [10] Edans Flavius de O Sandes and Alba Cristina MA de Melo. Smith-waterman alignment of huge sequences with gpu in linear space. In *Parallel & Distributed Processing Symposium (IPDPS)*, 2011 IEEE International, pp. 1199–1211. IEEE, 2011.
- [11] Yu Liu, Yang Hong, Chun-Yuan Lin, and Che-Lun Hung. Accelerating smith-waterman alignment for protein database search using frequency distance filtration scheme based on cpu-gpu collaborative system. *International journal of genomics*, Vol. 2015, , 2015.
- [12] 伊野文彦, 小谷裕基, 萩原兼一ほか. Gpu グリッドによる高速な塩基配列アライメント. 情報処理学会研究報告ハイパフォーマンスコンピューティング (HPC), Vol. 2007, No. 80 (2007-HPC-111), pp. 73-78, 2007.
- [13] Advait Madhavan, Timothy Sherwood, and Dmitri Strukov. A 4-mm 2 180-nm-cmos 15-giga-cell-updates-per-second dna sequence alignment engine based on asynchronous race conditions. In *Custom Integrated Circuits Conference (CICC)*, 2017 IEEE, pp. 1–4. IEEE, 2017.
- [14] 大津元一, 小林潔. ナノフォトニクスの基礎. オーム社, 2006.