

# RISC-V multi cycle processor

Mohammad Vatankhah Ardakani

Arman Ghafarnia

Computer Architecture final project Spring 2022

#### **Overview**

در این پروژه ما قصد داریم یک پردازنده چند سیکل RISC-V را به کمک زبان Systemverilog بیاده سازی کنیم.

#### **Control Unit**

واحد کنترل پردازندهی چند سیکل RISC-V شامل بخشهای زیر میباشد:

- Main FSM
- ALU Decoder
- Instruction Decoder

#### Main FSM

کد مربوط به Main FSM به صورت زیر میباشد. ورودی ها و خروجی ها:

```
module main_FSM(input logic
                                      clk,
                 input logic
                                      rst,
                 input logic [6:0] op,
                 output logic
                                      branch,
                                     pcupdate,
                 output logic
                 output logic
                                     regwrite,
                 output logic
                                      memwrite,
                 output logic irwrite,
output logic [1:0] resultsrc,
                 output logic [1:0] alusrca,
                 output logic [1:0] alusrcb,
                 output logic
                                      adrsrc,
                 output logic [1:0] aluop);
```

برای مشخص کردن stateها، current\_state, next\_state را بهصورت زیر تعریف کردهایم که هر کدام به شکل یک عدد 4 بیتی تعریف شدهاند.

```
logic [3:0] current_state, next_state;
```

در یک بلوک always با توجه به reset، استیت بعدی را مشخص میکنیم.

```
always_ff @(posedge clk, posedge rst)
   if(rst)
      current_state <= 0;
   else
      current_state <= next_state;</pre>
```

با توجه به شکل 7.45 مرجع هریس، استیتهای بعدی را با توجه به op code مشخص میکنیم.

```
a Iways_comb
   begin
      case(current_state)
          0:
          begin
              next_state = 1;
          end
          1:
          begin
             if (op == 7'b0000011 | op == 7'b0100011) next_state = 2;
else if(op == 7'b0110011) next_state = 6;
else if(op == 7'b0010011) next_state = 8;
else if(op == 7'b1101111) next_state = 9;
              else if(op == 7'b1100011)
                                                                    next_state = 10;
              else
                                                                    next_state = 2;
          end
          begin
             end
          begin
              next_state = 4;
          end
          4:
          begin
             next_state = 0;
          end
          5:
          begin
             next_state = 0;
          end
          6:
          begin
              next_state = 7;
          end
          begin
             next_state = 0;
          end
             next_state = 7;
          end
          9:
          begin
             next_state = 7;
          end
          10:
          begin
             next_state = 0;
          default:
          begin
             next_state = 0;
          end
      endcase
  end
```

در ادامه نیز با توجه به شکل 7.45 مرجع هریس، مقادیر سیگنالهای کنترلی در هر استیت را مشخص میکنیم.

```
always_comb
   begin
         case(current_state)
        begin
              gin
   adrsrc = 0;
   irwrite = 1;
   alusrca = 2'b00;
   alusrcb = 2'b10;
   aluop = 2'b00;
   resultsrc = 2'b10;
   pcupdate = 1;
   regwrite = 0;
   memwrite = 0;
   branch = 0;
d
         end
  1:
         begin
              alusrca = 2'b01;
alusrcb = 2'b01;
aluop = 2'b00;
regwrite = 0;
memwrite = 0;
irwrite = 0;
resultsrc = 0;
              adrsrc = 0;
pcupdate = 0;
branch = 0;
        end
   2:
        begin
              alusrca = 2'b10;
alusrcb = 2'b01;
aluop = 2'b00;
regwrite = 0;
memwrite = 0;
              irwrite = 0;
             resultsrc = 0;
             adrsrc = 0;
pcupdate = 0;
             branch = 0;
      end
3:
      begin
             resultsrc = 2'b00;
             adrsrc = 1'b1;
            regwrite = 0;
memwrite = 0;
             irwrite = 0;
alusrca = 0;
alusrcb = 0;
             aluop = 0;
             pcupdate = 0;
             branch = 0;
      end
4:
      begin
             resultsrc = 2'b01;
regwrite = 1;
             memwrite = 0;
            irwrite = 0;
alusrca = 0;
alusrcb = 0;
             adrsrc = 0;
             aluop = 0;
pcupdate = 0;
branch = 0;
      end
5:
      begin
             resultsrc = 2'b00;
             adrsrc = 1;
memwrite = 1;
```

```
regwrite = 0;
        irwrite = 0;
alusrca = 0;
        alusrcb = 0;
        aluop = 0;
pcupdate = 0;
        branch = 0;
  end
 6:
        begin
             alusrca = 2'b10;
alusrcb = 2'b00;
aluop = 2'b10;
regwrite = 0;
memwrite = 0;
              irwrite = 0;
resultsrc = 0;
              adrsrc = 0;
pcupdate = 0;
              branch = 0;
        end
        begin
              resultsrc = 2'b00;
              regwrite = 1;
memwrite = 0;
              irwrite = 0;
alusrca = 0;
alusrcb = 0;
              adrsrc = 0;
aluop = 0;
              pcupdate = 0;
              branch = 0;
        end
 8:
        <u>begin</u>
             alusrca = 2'b10;
alusrcb = 2'b01;
aluop = 2'b10;
             regwrite = 0;
             memwrite = 0;
irwrite = 0;
             resultsrc = 0;
             adrsrc = 0;
pcupdate = 0;
             branch = 0;
      end
9:
      begin
            alusrca = 2'b01;
alusrcb = 2'b10;
aluop = 2'b00;
resultsrc = 2'b00;
pcupdate = 1;
regwrite = 0;
memwrite = 0;
irwrite = 0;
             irwrite = 0;
             adrsrc = 0;
branch = 0;
      end
10:
      begin
            gin
  alusrca = 2'b10;
  alusrcb = 2'b00;
  aluop = 2'b01;
  resultsrc = 2'b00;
  branch = 1;
  regwrite = 0;
  memwrite = 0;
  irwrite = 0;
  adrsrc = 0;
             adrsrc = 0;
pcupdate = 0;
             branch = 1;
      end
```

#### **ALU Decoder**

کد مربوط به ALU Decoder به صورت زیر میباشد.

```
logic [1:0] aluop,
module alu_dec(input
               input
                      logic
                                   op5,
                      logic [2:0] func3
               input
                      logic
                                   func7b5.
               input
               output logic [2:0] alucontrol);
   logic RtypeSub;
   assign RtypeSub = func7b5 & op5; // TRUE for R-type subtract
   always_comb
      case(aluop)
         alucontrol = 3'b000; // addition
         alucontrol = 3'b001; // subtraction
            case(func3) // R-type or I-type ALU
               3'b000
                  if (RtypeSub)
                     alucontrol = 3'b001; // sub
                  else
                     alucontrol = 3'b000; // add, addi
               3'b010:
                  alucontrol = 3'b101; // slt, slti
                  alucontrol = 3'b011; // or, ori
                  alucontrol = 3'b010; // and, andi
               default:
                  alucontrol = 3'bxxx;
            endcase
      endcase
   endmodule
```

 $ALU\ op,\ op[5],\ func3$  در این ماژول، عملیاتی که باید توسط  $ALU\ op,\ op[5]$  انجام بشود، با توجه به func7[5]

#### **Instruction Decoder**

کد مربوط به Instruction Decoder به صورت زیر میباشد.

```
always_comb
     case(op)
         b0110011:
          immsrc = 2'bxx; // R-Type
         b0010011:
          immsrc = 2'b00; // I-Type
         b0000011:
          immsrc = 2'b00; // lw
         'b0100011:
          immsrc = 2'b01; // sw
        7'b1100011:
          immsrc = 2'b10; // beq
        7'b1101111:
          immsrc = 2'b11; // jal
        default:
          immsrc = 2'bxx;
     endcase
endmodule
```

در این ماژول با توجه به جدول 3 ارائه شده در صورت پروژه، 2بیت کنترل کننده ی واحد extend با توجه به op code تعیین می شوند.

حالا باید بخش های بالا که برای واحد کنترل طراحی شدهبود را به یکدیگر متصل کنیم.

#### **Controller**

کد مربوط به ماژول controller به صورت زیر است.

```
iodule controller(input
                                                    logic
logic
logic
logic
                                                                             clk,
reset,
                                       inbut
                                      input
input
                                                                             op,
func3,
func7b5,
                                     input
input
output
                                                    logic
logic
logic
                                                                             zero,
immsrc,
                                     output
output
                                                                             alusrca,
alusrcb,
resultsrc,
                                                    logic adrsrc,
logic [2:0] alucontrol,
                                                    logic
logic
logic
                                                                             irwrite,
pcwrite,
                                     output
                                     output
                                                                              regwrite
logic pcupdate;
logic branch;
logic [1:0] aluop;
assign pcwrite = ((zero&branch)|pcupdate);
alu_dec aludec(aluop, op[5], func3, func7b5, alucontrol);
main_FSM fsm(clk, reset, op, branch, pcupdate, regwrite, memwrite, irwrite, resultsrc, alusrca, alusrcb, adrsrc, aluop);
instr_dec instrdec(op, immsrc);
                                                                             memwrite);
```

در این ماژول از بخشهای مختلف واحد کنترل instance گرفته شدهاست و ورودیها و خروجیهای مورد نیاز تولید شدهاست.

همانطور که در کد مشخص است، PCWrite با توجه به منطق زیر مقدار دهی شدهاست.



در تصویر زیر مشاهده می شود که تست بنج مربوط به کنتر ار با موفقیت انجام شده است.

```
# 47 tests completed with 0 errors
# hash = 39
# ** Note: $stop : F:/SBU/term4/CA/project/p/controller.sv(135)
# Time: 485 ps Iteration: 1 Instance: /testbench
# Break in Module testbench at F:/SBU/term4/CA/project/p/controller.sv line 135
```

## Multi-cycle processor interfaced to external memory

در تصویر زیر سیگنالهایی که باید توسط واحد کنترل و data path و external memory به یکدیگر داده شوند، مشخص شدهاند.



همانطور که در شکل بالا مشخص شده است، ما باید در ماژول risc v multi از دو ماژول در ماژول instance یک controller, Datapath گرفته شود و اتصالات مناسب را ایجاد کنیم وسیگنالهای کنترلی تولید شده در ماژول کنترلر را به Datapath ارسال کنیم.

#### **RISC-V** multi module

کد ماژول risc v multi به صورت زیر میباشد.

در ابتدای کد، اتصالات بین دو واحد کنترل و datapath را با استفاده از logic تعریف کردهایم.

### Top module

```
در این ماژول ما باید اتصال بین 2 ماژول riscvmulti که شامل 2 ماژول ما باید اتصال بین 2 ماژول mem را برقرار کنیم.

ماژول datapath میباشد و ماژول است.

کد ماژول top به صورت زیر است.

CIK, reset,
 output logic [31:0] WriteData, DataAdr,
 output logic MemWrite);

logic [31:0] ReadData;

// instantiate processor and memories
 riscvmulti rvmulti(clk, reset, MemWrite, DataAdr,
 WriteData, ReadData);

mem mem(clk, MemWrite, DataAdr, WriteData, ReadData);
endmodule
```

در datapath باید بلوکهای منطقی موجود در پردازنده چند سیکل و اتصالات بین آنها مشخص شود. در پردازنده چند سیکل *RISC-V* به بلوکهای منطقی مختلفی نیاز داریم. در پایین کد توصیف رفتاری آنها و توضیحی کوتاه درباره نحوه کار کردن آنها ارائه شده است.

#### **ALU**

```
nodule alu(input
                   logic [31:0] a,
           input
                  logic [31:0] b,
           input logic [2:0] control,
           output logic [31:0] out,
           output logic zero);
      logic [31:0]tmp;
      always @(a, b, control)
        begin
            if (control == 3'b010)
               out = a \& b;
            else if( control == 3'b011)
                                            // 0r
               out = a \mid b;
            else if( control == 3'b000)
                                            // Add
               out = a + b;
            else if( control == 3'b001)
                                            // SUB
               out = a - b;
            else if( control == 3'b101)
                                            // SLT
            begin
               tmp = a - b;
out[31:1] = 31'h0;
               out[0] = (tmp[31]) = 1'b1);
            if (out == 32'h00000000)
               zero = 1;
            else
               zero = 0;
      end
endmodule
```

دو عدد 32 بیتی a,b و یک عدد 3 بیتی به عنوان کنترلر دریافت میکند و عملیات مورد نظر که a,b دی عدد 32 بیت کنترلی مشخص می شود را روی a,b انجام میدهد. همچنین اگر حاصل عملیات انجام شده روی a,b برابر a,b ب

#### **Extend**

در واحد Extend نحوه ی استخراج imm از instruction با توجه به سیگنال کنترلی immsrc مشخص می شود.

## **Flopr**

flopr یک رجیستر است که یک عدد را در خود ذخیره میکند. همچنین یک بیت reset وجود دارد که اگر بر ابر 1 باشد، عدد ذخیره شده در آن باک می شود.

## **Flopenr**

```
module\ flopenr\ \#(parameter\ WIDTH\ =\ 8)
                  (input
                          logic
                                                 clk,
                   input
                          logic
                                                 reset,
                   input
                          logic
                   input
                          logic [WIDTH - 1:0] d,
                   output logic [WIDTH - 1:0] q);
      always_ff @(posedge clk, posedge reset)
          if(reset)
          q <= 0;
else if(en)
             q \ll d;
endmodule
```

مشابه flopr است با این تفاوت که اگر بیت en برابر 1 باشد مقدار در رجیستر ذخیره می شود.

#### Mux2

دو ورودی دارد و با توجه به بیت کنترلی، یکی از آنها را انتخاب میکند و در خروجی قرار میدهد.

#### Mux3

مانند mux2 است با این تفاوت که 3 ورودی دارد و با 2 بیت کنترلی خروجی آن انتخاب میشود.

# RegFile

رجیستر فایل شامل 32 رجیستر 32 بیتی است. ما میتوانیم هربار مقدار 2 تا از رجیسترها را بخوانیم یا در یکی از رجیسترها مقداری بنویسیم.

## **Datapath**

حالا باید با توجه به شکل 7.27 مرجع هریس باید این بلوک های منطقی را در ماژول datapath به یکدیگر متصل کنیم.



همانطور که در شکل بالا مشاهده می شود، در پردازنده ی چند سیکل RISC-V، یک عدد mux2 عدد mux2، یک عدد flopenr، یک عدد exting ext

کد datapath به صورت زیر میباشد.

ورودی ها و خروجی ها:

```
nodule datapath(input
                           logic
                                          clk,
                  input
                          logic
                                          reset,
                  input
                          logic
                                          MemWrite,
                  input
                          logic
                                          RegWrite,
                           logic
                  input
                                          IRWrite,
                           logic
                                          PCWrite,
                  input
                           logic
                  input
                                          AdrSrc,
                           logic [1:0]
                  input
                                          ALUSTCA,
                           logic [1:0]
logic [1:0]
                  input
                                          ALUSTCB,
                  input
                                          ImmSrc,
                  input
                           logic [1:0]
                                          ResultSrc,
                           logic [2:0]
                  input
                                          ALUControl,
                  input
                           logic [31:0] rd,
                  output logic
                                          Zero,
                  output logic [31:0] instr, output logic [31:0] Adr,
                  output logic [31:0] WriteData):
```

همانطور که مشاهده می شود، 13 ورودی داریم. 2 ورودی clock, reset هستند. 10 ورودی سیگنالهای کنترلی هستند که از واحد کنترل به datapath می آیند. و یک ورودی، خروجی memory می باشد.

حالا باید سیم های موجود شکل 7.27 را با استفاده از logic تعریف کنیم.

```
logic [31:0] Result;
logic [31:0] SrcA, SrcB;
logic [31:0] ALUOut;
logic [31:0] OldPC, A;
logic [31:0] PC;
logic [31:0] ImmExt;
logic [31:0] data;
logic [31:0] rd1, rd2;
logic [31:0] ALUResult;
```

حالا باید با استفاده از سیم های بالا، بلوکهای منطقی که در قسمت قبل تعریف کردیم را به هم متصل کنیم.

با توجه به شكل زير بلوكها را تعريف مىكنيم.



شمارههای نسبت داده شده به هر یک از بلوک های بالا، به کد متناظر آنها در تصویر زیر نیز نسبت داده شده است.

```
1 flopenr #(32) PCReg(clk, reset, PCWrite, Result, PC);
                  PCmux(PC, Result, AdrSrc, Adr);
 2 mux2
 3 flopenr #(64) pc_instr(clk, reset, IRWrite, {rd, PC}, {instr, OldPC});
 4 flopr
           #(32) Data(clk, reset, rd, data);
 5 reg_file
                  regfile(clk, RegWrite, instr[19:15], instr[24:20],
                          instr[11:7], Result, rd1, rd2);
 6 flopr
           #(64) wrA(clk, reset, {rd1, rd2}, {A, WriteData});
7 extend
                  ext(instr[31:7], ImmSrc, ImmExt);
 8 mux3
                  a(PC, OldPC, A, ALUSrcA, SrcA);
 9 mux3
                 b(WriteData, ImmExt, 32'd4, ALUSrcB, SrcB);
10 alu
                  ALU1(SrcA, SrcB, ALUControl, ALUResult, Zero);
11 floor
           #(32) aluflop(clk, reset, ALUResult, ALUOut);
12 mux3
                  resmux(ALUOut, data, ALUResult, ResultSrc, Result);
در کد بالا، بلوکهای منطقی موجود در شکل 7. 27 تعریف شدهاند و ورودی ها به آنها داده می شود و
                                                خروجیهای مورد نیاز را به ما میدهند.
             تصویر زیر نشان میدهد که تست بنج مربوط به پردازنده با موفقیت انجام شده است.
Simulation succeeded
hash = ffe0b9e2
** Note: $stop
                  : F:/SBU/term4/CA/project/project final/top.sv(46)
    Time: 725 ps Iteration: 1 Instance: /testbenchl
# Break in Module testbenchl at F:/SBU/term4/CA/project/project final/top.sv line 46
```

# Signal analysis

نتیجه کلی تست بنچ وقتی مقدار همهی سیگنالها به صورت hex باشد به صورت زیر است.



حالا سیگنالهای خروجی را تحلیل میکنیم.

سیگنالهایی که نشان میدهند مقادیر درست در آدرسهای درست نوشته شدهاست در شکل های زیر مشخص شدهاند.

با اجرای کد خط زیر باید مقدار 7 در آدرس 96 مموری ذخیره شود.

sw x7, 
$$84(x3)$$
 #  $[96] = 7$ 

0471AA23

در شکل زیر مشاهده می شود که VriteData = 7 است که یعنی مقداری که در مموری نوشته خواهد شد، مقدار Adr = 96 است. همچنین در زمانی که MemWrite = 1 است. پس مقدار Vrite = 1 مموری نوشته خواهد شد.

| /testbench1/dk                                            | 0        |             |          |          |           |
|-----------------------------------------------------------|----------|-------------|----------|----------|-----------|
| /testbench1/reset                                         | 0        |             |          |          |           |
|                                                           | 00000038 | 00000038    |          |          | İ         |
|                                                           | 0471aa23 | 0471aa23    |          |          | i i       |
| <b>∓</b> - <b>♦</b> /testbench1/dut/rvmulti/c/fsm/current | 5        | 1           | 2        | 5        | Xo X      |
| <b>-</b> /testbench1/dut/rvmulti/dp/SrcA                  | 00000038 | 00000034    | 0000000c | 00000038 | İ         |
| <b>∓</b> - <b>/</b> /testbench1/dut/rvmulti/dp/SrcB       | 00000007 | 00000054    |          | 00000007 | (00000004 |
| <b>∓</b> - <b>/</b> /testbench1/dut/rvmulti/dp/ALUResult  | 63       | 136         | 96       | 63       | (60       |
|                                                           | 96       | <b>1</b> 56 |          | Ĭ 96     | ) 56      |
| <b>-</b> /testbench1/WriteData                            | 7        | 5           | 7        |          |           |
| /testbench1/MemWrite                                      | 1        |             |          |          |           |
|                                                           | 96       | 56          | 136      | 96       | 160       |



#### **RTL Viewer**



# RTL Viewer: riscvmulti



# RTL Viewer: riscvmulti: datapath



# RTL Viewer: riscvmulti: controller



## **State machine viewer**



# **Flow summary**

#### Flow Summary <<Filter>> Flow Status Successful - Sun Jul 03 13:16:36 2022 Quartus Prime Version 18.1.0 Build 625 09/12/2018 SJ Lite Edition Revision Name top Top-level Entity Name top Family Cyclone IV E Device EP4CE115F29C7 Timing Models Final Total logic elements 3,156 / 114,480 (3%) Total registers 2435 Total pins 67 / 529 (13 %) Total virtual pins 0 Total memory bits 2,048 / 3,981,312 ( < 1 % ) Embedded Multiplier 9-bit elements 0 / 532 (0%) Total PLLs 0/4(0%)

## **Timing report**

| Pa | th Summary | Statistics                                                      | Data Path |  |  |  |
|----|------------|-----------------------------------------------------------------|-----------|--|--|--|
|    | Property   | Value                                                           |           |  |  |  |
| 1  | From Node  | riscvmulti:rvmulti controller:c main_FSM:fsm current_state.1010 |           |  |  |  |
| 2  | To Node    | riscvmulti:rvmulti datapath:dp alu:ALU1 out[20]                 |           |  |  |  |
| 3  | Delay      | 13.361                                                          |           |  |  |  |

Table 1

| Step | PC (hex) | Instr<br>(hex) | State       | Result | Result Notes                 |
|------|----------|----------------|-------------|--------|------------------------------|
| 3    | 00       | n/a            | S0:fetch    | 4      | PC+4                         |
| 4    | 04       | 00500113       | S1:Decode   | Х      | OldPC+Imm                    |
| 5    | 04       | 00500113       | S8:Executel | Х      | ALUResult = x0(0) + 5        |
| 6    | 04       | 00500113       | S7:ALUWB    | 5      | Result = ALUOUT              |
| 7    | 04       | 00500113       | S0:Fetch    | 8      | PC + 4                       |
| 8    | 08       | 00C00193       | S1:Decode   | Х      | OldPC + Imm                  |
| 9    | 08       | 00C00193       | S8:Executel | Х      | ALUResult = x0(0) + 12       |
| 10   | 08       | 00C00193       | S7:ALUWB    | 12     | Result = ALUOUT              |
| 11   | 08       | 00c00193       | S0:Fetch    | 0x0C   | PC + 4                       |
| 12   | 0с       | ff718393       | S1:Decode   | Х      | OldPC + Imm                  |
| 13   | 0c       | ff718393       | S8:Executel | Х      | ALUResult =<br>x3(12) + (-9) |
| 14   | 0с       | ff718393       | S7:ALUWB    | 3      | Result = ALUOUT              |
| 15   | 0с       | ff718393       | S0:Fetch    | 0x10   | PC + 4                       |
| 16   | 10       | 0023e233       | S1:Decode   | Х      | OldPC + Imm                  |
| 17   | 10       | 0023e233       | S6:ExecuteR | Х      | ALUResult =<br>x7(3)   x2(5) |
| 18   | 10       | 0023e233       | S7:ALUWB    | 7      | Result = ALUOUT              |
| 19   | 10       | 0023e233       | S0:Fetch    | 0x14   | PC + 4                       |
| 20   | 14       | 0041f2b3       | S1:Decode   | Х      | OldPC + Imm                  |
| 21   | 14       | 0041f2b3       | S6:ExecuteR | Х      | ALUResult = x3(12)&x4(7)     |

| 22 | 14 | 0041f2b3 | S7:ALUWB    | 4    | Result = ALUOUT                    |
|----|----|----------|-------------|------|------------------------------------|
| 23 | 14 | 0041f2b3 | S0:Fetch    | 0x18 | PC + 4                             |
| 24 | 18 | 004282b3 | S1:Decode   | Х    | OldPC + Imm                        |
| 25 | 18 | 004282b3 | S6:ExecuteR | Х    | ALUResult =<br>x5(4)+x4(7)         |
| 26 | 18 | 004282b3 | S7:ALUWB    | 11   | Result = ALUOUT                    |
| 27 | 18 | 004282b3 | S0:Fetch    | 0x1C | PC + 4                             |
| 28 | 1c | 02728863 | S1:Decode   | Х    | OldPC + Imm                        |
| 29 | 1c | 02728863 | S10:BEQ     | Х    | ALUResult =<br>x5(11)-x7(3) ≠ 0    |
| 30 | 1c | 02728863 | S0:Fetch    | 0x20 | PC + 4                             |
| 31 | 20 | 0041a233 | S1:Decode   | Х    | OldPC + Imm                        |
| 32 | 20 | 0041a233 | S6:ExecuteR | Х    | ALUResult =<br>x3(12) < x4(7)      |
| 33 | 20 | 0041a233 | S7:ALUWB    | 0    | Result = ALUOUT                    |
| 34 | 20 | 0041a233 | S0:Fetch    | 0x24 | PC + 4                             |
| 35 | 24 | 00020463 | S1:Decode   | Х    | OldPC + lmm                        |
| 36 | 24 | 00020463 | S10:BEQ     | Х    | ALUResult =<br>x4(0) - x0(0) = 0   |
| 37 | 28 | 00020463 | S0:Fetch    | 0x2C | PC + 4                             |
| 38 | 2c | 0023a233 | S1:Decode   | Х    | OldPC + Imm                        |
| 39 | 2c | 0023a233 | S6:ExecuteR | Х    | ALUResult =<br>(x7(3) < x2(5)) = 1 |
| 40 | 2c | 0023a233 | S7:ALUWB    | 1    | Result = ALUOUT                    |

| 41 | 2c | 0023a233 | S0:Fetch    | 0x30 | PC+4                          |
|----|----|----------|-------------|------|-------------------------------|
| 42 | 30 | 005203b3 | S1:Decode   | Х    | OldPC+Imm                     |
| 43 | 30 | 005203b3 | S6:ExecuteR | Х    | ALUResult =<br>x4(1) + x5(11) |
| 44 | 30 | 005203b3 | S7:ALUWB    | 12   | Result = ALUOUT               |
| 45 | 30 | 005203b3 | S0:Fetch    | 0x34 | PC + 4                        |
| 46 | 34 | 402383b3 | S1:Decode   | Х    | OldPC + Imm                   |
| 47 | 34 | 402383b3 | S6:ExecuteR | Х    | ALUResult =<br>x7(12) - x2(5) |
| 48 | 34 | 402383b3 | S7:ALUWB    | 7    | Result = ALUOUT               |
| 49 | 34 | 402383b3 | S0:Fetch    | 0x38 | PC + 4                        |
| 50 | 38 | 0471aa23 | S1:Decode   | Х    | OldPC + Imm                   |
| 51 | 38 | 0471aa23 | S2:MemAdr   | Х    | ALUResult= x3(12) +<br>84     |
| 52 | 38 | 0471aa23 | S5:MemWrite | 96   | Result = ALUOUT               |
| 53 | 38 | 0471aa23 | S0:Fetch    | 0x3C | PC + 4                        |
| 54 | 3c | 06002103 | S1:Decode   | Х    | OldPC + Imm                   |
| 55 | 3c | 06002103 | S2:MemAdr   | Х    | ALUResult = x0(0) + 96        |
| 56 | 3с | 06002103 | S3:MemRead  | 96   | Result = ALUOUT               |
| 57 | 3c | 06002103 | S4:MemWB    | 7    | Result = mem[96] = 7          |
| 58 | 3c | 06002103 | S0:Fetch    | 0x40 | PC + 4                        |
| 59 | 40 | 005104b3 | S1:Decode   | Х    | OldPC + Imm                   |
| 60 | 40 | 005104b3 | S6:ExecuteR | Х    | ALUResult = x2(7)+x5(11)      |

| 61 | 40 | 005104b3 | S7:ALUWB    | 18   | Result = ALUOUT                |
|----|----|----------|-------------|------|--------------------------------|
| 62 | 40 | 005104b3 | S0:Fetch    | 0x44 | PC + 4                         |
| 63 | 44 | 008001ef | S1:Decode   | Х    | OldPC + lmm                    |
| 64 | 44 | 008001ef | S9:JAL      | 0x48 | OldPC + 4                      |
| 65 | 48 | 008001ef | S7:ALUWB    | 0x44 | Result = ALUOUT                |
| 66 | 48 | 008001ef | S0:Fetch    | 0x4c | PC + Imm                       |
| 67 | 4c | 00910133 | S1:Decode   | Х    | OldPC + lmm                    |
| 68 | 4c | 00910133 | S6:ExecuteR | Х    | ALUResult =<br>x2(7)+x9(18)    |
| 69 | 4c | 00910133 | S7:ALUWB    | 25   | Result = ALUOUT                |
| 70 | 4c | 00910133 | S0:Fetch    | 0x50 | PC + 4                         |
| 71 | 50 | 0221a023 | S1:Decode   | Х    | OldPC + lmm                    |
| 72 | 50 | 0221a023 | S2:MemAdr   | Х    | ALUResult = x3(68)+32          |
| 73 | 50 | 0221a023 | S5:MemWrite | 100  | Result = ALUOUT                |
| 74 | 50 | 0221a023 | S0:Fetch    | 0x54 | PC + 4                         |
| 75 | 54 | 00210063 | S1:Decode   | Х    | OldPC + Imm                    |
| 76 | 54 | 00210063 | S10:BEQ     | Х    | ALUResult =<br>x2(25) - x2(25) |
| 77 | 50 | 00210063 | S0:Fetch    | 0x54 | PC + 4                         |

سیگنالهای خروجی با مقادیر پیش بینی شده بالا مطابقت دارد. پس پردازنده به طور درست کار میکند.