

### اعضا گروه:

- آرمین گرامی راد ۴۰۱۱۱۰۶۳۱
- عليرضا اعلايي ۴٠١١١٠۵٩١
- محمد امین علی اکبری ۴۰۱۱۰۶۲۳۳

هدف از انجام آزمایش: اشنایی با ALU و ثبات

## پتراشه و قطعات مورد نیاز:

| تعداد | نام قطعه    |  |
|-------|-------------|--|
| ١     | برد بورد    |  |
| 1     | تراشه ۷۴۱۸۱ |  |
| ۲     | تراشه ۷۴۱۷۵ |  |
| *     | تراشه ۴۰۸۱  |  |
| ٢     | تراشه ۴۰۷۱  |  |
| ۲     | تراشه ۷۴۱۴  |  |

# شرح آزمایش و نتایج هر قسمت: تصویر ۱ پیادهسازی مدار در Proteus هست.









این مدار شامل ۳ بخش مختلف است و توضیحات آن ها به شرح زیر است:

• بخش ١:

در این بخش با استفاده از دو ثبات (۷۴۱۷۵) اعداد  $^4$  بیتی  $^4$  را که توسط کاربر یا وضعیت شمارنده مشخص می شوند را ذخیره کرده و آنها را به ورودی های تراشه  $^4$  (۷۴۱۸۱) می دهد. همچنین عدد مورد نظر شمارنده (۷-۱) را نیز به ثبات مربوط به  $^4$  داده تا تنها زمانی که عدد ۱ داده شد آنرا از ورودی بخواند. بخش مربوط به  $^4$  توسط بخش  $^4$  مشخص میشود.



تصوير٢





بخش ۲:
این بخش شامل یک تراشه ALU (۷۴۱۸۱) است که با توجه به جدول این تراشه مقادیر ورودی مربوط به هر عملیات مشخص شده است.



تصویر ۳





| CEL ECTION |                 | ACTIVE-HIGH DATA |    |                    |                                  |                                    |
|------------|-----------------|------------------|----|--------------------|----------------------------------|------------------------------------|
|            | SELECTION M = H |                  |    | M = H              | M = L; ARITHMETIC OPERATIONS     |                                    |
| <b>S3</b>  | S2              | S1               | SO | LOGIC<br>FUNCTIONS | C <sub>n</sub> = H<br>(no carry) | C <sub>n</sub> = L<br>(with carry) |
| L          | L               | L                | L  | F = A              | F = A                            | F = A PLUS 1                       |
| L          | L               | L                | н  | F = A + B          | F = A + B                        | F = (A + B) PLUS 1                 |
| L          | L               | н                | L  | F = AB             | F = A + B                        | F = (A + B) PLUS 1                 |
| L          | L               | н                | н  | F = 0              | F = MINUS 1 (2's COMPL)          | F = ZERO                           |
| L          | н               | L                | L  | F = AB             | F = A PLUS AB                    | F = A PLUS AB PLUS 1               |
| L          | н               | L                | н  | F=B                | F = (A + B) PLUS AB              | F = (A + B) PLUS AB PLUS 1         |
| L          | н               | н                | L  | F = A ⊕ B          | F = A MINUS B MINUS 1            | F = A MINUS B                      |
| L          | н               | н                | н  | F ≈ AB             | F = AB MINUS 1                   | F = AB                             |
| н          | L               | L                | L  | F = A + B          | F = A PLUS AB                    | F = A PLUS AB PLUS 1               |
| н          | L               | L                | н  | F = A ⊕ B          | F = A PLUS B                     | F = A PLUS B PLUS 1                |
| н          | L               | н                | L  | F=B                | F = (A + B) PLUS AB              | F = (A + B) PLUS AB PLUS 1         |
| н          | L               | н                | н  | F = AB             | F = AB MINUS 1                   | F = AB                             |
| н          | н               | L                | L  | F = 1              | F = A PLUS A                     | F = A PLUS A PLUS 1                |
| н          | н               | L                | н  | F = A + B          | F = (A + B) PLUS A               | F = (A + B) PLUS A PLUS 1          |
| н          | н               | н                | L  | F = A + B          | F = (A + B) PLUS A               | F = (A + B) PLUS A PLUS 1          |
| н          | н               | н                | н  | F = A              | F = A MINUS 1                    | F = A                              |

تصویر ک

#### بخش ۳:

در این بخش با استفاده از گیت های AND و OR و OR و و و در مربوط به بخش B تولید و به ثبات B داده میشود. در این بخش هنگامی که عدد ورودی شمارنده T باشد عدد از ورودی T و در غیر این صورت از خروجی تراشه T باشد عدد خوانده میشود.





تصویر ٥



## تصویر زیر پیاده سازی مدار را در فریتزینگ نشان میدهد.



تصوير ٦

