### Une approche synchrone à la conception de systèmes embarqués temps réel

Dumitru Potop-Butucaru dumitru.potop@inria.fr cours EIDD, 2023, 2ème séance

#### Contenu

- Introduction au « temps réel », 2<sup>ème</sup> partie
- Spécification fonctionnelle synchrone en Heptagon
  - Notions fondamentales
    - Temps logique
    - Horloge logique
- Préparation du TP

#### Système de contrôle embarqué

- Caractéristiques communes:
  - Systèmes réactifs.
    - Execution *a priori* infinie
  - Exigences non-fonctionnelles, y compris temps-réel
  - Spécification/implantation/V&V compliquées au sens théorique (complexité algorithmique) et au sens de l'ingénierie
    - Spécification: Plusieurs langages/formalismes generalistes (C, Ada,UML) ou dédiés (DSL=Domain Specific Language, comme Simulink, SCADE, AUTOSAR, AADL, SysML, etc.). Utilisation intensive de techniques d'analyse de programmes (vérif. formelle, simulation, etc.)
    - Implantation: Matériel spécifique (contrôleurs contraints en mémoire et vitesse, bus spécifiques, etc.), contraintes de consommation, etc.
  - Les erreurs sont coûteuses (soit en vies humaines, soit en argent).
    - Déterminisme fonctionnel et temporel fortement souhaité.
- Conséquences: Besoins communs dans le processus de développement

### Système de contrôle embarqué

- Exigences non-fonctionnelles complexes au niveau système :
  - Temps réel
    - Efficacité
    - Prédictabilité
  - Basse consommation
    - Green computing
  - Sûreté de fonctionnement, sécurité
    - Eviter accidents et actions malveillantes
    - Isolation des applications
    - Tolérance aux pannes
    - Confidentialité
  - Coût (argent/temps/...)
    - Plate-forme/dévelopment/exploitation





- Flexibilité
  - Evolution du système
- Taille
- Dissipation thermique

**—** ...







- Mapping dans l'espace
  - Où (par qui) l'opération est réalisée ?
  - Vocabulaire :
    - CPU/RAM: allocation, distribution
    - Interconnect: routage

- Mapping dans l'espace
  - Où (par qui) l'opération est réalisée ?
  - Vocabulaire :
    - CPU/RAM: allocation, distribution
    - Interconnect: routage





Carldentification()
Output()

- Mapping dans le temps
  - Quand l'opération est réalisée (à quelle date, dans quel ordre)
    - Allocation des ressources dans les systèmes concurrents
  - Vocabulaire:
    - CPU: ordonnancement, scheduling, sequençage
    - Interconnect: arbitration, ordonnancement, sequençage



- Complexité des algorithmes de mapping
  - Optimal: NP-hard dans les meilleurs cas, impossible en pratique
  - Heuristiques (techniques fondées sur l'expérience)
    - Parmi elles :
      - Les politiques classiques d'ordonnancement (RM, EDF, etc.)
      - Les algorithmes de compilation (gcc, llvm...)
    - Une heuristique peut être optimale ou formellement caractérisée sous certaines hypothèses restrictives (e.g. EDF optimal en mono-processeur avec coût de préemption négligé)
- Classification des techniques de mapping. Critère 1 (déjà introduit):
  - Hors ligne/Statique
    - Décisions prises avant l'exécution
      - L'exécution conditionnelle peut être prise en compte plus facilement
    - Aucune imprécision temps/ordre dans un certain référentiel (après abstraction)
  - En ligne/Dynamique
    - Il reste de l'imprécision en temps/ordre.
    - Les décisions de mapping dépendent d'aspects du système qui n'ont pas été spécifiés ou analysés hors ligne (trop complexe), ou l'ordonnancement statique est inapplicable (tables trop grandes):
      - Dates d'arrivée des événements
      - Variations du temps d'exécution
      - Aspects internes/inobservables de l'OS/HW/etc.

- Exemple: routage sur un réseau sur puce :
  - Problème: transmettre 2 données entre deux coeurs



- Exemple: routage sur un réseau sur puce :
  - Problème: transmettre 2 données
  - Routage statique (X-first):



- Exemple: routage sur un réseau sur puce :
  - Problème: transmettre 2 données
  - Routage dynamique (adaptatif) :



- Exemple: ordonnancement sur un CPU :
  - Problème: exécuter cycliquement f() et g()
  - Ordonnancement dynamique :

– Ordonnancement statique :

```
for(;;){
    f();
    g();

Contraintes:
    Périodes égales
    Dépendances à respecter
}
```

# Ordonnancement/arbitration (classification)

- Critère 2 : complexité de l'algorithme (politique) d'ordonnancement
  - Plus simple: Ordre fixe, FIFO
  - Politiques équitables
    - (weighted) round robin
    - (weighted) fair queuing, etc.
  - À base de priorités
    - Priorités statiques : FP, RM, DM
    - Priorités dynamiques : EDF, LLF
    - ...
  - Algorithmes hors ligne (heuristiques ou « exacts »)
    - Décisions prises hors ligne sont appliquées en ligne

Applicables en ligne (basse complexité)

## Ordonnancement/arbitration (classification)

- Critère 2 : complexité de l'algorithme (politique) d'ordonnancement
  - Plus simple: Ordre fixe, FIFO
  - Politiques équitables
    - (weighted) round robin
    - (weighted) fair queuing, etc.
  - À base de priorités
    - Priorités statiques : FP, RM, DM
    - Priorités dynamiques : EDF, LLF
    - •
  - Algorithmes hors ligne (heuristiques ou « exacts »)
    - Décisions prises hors ligne sont appliquées en ligne
- Autres critères :
  - Event-driven vs. Time-triggered (comment on déclenche l'exécution ?)
  - Preemptif vs. Non-preemptif (peut-on interrompre une opération ?)
  - Criticalité simple vs. Criticalité mixte (importance d'une tâche ?)
  - Tolérant aux pannes ou non ?
  - Ordonnancement partitionné vs. global, etc.

Applicables en ligne (basse complexité)

#### Ordonnancement multiprocesseur

- Mapping du système =
   Mappings sur CPUs + mapping sur l'interconnect
  - Les points limitants peuvent être dans les CPU,
     l'interconnect, ou une combinaison des deux
    - Dépend du matériel, de l'application, et du mapping lui-même
    - computation-intensive vs. communication-intensive
  - Divers algorithmes sont nécessaires dans differents contextes embarqués (sur CPU et interconnect)
    - L'ordonnancement FIFO est simple/peu cher
    - Les algorithmes équitables sont utilisés en temps réel mou (e.g. traitement de signal), et certains permettent l'analyse modulaire.
    - L'ordonnancement à base de priorités est utile pour assurer des temps de réponse courts pour quelques tâches importantes
    - L'ordonnancement hors ligne est utile pour les traitements périodiques (contrôle discrétisé) and pour assurer une meilleure prédictibilité dans les systèmes critiques ...

# Programmation en langage synchrone Heptagon

2ème partie

#### Avantages du synchrone flot de données

- Proche de Simulink (et VHDL/Verilog, Tensorflow/Pytorch...)
  - Standard de facto pour la description de systèmes de contrôlecommande

#### Correction par construction

- Sans effets de bords
- Sans variables non-initialisées
- Concurrence déterministe
- Sans comportements infinis (sauf au niveau système)
- Test/analyse/debug/preuve/certification facilités
  - Déterminisme fonctionnel un seul comportement pour un jeu de données d'entrée, même en présence de multi-tâches/distribution
  - Modèle synchrone = moins d'états à explorer
- Synthèse d'implantations facilitée
  - Proche des modèles de tâches du temps réel
  - Ordonnancement, génération de code

#### Que peut-on programmer avec ?

- Tout ce que l'on peut programmer en C sans appels de fonctions récursives.
  - Si on n'utilise pas des types infinis => automates finis, circuits digitaux synchrones
- Autres langages synchrones
  - Flot de données (SCADE, Lustre, Signal, SynDEx)
  - Flot de contrôle (Esterel, Quartz)
- Apparentées: Simulink/Stateflow, VHDL, Keras...
  - Simulink/VHDL sont synchrones sous certaines hypothèses (sous-ensembles sûrs ou synthétisables)

#### Temps logique discret

- Système réactif = réagit aux stimuli venant de l'environnement
  - Hypothèse supplémentaire interaction en temps discret
    - Les stimuli sont pris en compte en une séquence de cycles d'exécution
    - L'acquisition d'entrées et la production de réactions se font seulement aux frontières entre cycles (les calculs sont atomiques)
      - Facilite la définition d'une sémantique concurrente et déterministe



#### Temps logique discret

- Système réactif = réagit aux stimuli venant de l'environnement
  - Hypothèse supplémentaire interaction en temps discret
    - Les stimuli sont pris en compte en une séquence de cycles d'exécution
    - L'acquisition d'entrées et la production de réactions se font seulement aux frontières entre cycles (les calculs sont atomiques)
      - Facilite la définition d'une sémantique concurrente et déterministe



Facile à lier au temps réel "physique" classique (e.g. périodique)



#### Temps logique synchrone

- Synchrone = paradigme en temps logique
  - Modèle formel calculs instantanés
    - Sorties et entrées sont synchrones -> définition formelle naturelle de la composition (produit synchrone)



 Implantation temps réel – un calcul démarré dans un cycle doit finir avant le prochain cycle



#### Temps logique synchrone

- Synchrone = paradigme en temps logique
  - Modèle formel calculs instantanés
    - Sorties et entrées sont synchrones -> définition formelle naturelle de la composition (produit synchrone)
  - Implantation temps réel un calcul démarré dans un cycle doit finir avant la fin du cycle



```
loop
  await_stimulus();
  read_inputs();
  compute();
  write_outputs();
end
```

Qu'est-ce qu'un trigger?

- Toutes les entrées présentes
- Timer périodique, avec échantillonage des entrées
- Au moins une entrée présente, et les autres gardent l'ancienne valeur

#### Temps logique synchrone

- Adapté à plusieurs domaines :
  - Contrôle-commande classique
  - Multimédia
  - Algorithmique ML (réseaux de neurones)
  - Modélisation de circuits digitaux



```
loop
  await_stimulus();
  read_inputs();
  compute();
  write_outputs();
end
```

Qu'est-ce qu'un trigger?

- Toutes les entrées présentes
- Timer périodique, avec échantillonage des entrées
- Au moins une entrée présente, et les autres gardent l'ancienne valeur

#### Les limites du synchrone

- LET = logical execution time
  - I/O se font sur les tops de l'horloge logique
  - Chaque calcul a une durée en temps logique



Un calcul peut s'étendre sur plus d'un cycle



- Ce que l'on a défini déjà :
  - Appel de fonctions
  - Hiérarchie
  - État
  - Pas de contrôle
- Beaucoup de systèmes industriels peuvent être programmés ainsi
  - Sans aspects « système » comme la gestion d'erreurs
  - PID (proportional/integral/derivative) controller

Contrôle simple – instruction if

```
z = if c then x else y
```



Toutes les valeurs sont présentes aux mêmes cycles. Ce n'est pas de l'exécution conditionnelle, mais un choix conditionnel.

| cycle | 0  | 1  | 2 | 3 | 4 | 5 | 6 | <u></u> |
|-------|----|----|---|---|---|---|---|---------|
| С     | t  | f  | f |   | t | f | t |         |
| Х     | 10 | 9  | 8 |   | 6 | 5 | 4 |         |
| У     | 1  | 10 | 9 |   | 7 | 6 | 5 |         |
| Z     | 10 | 10 | 9 |   | 6 | 6 | 4 |         |

Un compteur avec reset

```
node rcounter(rst:bool) returns (cnt:int)
let
  cnt = if rst then 0 else (0 fby (cnt+1))
tel
```

| cycle | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 |  |
|-------|---|---|---|---|---|---|---|---|--|
| rst   | f | f | f |   | f | t | t | f |  |
| cnt   | 0 | 1 | 2 |   | 3 | 0 | 0 | 1 |  |

- Ce que l'on a défini déjà :
  - Appel de fonctions
  - Hiérarchie
  - État
  - Contrôle simple (instruction if)
- Beaucoup de systèmes industriels en avionique, rail, automobile, peuvent être programmés ainsi (et le sont!)
  - Tout exécuter a l'avantage de la prédictibilité temporelle

Ce qui manque : exécution conditionnelle

```
if(c) {
   f(...);
} else {
   g(...);
}
```

- Nécessaire pour :
  - Exécution efficace réduire l'utilisation des ressources
    - Multi-périodes, modes fonctionnels
  - Contrôle conditionnel des actionneurs
    - Peut être encapsulé dans du code qui est toujours exécuté

- Pas de if impératif
- Notion fondamentale: l'horloge logique
  - Condition d'activation
    - Décrit la suite de cycles d'exécution (du temps logique) où cette condition est vraie
  - Chaque variable ou calcul a une horloge
    - Horloge d'une variable: horloge logique définissant quand le signal est présent avec une valeur
      - Le signal ne peut pas être utilisé dans les calculs aux autres cycles
      - Mais il doit être bien initialisé aux cycles de son horloge
    - Horloge d'un calcul: horloge logique définissant quand un calcul est réalisé

#### Horloges logiques

- Dans une trace, on peut énumérer ces cycles
  - Horloge de la variable  $x : \{0,1,2,4,6...\}$
  - Horloge de la variable z : {2,6...}

| cycle | 0  | 1 | 2  | 3 | 4 | 5 | 6  |  |
|-------|----|---|----|---|---|---|----|--|
| Х     | 10 | 7 | 21 |   | 9 |   | 33 |  |
| С     | t  | t | f  |   | t |   | f  |  |
| У     | 10 | 7 |    |   | 9 |   |    |  |
| Z     |    |   | 21 |   |   |   | 33 |  |

#### Horloges logiques

- Avant l'exécution, on peut les identifier par des "expressions d'horloges" (des prédicats)
  - Horloge de y : when c (quand c est présent et vrai)
  - Horloge de z: whenot c (quand c est présent et faux)

| cycle | 0  | 1 | 2  | 3 | 4 | 5 | 6  |                |
|-------|----|---|----|---|---|---|----|----------------|
| X     | 10 | 7 | 21 |   | 9 |   | 33 | <br>c = (x<11) |
| С     | t  | t | f  |   | t |   | f  | <br>C = (X<11) |
| У     | 10 | 7 |    |   | 9 |   |    |                |
| Z     |    |   | 21 |   |   |   | 33 |                |

### Définir une horloge (1/4)

#### Subsampling

```
y = x when c;

z = x whenot c; (* same as x when (not c) *)
```

| cycle | 0  | 1 | 2  | 3 | 4 | 5 | 6  |                |
|-------|----|---|----|---|---|---|----|----------------|
| X     | 10 | 7 | 21 |   | 9 |   | 33 | <br>c = (x<11) |
| С     | t  | t | f  |   | t |   | f  | <br>C = (X\II) |
| У     | 10 | 7 |    |   | 9 |   |    |                |
| Z     |    |   | 21 |   |   |   | 33 |                |

### Définir une horloge (2/4)

Horloge héritée par le flot de données

```
y = x when c;
z = x whenot c; (* same as x when (not c) *)
t = f(y); (* only executed when y present *)
```

| cycle | 0     | 1    | 2  | 3 | 4    | 5 | 6  |       |
|-------|-------|------|----|---|------|---|----|-------|
| X     | 10    | 7    | 21 |   | 9    |   | 33 | <br>С |
| С     | t     | t    | f  |   | t    |   | f  | <br>C |
| У     | 10    | 7    |    |   | 9    |   |    |       |
| Z     |       |      | 21 |   |      |   | 33 |       |
| t     | f(10) | f(7) |    |   | f(9) |   |    |       |

= (x<11)

# Définir une horloge (3/4)

Reconstruction à partir de résultats partiels

```
y = x when c;
z = x whenot c; (* same as x when (not c) *)

t = f(y); (* only executed when y present *)
u = g(z); (* only executed when z present *)
r = merge c (true -> t) (false -> u); (*same clk as x*)
```

| cycle | 0     | 1    | 2     | 3 | 4    | 5 | 6     |  |
|-------|-------|------|-------|---|------|---|-------|--|
| Х     | 10    | 7    | 21    |   | 9    |   | 33    |  |
| С     | t     | t    | f     |   | t    |   | f     |  |
| У     | 10    | 7    |       |   | 9    |   |       |  |
| Z     |       |      | 21    |   |      |   | 33    |  |
| t     | f(10) | f(7) |       |   | f(9) |   |       |  |
| r     | f(10) | f(7) | g(21) |   | f(9) |   | g(33) |  |

c = (x<11)

# Définir une horloge (4/4)

- Chaque nœud a une horloge de base (tick = .)
  - Toutes les autres horloges du noeud en sont dérivées
  - Dans notre cours, toutes les entrées et les sorties d'un nœud/fonction ont cette horloge

#### Horloge de base

- Chaque nœud a une horloge de base (tick = .)
  - Toutes les autres horloges du noeud en sont dérivées
  - Dans notre cours, toutes les entrées et les sorties d'un nœud/fonction ont cette horloge

```
node mynode(i:int;c:bool) returns (o:int) (* . for i, c, o*)
var i1,i2,o1,o2:int ; (* variables locales *)
let
  i1 = i when c; (* . when c
                                                   cycle
  i2 = i whenot c; (* . whenot c *)
                                                               21
                                                                   33
                                                        10
  o1 = i1 + 1; (* . when c
 o2 = i2 - 1; (* . whenot c *)
                                                                   t
                                                        t
  o = merge c (true->o1) (false->o2) (* . *)
                                                               22
                                                                  34
                                                        11
tel
```

#### Horloge de base

- Chaque nœud a une horloge de base (tick = .)
  - Toutes les autres horloges du noeud en sont dérivées
  - Dans notre cours, toutes les entrées et les sorties d'un nœud/fonction ont cette horloge

```
node mynode(i:int;c:bool) returns (o:int)
let
  o = merge c
        (true -> (i when c)+1)
        (false -> (i whenot c)-1);
tel
```

| cycle | 0  | 1 | 2  | 3  | 4 | ••• |
|-------|----|---|----|----|---|-----|
| i     | 10 | 7 | 21 | 33 | 9 |     |
| С     | t  | f | t  | t  | f | ••• |
| 0     | 11 | 6 | 22 | 34 | 8 | ••• |

#### Horloge de base

- Une horloge est toujours relative à un noeud
  - Le tick du nœud instancié est égal à l'horloge des variables d'entrée-sortie
- Noeud racine: aucun sous-échantillonnage node mynode(i:int;c:bool) returns (o:int) let o = merge c(true -> (i when c)+1)3 cycle (false -> (i whenot c)-1); i = m when (m>0) 21 33 10 tel node main(m:int) returns (n:int) c = (m>9) when (m>0)t t t var d : bool ; 22 34 6 11 0 let d = m > 0 ;21 33 -2 10 m n = merge d 22 | 34 | (true -> mynode(m when d, (m>9) when d))

(false -> 11); tel

41

#### Pseudo-impérative

```
node abc(i:int) returns (o:int)
let
  if i>0 then
    var a : int ; in
        a = i*i ;
        o = i+a ;
  else
        o = i + 1 ;
  end
tel
```

#### Pseudo-impérative

```
node abc(i:int) returns (o:int)
let
  if i>0 then
    var a : int ; in (* var locales du bloc d'instructions *)
    a = i*i ;
    o = i+a ;
else
    o = i + 1 ;
end
tel
```

Pseudo-impérative (mais ce n'est pas du C) :

```
node abc(i:int) returns (o:int)
let
  if i>0 then
    var a : int ; in
      a = i*i;
      o = i+a;
                           node abc1(i:int) returns (o:int)
  else
                           var c : bool ;
   0 = i + 1;
                               a,i1,i2 : int ;
  end
                           let
tel
                             c = (i>0); i1 = i when c; i2 = i whenot c;
                             a = i1*i1;
                             01 = i1 + a;
                             02 = i2 + 1;
                             o = merge c (true \rightarrow o1) (false \rightarrow o2) ;
                           tel
                                                                      44
```

Pseudo-impérative (mais ce n'est pas du C) :

- Le conditionnement passe toujours par les vars
  - Le seul moyen de conditionner un appel de fonction sans entrées ou sorties -> l'incorporer à un nœud avec entrées

Pseudo-impérative (mais ce n'est pas du C) :

```
node jkl2(i:int) returns ()
                                  node callf(i:int) returns ()
let
                                  let
  if i>0 then
                                  () = f();
    () = callf(i);
                                  tel
  else
    () = callg(i);
                            node jkl3(i:int) returns ()
  end
                            let
tel
                              () = callf(i when (i>0));
                              () = callg(i whenot (i>0));
                            tel
```

- Le conditionnement passe toujours par les vars
  - Le seul moyen de conditionner un appel de fonction sans entrées ou sorties -> l'incorporer à un nœud avec entrées

- Modèle de contrôleur de moteur à essence
- Exécution cyclique
  - 1 cycle synchrone par rotation du moteur
  - Calcul de l'allumage du cycle suivant



- La F1 fait à la fois de la capture de données et du calcul
- ACT est la mise à jour de l'angle d'allumage
  - actuateur



Vitesse variable du moteur => palliers de Vitesse



Modèle Heptagon de hs\_handler :



```
node hs_handler(hs:bool)
    returns (id:int)
let
    if hs then
        id = g();
    else
        var x,y : int; in
        y = 15 fby x;
        id = f1(y);
        x = f2(id);
    end;
tel
```

Modèle Heptagon du système

```
(* definition of hs_handler *)
...

node main () returns ()
var
   hs: bool;
   id : int;
let
   hs = read_bool(addr_hs);
   id = hs_handler(hs);
   () = act(id);
tel
```

Modèle Heptagon du système

```
(* definition of hs_handler *)
...

node main () returns ()
var
   hs: bool;
   id : int;
let
   hs = read_bool(addr_hs);
   id = hs_handler(hs);
   () = act(id);
tel
```

#### Convention:

Une spécification "système" n'a pas des entrées et des sorties. Elles sont acquises par des fonctions de lecture de capteurs et d'écriture d'actionneurs

Constante addr\_hs:

```
const addr_hs:int = 0x2000 (* global constant *)
(* definition of hs_handler *)
node main () returns ()
var
  hs: bool;
  id : int ;
let
  hs = read_bool(addr_hs) ;
  id = hs_handler(hs);
  () = act(id);
tel
```

#### • Définitions externes :

```
open Extern (* declaration of external functions *)
const addr hs:int = 0x2000 (* global constant *)
(* definition of hs handler *)
node main () returns ()
var
  hs: bool;
  id : int ;
let
  hs = read_bool(addr_hs) ;
  id = hs_handler(hs);
  () = act(id);
tel
```

Définitions externes :

```
open Extern (* declaration of external functions *)
```

- L'implémentation peut être fournie :
  - En Heptagon : dans un fichier extern.ept
    - Fichier abc.ept -> "open Abc"
    - Impossible ici, car Heptagon n'a pas des fonctions d'I/O
  - En C
    - Interface Heptagon dans un fichier extern.epi
      - » Fichier abc.epi -> "open Abc"
    - Source C :
      - » Deux fichiers de déclarations : extern.h, extern types.h
      - » Des fichiers source avec l'implémentation, e.g. extern.c

• Implémentation en C. Fichier extern.epi :

```
fun read_bool(addr:int) returns (value:bool)
fun f1 (i:int) returns (o:int)
fun f2 (i:int) returns (o:int)
fun g () returns (o:int)
fun act (i:int) returns ()
```

- Toutes les fonctions utilisées, mais non-définies en Heptagon, doivent être déclarées dans un fichier .epi inclus
- On peut déclarer fonctions, nodes, types, const.
- Le(s) fichiers .epi doivent être compilés :

```
heptc -c extern.epi
```

• Cela produit le fichier extern.epci

• Implémentation en C. Fichier extern.h:

• Implémentation en C. Fichier externc.h:

- Les noms C suivent les mêmes conventions que le code généré par heptc
- On peut définir : fonctions, noeuds, types, constantes

Implémentation en C. Fichier extern.c:

```
void Extern read bool step(int addr,
                            Extern read bool out* out) {
  printf("read_bool(%d):",addr); fflush(stdout);
 scanf("%d",&( out->value));
}
void Extern__f2_step(int i,Extern__f2_out*_out) {
 out->o = i + 5;
 printf("F2(%d)=%d\n",i,_out->o);
}
void Extern__g_step(Extern__g_out*_out) {
  static int s = 0;
  s += 7;
 out->o = s;
 printf("G()=%d\n", out->o);
}
```

#### Compilation :

- D'abord les interfaces Heptagon .epi
- Ensuite les fichiers .ept
- Ensuite, compilation du code C :
  - code C de externc.c (et autres bibliothèques)
  - code C généré pour les fichiers .ept
  - le code C avec la fonction main (appel cyclique, comme la dernière fois)

#### Interface Heptagon-C

Structure d'une application Lustre/Heptagon

C: Activation

Heptagon: code applicatif

C: Bibliothèques système et applicatives

main.c

Fichiers .c et .h générés par heptc

- Implantations de fichiers .epi
- Autres bibliothèques appelées depuis main.c ou depuis l'implantation de fichiers .epi

- Tolérance aux pannes par des méthodes de dégradation progressive
  - Capteurs fautifs => le résultat du calcul n'est pas valide
    - Détecté par des moyens externes à notre application (OS, autre application...)
    - Quand cela arrive, contrôle moteur avec des valeurs par défaut
      - Moins efficace, mais sûr

• Flot de données :



Noeuds "fs\_handler" et "main" :

```
node main () returns ()
                                   node fs handler(fs:bool;id:int)
                                                  returns ()
var
  hs: bool;
                                   var
  id : int ;
                                    x:int;
                                   let
  fs : bool ;
  o : int ;
                                     x = merge fs
let
                                           (true -> default ignition)
  hs = read bool(addr hs);
                                           (false -> id whenot fs);
  id = hs handler(hs);
                                   () = act(x);
  fs = read bool(addr fs);
                                   tel
  () = fs handler(fs,id);
tel
```

#### Préparation du TP

- Programmer et exécuter trois objectifs :
  - Exemple du transparent 29 (rcounter)
    - À chaque cycle, lecture de rst depuis le clavier (demander un booléen 0/1)
  - L'exemple du transparent 63/64
    - Lecture de FS, HS depuis le clavier, à chaque cycle (booléen 0/1)
    - Compilation et execution cylique
      - Implémentation des fonctions de externc.epi en suivant l'exemple du transparent 49

```
  f1(x) = x+5
```

- » g() = counter starting at 300 and which advances by steps of 50
- Réecrire l'exemple du transparents 63/64 en remplaçant dans hs\_handler "if" par "when" et "merge"
  - Expression native flot de données

Compilation séparée en C

main.exe



Compilation séparée en C

main.exe



Compilation séparée en C



Compilation séparée en C













